1、1第五章 实验系统箱介绍一、概述 本实验系统主要由FPGA主芯片(FLEX10K10LC84)和外围丰富的输入输出外设构成。FPGA主芯片的所有用户可用I/O口均没有同任一外设固定接死,而仅仅以插孔的形式存在,这为用此开发系统设计出复杂多样的实验提供了极大的灵活性。 所有外设的接口逻辑都很友好,外设的驱动已在系统内部为用户设计好,用户可以对所有外设接口用简单的TTL逻辑电平进行操作。23二、接口逻辑定义(一)FPGA主芯片 (FLEX10K10LC84) 环绕FPGA主芯片的三排圆插孔将芯片所有的可用端口直接引出,插孔旁的数字/标号就是芯片上被外连的管脚号。用户可根据编译完成后的结果,直接用连
2、线将对应管脚号的插孔同所选外设的接口插孔相连。4FPGA主芯片及引脚:5引出接线端口标号 位置 对应EPF10K10LC84的引脚号 电特性 备注 PIN1630 适配器左侧 PIN1630 13 个 I/O 可 编 程 输入/输出 PIN3553 适配器下侧 PIN3553 14 个 I/O 同上 PIN5473 适配器右侧 PIN5473 15 个 I/O 同上 PIN7884,211 适配器上侧 PIN7884,211 13 个 I/O 同上 CLK1 CLK2 适配器左上方 1 43 CLK1 CLK2 全 局 时 钟输入 CLRn 适配器左上方 44 RESET 全 局 清 除输入
3、OE1n 适配器左上方 83 OE 全 局 使 能输入 主芯片引脚分布:6(二)时钟源六路单独时钟(20MHz 1Hz),按频率范围高低排列为:CLK0 CLK1CLK2 CLK3CLK4 CLK5通过两组跳线排进行分频7(三)普通输入输出器件接口 1、开关 主板中间偏下位置设有: 12个按键开关K1 K12 (不按为“1”,按下为“0”) 18个拨码开关D17 D0(拨上为“1”,拨下为“0”)82、LED灯 主板中间偏上位置有两排列共 16个LED灯,输入高电平亮。(四)扫描类接口外设1、8位七段数码管 共阴极数码管,字形输入端为a,b,c,d,e,f,g,Dp。对应标准数码管的七个段位和
4、一个小数点,高电平有效。 SEL2,SEL1,SEL0译码后确定哪一位数码管被点亮。9 2、1616 LED点阵L0 L15对应点阵的行输入,高电平有效。KIN3,KIN2,KIN1,KIN0译码后为点阵列选通,决定哪一列被点亮。10LED点阵11(五)模拟器件类接口1、ADC558 8位电压输出数/模转换器 接口如下: D0 D7:D/A的数据输入端,TTL电平输入 /CS: D/A的片选端,TTL电平输入 /CE: D/A的数据锁存信号,TTL电平输入2、集成运放LM358 位于D/AC右侧,放大倍数为2。3、模拟静态电压输入 是一可调电位器,其OUT插孔可输出0 5V静 态电压。124、扬声器 其输入端IN置“1”时扬声器响。13(六)单片机接口14(七)模拟可编程器件接口 Lattice公司器件ispPAC1015(八)编程接口 主板左上角有两个10脚的插座,分别为模拟器件和数字器件编程接口。通过下载电缆与计算机的并口相连。