ImageVerifierCode 换一换
格式:PPTX , 页数:60 ,大小:694.86KB ,
文档编号:2518761      下载积分:28 文币
快捷下载
登录下载
邮箱/手机:
温馨提示:
系统将以此处填写的邮箱或者手机号生成账号和密码,方便再次下载。 如填写123,账号和密码都是123。
支付方式: 支付宝    微信支付   
验证码:   换一换

优惠套餐
 

温馨提示:若手机下载失败,请复制以下地址【https://www.163wenku.com/d-2518761.html】到电脑浏览器->登陆(账号密码均为手机号或邮箱;不要扫码登陆)->重新下载(不再收费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录  
下载须知

1: 试题类文档的标题没说有答案,则无答案;主观题也可能无答案。PPT的音视频可能无法播放。 请谨慎下单,一旦售出,概不退换。
2: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
3: 本文为用户(三亚风情)主动上传,所有收益归该用户。163文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

1,本文(嵌入式系统基础教程第讲时间管理页课件.pptx)为本站会员(三亚风情)主动上传,163文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。
2,用户下载本文档,所消耗的文币(积分)将全额增加到上传者的账号。
3, 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(发送邮件至3464097650@qq.com或直接QQ联系客服),我们立即给予删除!

嵌入式系统基础教程第讲时间管理页课件.pptx

1、2008年6月28日南京大学计算机系 张家界培训1第第7章章 中断、中断、DMA和时间管理和时间管理l本章主要介绍以下内容:l嵌入式中断控制器l嵌入式DMA控制器l嵌入式系统时钟控制和管理l锁相环电路l时钟电源管理器l实时时钟l脉宽调制定时器2008年6月28日南京大学计算机系 张家界培训27.3 嵌入式系统时钟控制和管理嵌入式系统时钟控制和管理l嵌入式处理器主频时钟来源于锁相器(锁相环)l在时钟电源管理器的控制下,主频时钟按照设定的分频模式被输送到各个硬件部件,以达到使能/禁能各个功能部件以及节省功耗的目的。l实时时钟(RTC,也叫日历时钟)对主频脉冲信号计数,为嵌入式系统提供时钟节拍脉冲信

2、号、计时信号(年/月/日、星期、时/分/秒)和闹钟(告警)信号。l使用主频信号的另外一个外设部件是脉冲宽度调制器(PWM),它可以提供指定占空比的时钟脉冲信号,也可以提供计数定时信号。2008年6月28日南京大学计算机系 张家界培训37.3.1 锁相环锁相环主频信号产生器主频信号产生器l在ARM处理器里,锁相器参考接收到的脉冲信号的频率和相位,输出一个同步时钟信号,即主频信号。l由于锁相器的内部是一个反馈电路,所以常常称为锁相环锁相环。参看下面的结构图。鉴相器环路滤波器受控时钟发生器输出时钟输入脉冲2008年6月28日南京大学计算机系 张家界培训4锁相环的基本结构锁相环的基本结构l锁相环锁相环

3、主要由鉴相器、可调相/调频的时钟发生器器和环路滤波器的三个部分组成,各个部分的工作原理如下。l鉴相器:用于判断锁相器所输出的时钟信号和接收到的晶体震荡脉冲信号中时钟的相差幅度。l可调相/调频的时钟发生器:用于根据鉴相器所输出的信号来适当的调节锁相器内部的时钟输出信号的频率或者相位,使得锁相器完成上述的固定相差功能。l环路滤波器:用于对鉴相器的输出信号进行滤波和平滑,大多数情形下是一个低通滤波器。用于滤除由于数据的变化和其他不稳定因素对整个模块的影响。2008年6月28日南京大学计算机系 张家界培训5S3C44B0X锁相环锁相环( PLL Phase Locked loop)内部模块)内部模块l

4、S3C44B0X的锁相环包括4个基本模块:lVCO 用于产生随直流电压变化的输出频率;lVoltage Controlled Oscillator,电压控制振荡器lDivider P (预分频器 P)将输入频率( Fin )除以CLKCON寄存器里的p分频参数;lDivider M (主分频器 M)将VCO的输出频率除以CLKCON寄存器里的m分频参数,作为PFD(Phase Frequency Detector,相位频率检测器)的输入;lDivider S(后分频器S)将输出频率除以CLKCON寄存器里的S分频参数,即可得Fpllo (PLL模块的输出频率)。2008年6月28日南京大学计算

5、机系 张家界培训6S3C44B0X的锁相环电路方框图的锁相环电路方框图lS3C44B0X的的PLL输出的时钟受控于输出的时钟受控于PLLCON设置设置2008年6月28日南京大学计算机系 张家界培训7S3C44B0X锁相环输出时钟的频率锁相环输出时钟的频率l锁相环输出锁相环输出Fpllo 与锁相环输入与锁相环输入Fin的关系的关系S3C44B0X的PLL模块的输出时钟频率Fpllo和输入参考时钟频率fin的关系由下式决定: Fpllo = (m x Fin) / (p x 2 s ) m = M+ 8,也就是分频器M 的分配值+8p = P+ 2,也就是分频器P的分频值+2 规定:Fpllo大

6、于20MHz ,并且小于66MHz2008年6月28日南京大学计算机系 张家界培训8S3C44B0X的锁相环控制寄存器的锁相环控制寄存器PLLCON位定义位定义寄存器名称地址读写寄存器功能初值PLLCON0 x01D80000可读可写锁相环控制寄存器0 x38080PLLCON寄存器字段字段位置字段描述初值MDIV19:12主分频控制值,M分频系数0 x38PDIV9:4预分频控制值,P分频系数0 x08SDIV1:0后分频控制值,S分频系数0 x02008年6月28日南京大学计算机系 张家界培训9S3C44B0X锁相环输出时钟设置举例锁相环输出时钟设置举例l假定PLL的输入时钟是 Fin=1

7、4.318MHz l要求PLL的输出时钟是Fout=60MHzl则设定PLLCON的三个分频系数字段值为:MDIV=59,即M分频系数为59PDIV=6,即M分频系数为6SDIV=1,即M分频系数为1l验算如下Fout=(59+8)*14,318,000)/(6+2)*21)=59,956,625 =60MHz2008年6月28日南京大学计算机系 张家界培训10S3C44B0X的的66MHz主频信号主频信号设置参数设置参数l假定PLL的输入时钟是 Fin=14.318MHz l要求PLL的输出时钟是Fout=66MHzl则可以把PLLCON的三个分频系数字段值设为:MDIV=66,即M分频系数

8、为66PDIV=6,即M分频系数为6SDIV=1,即M分频系数为1l验算如下Fout=(66+8)*14,318,000)/(6+2)*21)=66,220,750 =66MHz2008年6月28日南京大学计算机系 张家界培训117.3.2 嵌入式系统的时钟管理嵌入式系统的时钟管理l时钟信号发生器(简称时钟发生器)为处理器提供时钟信号。它可以是一个独立的芯片,也可以集成在处理器内部。l前者的例子有80186处理器外接8284时钟发生器,后者的例子有8051单片机、S3C44B0X和S3C2410X等。目前,绝大多数嵌入式处理器的时钟信号发生器以后一种形态存在。2008年6月28日南京大学计算机

9、系 张家界培训12S3C44B0X的时钟电源管理器的时钟电源管理器 lS3C44B0X的内建时钟电源管理器为CPU和外部设备提供时钟信号。可以通过软件来控制该内嵌时钟电源管理器为哪些外部设备模块提供时钟信号,或者切断哪些外部设备的时钟源以减少功耗。l此外,在软件的控制下,时钟电源管理器还能够为嵌入式应用提供五种电源管理模式。 2008年6月28日南京大学计算机系 张家界培训13S3C44B0X的初始时钟脉冲信号的初始时钟脉冲信号lS3C44B0X初始时钟脉冲信号来源有两种可能:用外部晶振来产生,或者直接输入外部时钟。初始时钟源选择取决于引脚OM3:2的状态。具体地讲,由nRESET上升沿时刻的

10、OM3和OM2引脚电平决定。OM3:2=00选择晶体时钟,OM3:2=01选择外部时钟。 2008年6月28日南京大学计算机系 张家界培训14启动时启动时S3C44B0X主频信号的选择主频信号的选择l Although the PLL starts just after a reset, the PLL output can not be used as Fout until the S/W writes valid settings to the PLLCON register. Before this valid setting, the clock from crystal oscill

11、ator or Ext. clock source will be used as Fout directly. Even if the user wants to maintain the default value of PLLCON register, the user should write the same value into PLLCON register.2008年6月28日南京大学计算机系 张家界培训15S3C44B0X的时钟电源管理器的时钟电源管理器 l下图是S3C44B0X的时钟电源管理器内部结构。由端口E的PE0引脚控制MCLK的输出,PCONE的1:0=10选择输出

12、时钟为经过PLL的外部时钟Fpllo, 1:0=11选择输出时钟为Fout,也就是MCLK。2008年6月28日南京大学计算机系 张家界培训16S3C44B0X的电源管理的电源管理l嵌入式处理器的电源管理与它的时钟控制关系密切。S3C44B0X中的电源管理提供如下5种模式,其中有4种与时钟有关。l正常模式(Normal Mode)l空闲模式(Idle Mode)l低速模式(Slow Mode)l停止模式(Stop Mode)l液晶屏的SL_IDLE模式(SL Idle Mode)2008年6月28日南京大学计算机系 张家界培训17S3C44B0X的的正常电源模式正常电源模式l当S3C44B0X

13、工作在正常模式场合,时钟电源管理器提供时钟信号给CPU和各种外设。当所有的外设都开启工作时,处理器所消耗的功耗最大。用户可以通过对CLKCON寄存器的设置来控制外设的操作模式。(参看表7-8)l例如,如果定时器和DMA不需要时钟,则用户可以断开定时器和DMA的时钟供给以降低功耗。 2008年6月28日南京大学计算机系 张家界培训18S3C44B0X的时钟控制寄存器的时钟控制寄存器CLKCON位定义(上)位定义(上)2008年6月28日南京大学计算机系 张家界培训19S3C44B0X的时钟控制寄存器的时钟控制寄存器CLKCON位定义(下)位定义(下)2008年6月28日南京大学计算机系 张家界培

14、训20S3C44B0X电源管理下的省电数据电源管理下的省电数据 I/O部件部件IISIICADCRTCUART电流节省电流节省1.3%1.6%0.7%0.8%3.8%I/O部件部件ZDMA0/1Timer0/5LCDTotalSIO电流节省电流节省2.2%2.2%3.2%16.70.9%关闭I/O模块时,S3C44B0X典型的功耗节省数据(66MHz主频): 2008年6月28日南京大学计算机系 张家界培训21S3C44B0X的空闲模式的空闲模式 l空闲模式。停止对CPU内核的时钟供给,但总线控制器、存储控制器、中断控制器和电源管理模块继续正常运行。保留所有对外部设备的时钟信号供给。在空闲模式

15、下,总功耗不包含CPU内核的功耗。任何中断请求都能够把CPU从空闲模式中唤醒。要退出空闲模式,EINT7:0,或者RTC告警中断,或者其他的中断应当被激活。 2008年6月28日南京大学计算机系 张家界培训22S3C44B0X的低速模式的低速模式(非(非PLL模式)模式)l慢速模式。一种非倍频模式,慢速模式直接采用外部时钟作为S3C44B0X的主工作时钟,而不使用内部倍频器。在这种情况下,功耗的大小仅依赖于外部时钟的频率的大小。PLL部件所消耗的功耗不包含在内。Fout=Fin / (2xSLOW_VAL)当SLOW_VAL0Fout=Fin 当SLOW_VAL=02008年6月28日南京大学

16、计算机系 张家界培训23S3C44B0X的时钟低速控制寄存器的时钟低速控制寄存器 (CLKSLOW)位定义位定义2008年6月28日南京大学计算机系 张家界培训24S3C44B0X的停止模式的停止模式l禁止锁相环电路(PLL)以冻结CPU内核和所有外设的时钟。这时功耗最低,功耗大小仅由S3C44B0X内部的漏电流大小决定,这个电流一般小于10uA。l可以通过外部中断把CPU从停止模式中唤醒。l刚退出停止模式时,只会进入THAW状态(解冻状态,过渡状态解冻状态,过渡状态)。换句话说,用户不可能直接从停止模式返回到正常模式,如下一幅幻灯片所示。2008年6月28日南京大学计算机系 张家界培训25S

17、3C44B0X的的电源管理状态机电源管理状态机2008年6月28日南京大学计算机系 张家界培训26S3C44B0X的停止模式(续的停止模式(续1)l开始进入停止模式时,时钟控制逻辑输出Fin时钟,替代时钟,从Fout经过16个Fin时钟。经过16个Fin时钟之后,Fout停止,S3C44B0X完全进入停止模式。从停止模式发布断电命令到实际进入断电模式的时延可以用以下公式计算:断电时延断电时延=Fin(晶振时钟或者外部时钟)(晶振时钟或者外部时钟)*16l如果S3C44B0X处于低速模式,那么S3C44B0X可立即进入停止模式,因为低速模式的时钟频率比Fin低。2008年6月28日南京大学计算机

18、系 张家界培训27S3C44B0X的停止模式(续的停止模式(续2)lS3C44B0X可以通过外部中断或者RTC告警(闹钟)中断退出停止模式。l在唤醒序列中,晶体振荡器和PLL可能开始运行。同时需要锁定时间来稳定Fout。锁定时间是自动插入的,由电源管理逻辑来设置。锁定期间不提供时钟。开始唤醒序列时需要唤醒中断(告警中断或者外部中断)。2008年6月28日南京大学计算机系 张家界培训28进入停止模式和退出停止模式进入停止模式和退出停止模式的时序的时序2008年6月28日南京大学计算机系 张家界培训29S3C44B0X的液晶屏慢空闲模式的液晶屏慢空闲模式( SL_IDLE模式)模式)lSL_IDL

19、E模式的进入将导致LCD控制器开始工作。在这种情况下,除了LCD控制器在运行,以维持LCD以外,CPU内核和其他外设的时钟都停止了。因此, SL_IDLE空闲模式下的功耗比空闲模式的功耗小。lSL_IDLE模式比空闲模式功耗低。进入SL_IDLE模式之前,必须进入低速模式,而且PLL必须关闭。进入低速模式关闭PLL之后,要向CLKCON寄存器写入0 x46(LCDC使能,IDLE使能, SL_IDLE使能),然后进入SL_IDLE模式。2008年6月28日南京大学计算机系 张家界培训30退出退出S3C44B0X的液晶屏慢空闲模式的液晶屏慢空闲模式l要退出SL_IDLE模式,ENIT7:0,或者

20、RTC告警中断必须激活。这种情况处理器将会自动进入低速模式,如图5-11。为回到正常模式,用户必须等锁定时间结束,然后清除SL_IDLE位,禁止低速模式。在PLL锁时内,只提供低速时钟信号。DRAM在SL_IDLE模式下,必须保持在自刷新模式。2008年6月28日南京大学计算机系 张家界培训31液晶屏慢空闲模式的工作时序液晶屏慢空闲模式的工作时序l下面是进入和退出SL_IDLE模式的时序图2008年6月28日南京大学计算机系 张家界培训327.3.3 嵌入式系统的实时时钟嵌入式系统的实时时钟l实时时钟(Real-Time Clock,RTC,也叫做日历时钟)为嵌入式处理器提供精确的当前时刻(年

21、月日星期时分秒)的计时信号。l通常在系统停电的情况下由后备电池供电继续工作。l但是,也有相当多的嵌入式系统没有后备电池。在这种情况下每当断电之后,实时时钟信号发生器的寄存器内容被清零。因此,许多嵌入式处理器需要在加电之后写入校准的实时时间数据。 2008年6月28日南京大学计算机系 张家界培训33S3C44B0X/S3C2410X的的实时时钟简介实时时钟简介lS3C2410X和S3C44B0X内部集成了一个相同的RTC单元。l它的工作脉冲是32.768KHz的晶振脉冲。l该RTC主要功能包括:l时间节拍发生器,达到毫秒级精度l日历时钟,BCD码的年、月、日、时、分、秒l定时告警, BCD码的年

22、、月、日、时、分、秒l告警中断或者从停电模式中唤醒l闰年产生器2008年6月28日南京大学计算机系 张家界培训34S3C2410X的实时时钟方框图的实时时钟方框图 l作为案例,下面给出作为案例,下面给出S3C2410X处理器的实处理器的实时时钟方框图。时时钟方框图。 2008年6月28日南京大学计算机系 张家界培训35S3C44B0X/S3C2410X的实时时钟的实时时钟(RTC)相关寄存器清单)相关寄存器清单2008年6月28日南京大学计算机系 张家界培训36时钟节拍(时钟节拍(Tick)l时钟节拍是由硬件定时器发出的周期性中断请求信号,其周期长短可以编程设定。l时钟节拍被嵌入式操作系统用作

23、定时时间间隔的周期性硬件中断信号。时钟节拍的中断服务子程序被用来遍历任务控制块,以判断任务是否延时计满,或者进行一些其它操作。l两个时钟节拍之间的时间间隔被定义成嵌入式操作系统的任务延时基本单位。2008年6月28日南京大学计算机系 张家界培训37S3C2410X/S3C44B0XRTC里的时钟节拍发生器里的时钟节拍发生器l参看教材图7-8 S3C2410X实时时钟方框图。l在该图的上方有一个时钟节拍发生器,它可以产生将处理器硬件与嵌入式操作系统的定时处理联系起来的节拍(Tick)中断请求信号。l操作系统的节拍中断服务子程序受节拍中断请求信号的触发,将执行与时间节拍有关的操作。l操作系统的节拍

24、中断请求信号不一定来源于RTC,也可以从PWM定时器中产生。l如果节拍从RTC产生,则RTOS内部与时间相关的功能将一直与实时时钟保持同步。2008年6月28日南京大学计算机系 张家界培训38S3C2410X/S3C44B0X的时钟节拍(的时钟节拍(Tick)发生器)发生器lRTC节拍发生器发出的节拍信号用于中断请求。它的运作受TICNT寄存器的控制。TICNT寄存器的最高位决定节拍中断使能(置1)或禁能(置0),低7位决定节拍时间计数值n。lRTC节拍发生器工作时,将不断地将计数寄存器的值减1,当最后减到达0时,就会触发节拍时间中断。2008年6月28日南京大学计算机系 张家界培训39S3C

25、2410X/S3C44B0X的节拍中断的间隔时间计算的节拍中断的间隔时间计算lS3C2410X/S3C44B0X节拍发生器的中断请求间隔时间的计算公式为: 节拍中断间隔时间 ( n+1 ) / 128 秒 其中,n为节拍时间计数值 ( 1127 )由此推算出S3C2410X/S3C44B0X节拍发生器的最长中断请求间隔时间是1秒,最短中断请求间隔时间是7.8125毫秒。2008年6月28日南京大学计算机系 张家界培训40S3C2410X/S3C44B0X的日历时钟和告警时钟简介的日历时钟和告警时钟简介l闰年发生器l根据BCDDAY、BCDMON、BCDYAER寄存器数据来决定每一个月的最后一天

26、是否为28、29、30、31。由于BCDYEAR寄存器为单字节寄存器,只能够存放两个BCD数,即“00”到“99”。因此通常的RTC无法判断1900年和2000年是否是闰年。l注意:1900年不是闰年,2000年是闰年。l S3C2410X/S3C44B0X的RTC有支持闰年的硬件逻辑,可解决这个问题。l因此,两个数字“00”表示的是2000年。2008年6月28日南京大学计算机系 张家界培训41S3C2410X/S3C44B0X的日历时钟和告警时钟简介(续)的日历时钟和告警时钟简介(续)l读写寄存器读写寄存器l为了读写RTC模块中的寄存器,必须设置RTCCON寄存器中的位0。该位设置1为读写

27、使能,该位设置0为读写禁能。l所有RTC寄存器必须通过STRB和LDRB指令或字符类型指针的字节单元来存取。l有关S3C2410X的日历时钟和告警时钟应用,下面我们通过一个实验平台上的程序例子加以介绍。2008年6月28日南京大学计算机系 张家界培训42实时时钟应用程序概要设计案例实时时钟应用程序概要设计案例 -1l现在给出一个在教学实验平台上运行的实时时钟应用程序设计举例。l实验平台的处理器是S3C2410X。嵌入式操作系统采用VxWorks 5.5,开发平台是Tornado2.2。l案例实验平台的外观如图7-9所示。该实验箱的6个LED数码管上显示日历时间或者闹钟时间。2008年6月28日

28、南京大学计算机系 张家界培训43实时时钟应用程序概要设计案例实时时钟应用程序概要设计案例 -2l基于S3C2410X处理器的实验平台俯视图 2008年6月28日南京大学计算机系 张家界培训44实时时钟应用程序概要设计案例实时时钟应用程序概要设计案例 -3l概要设计的RTC应用程序(以下简称RTC_PRO)有两个主要功能:l设置S3C2410X的RTC模块的初始计时值,使之与当前的北京时间对准,即所谓的对时;RTC初始化完毕后即开始显示实时时间。l提供闹钟定时设置功能,让用户预先设置闹钟时间。此后当闹钟定时时刻到达时,实验箱的蜂鸣器发出闹钟声。2008年6月28日南京大学计算机系 张家界培训45

29、实时时钟应用程序概要设计案例实时时钟应用程序概要设计案例 -4l执行RTC_PRO时,实验平台有2种系统工作状态和5种显示模式。l2种系统工作状态是:l设置模式:设置RTC的计时时间和闹钟时间;l显示状态:显示RTC的计时时间。实验平台的缺省状态为显示状态,按下“Del”键进入设置状态,在设置状态下,按下“Cancel”键返回显示状态。2008年6月28日南京大学计算机系 张家界培训46实时时钟应用程序概要设计案例实时时钟应用程序概要设计案例 -5l实验平台工作在显示状态时,可以有5种显示模式工作,分别是:CLOCK_YMD,显示/设置年、月、日;CLOCK_DAY,显示星期几;CLOCK_H

30、MS,显示/设置时、分、秒,这是实验平台在RTC_PRO运行之后的缺省工作状态和显示模式;ALARM_YMD,显示/设置闹钟年、月、日;ALARM_HMS,显示/设置闹钟时、分、秒。5种显示模式由“Enter”键循环切换,每按下一次更换一个显示模式。 2008年6月28日南京大学计算机系 张家界培训47实时时钟应用程序概要设计案例实时时钟应用程序概要设计案例 -6l案例实验平台的LED数码管显示和小键盘键位功能定义 :2008年6月28日南京大学计算机系 张家界培训48实时时钟应用程序概要设计案例实时时钟应用程序概要设计案例 -7l在设置状态的每一种模式下,按动小数点键“”具体选择改变那一个时

31、间变量的值。例如在设置工作状态的CLOCK_HMS显示模式下,按动小数点“”键可以在显示字段1,显示字段2和显示字段3之间切换,也就是在显示小时、分钟和秒之间切换。被切换到的当前设置的字段将高亮度显示。2008年6月28日南京大学计算机系 张家界培训49实时时钟应用程序概要设计案例实时时钟应用程序概要设计案例 -8l现在时钟值或者闹钟定时值的设置或修改可以在设置工作状态下直接用数字键输入,也可以在原值上进行加操作或者减操作。按“up”键使时间值加1,按“down”键使时间值减1。2008年6月28日南京大学计算机系 张家界培训50实时时钟应用程序概要设计案例实时时钟应用程序概要设计案例 -9l

32、RTC_PRO工程是一个基于VxWorks 5.5版操作系统的可下载工程(downloadable project,调试阶段的应用程序)。它要从主机的Tornado2.2集成开发环境交叉编译生成映像文件后再下载到开发板上运行。l该操作系统的其他API程序文件和外设驱动程序没有列出,但是为数不少。它们确实是RTC_PRO的重要组成部分同时也是不可缺少的部分。 2008年6月28日南京大学计算机系 张家界培训51实时时钟应用程序概要设计案例实时时钟应用程序概要设计案例 -10文件名用途说明备注RTC.h主要包含RTC寄存器使用定义、常用设置函数声明涉及蜂鸣器引脚的通用IO端口的寄存器地址指针宏定义

33、编程RTC.CRTC_PRO应用程序的主要函数定义编程RTCSample.cRTC_PRO应用程序的主控程序、主要处理流程编程usrAppInit.cusrAppInit.c的后部添加ambaKbdDevCreate语句。如果要让本应用程序RTC_PRO在开机加电后直接运行,则再添加执行RTClock函数的语句。修改RTC_PRO的主要程序源代码文件一览 参看教材第参看教材第236页到第页到第238页上的代码文件概要页上的代码文件概要2008年6月28日南京大学计算机系 张家界培训527.3.4 脉宽调制定时器脉宽调制定时器l脉宽调制定时器(PWM,Pluse-Width Modulation

34、)主要用于提供各种占空比的脉冲信号,以及定时中断请求信号。脉宽调制定时器的典型应用是控制电机的运转方式。它能够改变电流开关的时间比率,从而改变电机的转速。例如:要使电机转速达到80%,则电流脉冲的高电平时间占80%,低电平时间占20%。 2008年6月28日南京大学计算机系 张家界培训53S3C44B0X的脉宽调制定时器的脉宽调制定时器 lS3C44B0X有6个16位定时器。它们都可以工作在基于中断或DMA的操作模式。定时器0、1、2、3、4有PWM(脉宽调制,Pulse Width Modulation)功能;定时器5只是一个内部定时器而无输出引脚。l每一个定时器外接存储器时钟MCLK,S3

35、C44B0X的MCLK为66MHZ,先经过8位的预分频器,再经过4位的时钟除法器进行二次降频。 2008年6月28日南京大学计算机系 张家界培训54S3C44B0X的脉宽调制定时器结构图的脉宽调制定时器结构图 l单个PWM定时器通道结构图 :2008年6月28日南京大学计算机系 张家界培训55S3C44B0X的的PWM定时器定时范围定时器定时范围 4位除法器分频MCLK=66MHz最小分辨率8位预分频值=1最大分辨率8位预分频值=255最大间隔时间TCNTBn=655351/20.030微秒(37.0MHz)7.75微秒(117.2KHz)0.50秒1/40.060微秒(16.5MHz)15.

36、5微秒(58.6KHz)1.02秒1/80.121微秒(8.25MHz)31.0微秒(29.3KHz)2.03秒1/160.242微秒(4.13MHz)62.1微秒(14.6KHz)4.07秒1/320.485微秒(2.06MHz)125微秒(7.32KHz)8.13秒S3C44B0X的的PWM定时器时钟输出频率范围表定时器时钟输出频率范围表 2008年6月28日南京大学计算机系 张家界培训56S3C44B0X脉宽调制定时器脉宽调制定时器的工作方式的工作方式 l每一个S3C44B0X的PWM定时器都有一个计数缓冲寄存器TCNTBn,初始化时被赋值。当定时器激活时,TCNTBn的值将作为计数初值

37、填入减法器,16位减法器由定时器时钟驱动,每当1个时钟到来时减1。当定时器计数器值达到0时,定时器发出中断请求,通知CPU定时工作已完成。lS3C44B0X的PWM定时器具有双缓冲特性,可在不停止当前定时器操作的前提下,为下一次定时器操作改变其预装载值。因此,计数值达到0时,相应的TCNTBn值将再次自动装入计数器,继续下一轮计数操作。 2008年6月28日南京大学计算机系 张家界培训57S3C44B0X脉宽调制定时器脉宽调制定时器的工作方式(续)的工作方式(续)l每一个定时器比较缓冲寄存器TCMPBn,定时器工作时TCMPBn的值被装入到比较寄存器并与减法计数器的值相比较。lTCMPBn的值

38、用于脉宽调制。当该计数器值与定时器控制逻辑中的比较寄存器值相等时,定时器控制逻辑改变输出电平。lPWM定时器在任何时间均可以产生一个DMA请求。定时器接收到应答信号ACK之前,PWM一直保持DMA请求为0。6个定时器中同时只能够有一个产生DMA请求,这个定时器通过设置DMA模式位来决定。 2008年6月28日南京大学计算机系 张家界培训58第第15讲重点讲重点l嵌入式系统的时间管理lS3C44B0X的锁相环lS3C44B0X的时钟电源管理器lS3C44B0X的5种电源管理模式lS3C44B0X/S3C2410X的实时时钟lS3C44B0X的时钟节拍发生器lS3C44B0X的实时时钟和告警时钟l

39、S3C2410X实时时钟应用程序案例lS3C44B0X的PWM定时器2008年6月28日南京大学计算机系 张家界培训59第第15讲复习题、思考题讲复习题、思考题lARM处理器的PLL初始频率来自何方?lARM处理器的主频时钟从何而来?l试阐述锁相环的主要功能和内部结构。l如何配置S3C44B0X锁相环的时钟输出频率?l启动时S3C44B0X主频信号如何决定?l试阐述S3C44B0X的空闲模式工作特点。l试阐述S3C44B0X的停止模式工作特点。l试说明S3C44B0X电源管理状态机是如何进行进行状态转换的。lS3C44B0X的液晶屏慢空闲模式有何作用?l试完成一个基于ARM开发板的RTC应用程序。2008年6月28日南京大学计算机系 张家界培训60第第15讲结束讲结束谢谢大家的使用!欢迎大家提出宝贵意见和建议!

侵权处理QQ:3464097650--上传资料QQ:3464097650

【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。


163文库-Www.163Wenku.Com |网站地图|