1、 第 1 页 共 3 页 姓 名 : 报 考 专 业 : 准 考 证 号 码 : - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - 密封线内不要写题- - - - - - - - - - - - - - - - - - - - - - - - - - - - 20192019 年攻读硕士学位研究生入学考试试题年攻读硕士学位研究生入学考试试题 科目名称:电子技术 (A 卷B 卷)科目代码:814 考试时间:3 小时 满分 150 分 注意:所有答题内容必须写在答题纸上,写在试题或草稿纸上的一律无效;考完后试
2、题随答题纸交回。 一、填空题(共一、填空题(共 1515 空空,每,每空空 2 2 分,共分,共 3030 分)分) 1、在 N 型半导体中 是多子。在 P 型半导体中 是少子。 2、 (1001 0011) 8421BCD = ( ) 10 = ( )2 = ( )8。 3、根据三极管输出特性曲线可以把三极管工作状态分为 区、 区和区。 4、D 触发器的特性方程为 。 5、时序逻辑电路根据时钟脉冲情况分为和时序逻辑电路两大类。 。 6、在编码电路中,用 n 位二进制数可表示个状态,对十进制的十个数字09 进行编码,需要位二进制数,有多余状态。 7、YABBC=+的最小项表达式为Ym=(A,B
3、,C)( ) 。 二、判断题(共二、判断题(共 5 5 小题,每小题小题,每小题 3 3 分,共分,共 1515 分)分) 1、凡在数值上或时间上不连续的变化的信号,称为模拟信号。 ( ) 2、组合逻辑电路具有记忆功能。 ( ) 3、真值表包括全部可能的输入值组合及其对应输出值。 ( ) 4、画卡诺图化简时要求圈越大个数越少越好。 ( ) 5、单稳态触发器的由暂稳态返回稳态,必须有外加触发信号作用。 ( ) 三、 图示电路中, 已知图示电路中, 已知 UBEQ=0.7V, , =100,bbr=374, RB1=5 k, RB2=15 k,RE=2.3 k,RC=RL=3 k,VCC=12V。
4、 (24 分)分) UiUoRL+Vcc.C1C2CTRRRRB1B2CEE.-+UsRs 第 2 页 共 3 页 (1)估算电路的静态工作点)估算电路的静态工作点 UBQ、ICQ、UCEQ (2)计算电压放大倍数)计算电压放大倍数uA、输入电阻、输入电阻 Ri、输出电阻、输出电阻 Ro (3)若信号源内阻为)若信号源内阻为 RS=1k时,求时,求SusUUA0= 的数值。的数值。 四、试分析同步时序逻辑电路,要求写出各触发器的驱动方程、状态方程四、试分析同步时序逻辑电路,要求写出各触发器的驱动方程、状态方程和输出方程和输出方程,给出给出完整的状态转换完整的状态转换表表,写出,写出当当 X=1
5、 时的时的电路功能。 (电路功能。 (27 分)分) 五、五、分析如图所示电路的逻辑功能,写出分析如图所示电路的逻辑功能,写出 Y1、Y2的逻辑函数式,列出真值的逻辑函数式,列出真值表,指出电路能完成什么逻辑功能。表,指出电路能完成什么逻辑功能。 (20 分)分) 六、六、如图所示如图所示 OTL 电路中,已知电路中,已知 VCC16V,RL4,V1和和 V2管的饱和管压降管的饱和管压降UCE(sat)2V,输入电压足够大。试求最大不失,输入电压足够大。试求最大不失真输出时输出功率真输出时输出功率 Pom、效率、效率m和输入电压有效值。和输入电压有效值。 (14 分)分) 第 3 页 共 3 页 七、七、 基于基于 4 4 位二进制计数集成芯片位二进制计数集成芯片 CT74LS161CT74LS161 采用两种方法实现模采用两种方法实现模为为 1010 的的计数器,要求画出接线图和全状态转换图计数器,要求画出接线图和全状态转换图(CT74LS161CT74LS161 如图所示,其如图所示,其 LDLD 端为同端为同步置数端,步置数端,CRCR 为异步复位端) 。为异步复位端) 。 ( (2020 分分) )