ImageVerifierCode 换一换
格式:PPT , 页数:38 ,大小:629.85KB ,
文档编号:3861704      下载积分:25 文币
快捷下载
登录下载
邮箱/手机:
温馨提示:
系统将以此处填写的邮箱或者手机号生成账号和密码,方便再次下载。 如填写123,账号和密码都是123。
支付方式: 支付宝    微信支付   
验证码:   换一换

优惠套餐
 

温馨提示:若手机下载失败,请复制以下地址【https://www.163wenku.com/d-3861704.html】到电脑浏览器->登陆(账号密码均为手机号或邮箱;不要扫码登陆)->重新下载(不再收费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录  
下载须知

1: 试题类文档的标题没说有答案,则无答案;主观题也可能无答案。PPT的音视频可能无法播放。 请谨慎下单,一旦售出,概不退换。
2: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
3: 本文为用户(晟晟文业)主动上传,所有收益归该用户。163文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

1,本文(第8讲VHDL语言中的函数子程序包和库课件.ppt)为本站会员(晟晟文业)主动上传,163文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。
2,用户下载本文档,所消耗的文币(积分)将全额增加到上传者的账号。
3, 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(发送邮件至3464097650@qq.com或直接QQ联系客服),我们立即给予删除!

第8讲VHDL语言中的函数子程序包和库课件.ppt

1、第八讲 VHDL语言中的函数、子程序、包和库 提纲提纲l结构模型l层次与抽象l类属l配置l总结函数(函数(Function)函数(函数(Function)l函数的外部参量与模式默认的模式是inl函数不能修改输入参量l函数内部定义的变量在每一次调用时都要被初始化l函数内部不允许出现Wait语句l函数不能调用另一函数函数(函数(Function)l在结构或进程的定义区域加入函数代码函数举例:时钟沿判断函数函数举例:时钟沿判断函数函数举例:位矢量函数函数举例:位矢量函数l函数的一种用法:类型转换函数举例:函数举例:判决函数判决函数l信号赋值语句的基本结构:signal=(value expressi

2、on after time expression)l右边的的部分常称为一个波形元素l每一个信号和一个驱动器对应函数举例:函数举例:判决函数判决函数l在驱动器中保存了信号的当前值和未来时刻的值,即该信号的预期波形l信号赋值语句的执行就是对一个信号的驱动器进行修改l信号的当前值就是驱动器头部的值函数举例:函数举例:判决函数判决函数l如何计算共享信号的值?引入判决函数函数举例:函数举例:判决函数判决函数l当冲突的信号事件发生时就需要引用判决函数l判决是一种隐式的关联操作函数举例:函数举例:判决函数判决函数函数举例:函数举例:判决函数判决函数l电路行为如果有任何其中一个控制信号打开了开关,则输出信号被

3、拉低lVHDL描述如果有任何一个信号驱动器试图将输出信号拉低(驱动器头部的值),则判决函数返回一个0值在任何一个驱动器试图对输出信号赋值时,判决函数将被调用函数举例:函数举例:判决类型判决类型std_logic函数举例:函数举例:判决类型判决类型std_logic函数举例:函数举例:“线或线或”逻辑逻辑l多个芯片共同驱动一个共享的出错指示信号l结构值是各个驱动信号的逻辑或函数举例:函数举例:“线或线或”逻辑逻辑函数资源函数资源l在IEEE包(package)中有标准函数定义,可以参考学习子程序(子程序(Procedure)l参数的模式可以是 in(读)和 out(写)l默认的输入参数类型是常数

4、l默认的输出类型是变量l子程序内部定义的变量在子程序每一次调用时将被初始化子程序(子程序(Procedure)子程序(子程序(Procedure)子程序(子程序(Procedure)l子程序的位置决定了它的可见性(visibility)和用途子程序与信号子程序与信号子程序与信号子程序与信号l子程序可以对作为输入参量的信号进行赋值l按照设计中的层次划分,子程序可以对来自高层的非参量表中的信号,如端口进行赋值l按照设计中的层次划分,子程序中设计的信号可能在子程序之外定义并行与顺序的子程序调用并行与顺序的子程序调用并行子程序调用并行子程序调用等价的顺序子程序调用等价的顺序子程序调用子程序的重载子程序

5、的重载l电路单元在输入信号的数量和输入信号的类型上存在差异l用不同的子程序来描述这些电路单元l子程序的命名将变得很烦琐子程序的重载子程序的重载l上述电路单元可以描述为:dff_bit(clk,d,q,qbar)asynch_dff_bit(clk,d,q,qbar,reset,clear)dff_std(clk,d,q,qbar)asynch_dff_std(clk,d,q,qbar,reset,clear)l所有的上述电路单元都采用相同的名字子程序重载l通过调用时的参量表来找到正确的子程序子程序的重载子程序的重载lVHDL是一种强类型语言l重载是一种处理用户自定义类型的有效、方便的办法l对重

6、载操作和重载机制的管理导致了包(package)的概念的出现包(包(package)l包的申明部分对包中所包含的函数,子程序和类型进行申明用作包的接口只有被申明的内容才可以被外部引用l通过use子句来对包进行引用l包体对包头中定义的函数和子程序进行实现实例化包头中定义的常数包举例:包举例:std_logic_1164包头包头包体包体l包体是被编译到库(library)中的l新定义的类型必须具有关于运算的定义,例如逻辑运算(如,and,or)和算术运算(如,+,*)l分析存储在IEEE 库中的std_logic_1164包库(库(library)l设计单元最终被编译和存储在库中l逻辑库的名字和其

7、物理存储目录相对应lSTD库和WORK库是隐含定义的库:设计内容库:设计内容l对基本设计单元和次级设计单元进行区分l定义了编译顺序库:可见性规则库:可见性规则库:可见性规则库:可见性规则lWhen multiple design units are in the same file visibility of libraries and packages must be established for each primary design unit(entity,package header,configuration)separately!l Secondary design units

8、derive library information from associated primary design unitlThe use clause may selectively establish visibility,e.g.,only the function rising_edge()is visible within entity design-2l Secondary design inherit visibilitylNote design unit descriptions are decoupled from file unit boundariesSummaryl Functionsl Resolution functionsl Proceduresl Concurrent and sequential procedure callsl Subprogram overloadingl Packagesl Package declaration-primary design unitl Package bodyl Librariesl Relationships between design units and librariesl Visibility Rules

侵权处理QQ:3464097650--上传资料QQ:3464097650

【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。


163文库-Www.163Wenku.Com |网站地图|