1、第三章 集成电路工艺3.1 概述3.2 集成电路制造工艺3.3 BJT工艺3.4 MOS工艺3.5 BiMOS工艺3.6 MESFET工艺与HEMT工艺 50m100 m头发丝粗细 30m1m 1m(晶体管的大小)3050m(皮肤细胞的大小)90年代生产的集成电路中晶体管大小与人类头发丝粗细、皮肤细胞大小的比较芯片制造过程由氧化、淀积、离子注入或蒸发形成新的薄膜或膜层曝 光刻 蚀硅片测试和封装用掩膜版重复20-30次第3章 IC制造工艺3.2.1 外延生长 3.2.2 掩膜制作 3.2.3 光刻 3.2.4 刻蚀3.2.5 掺杂 3.2.6 绝缘层形成3.2.7 金属层形成集成电路制造工艺 图
2、形转换:将设计在掩膜版(类似于照相底片)上的图形转移到半导体单晶片上 掺杂:根据设计的需要,将各种杂质掺杂在需要的位置上,形成晶体管、接触等 制膜:制作各种材料的薄膜多晶硅放入坩埚内加热到 1440熔化。为了防止硅在高温下被氧化,坩埚内被抽成真空并注入惰性气体氩气。之后用纯度 99.7%的钨丝悬挂“硅籽晶”探入熔融硅中,以 220转/分钟的转速及 310毫米/分钟的速率从熔液中将单晶硅棒缓慢拉出。这样就会得到一根纯度极高的单硅晶棒,理论上最大直径可达45厘米,最大长度为3米。CrystalGrowthSlicingGraphite HeaterSi MeltSi CrystalPolishin
3、gWaferingHigh Temp.AnnealingFurnaceAnnealed WaferDefect FreeSurface byAnnealing(Surface Improvement)Surface DefectMapPolished Wafer晶圆退火工艺流程晶体生长晶圆制作硅晶体熔硅切片抛光抛光片高温退火退火后的晶圆退火炉(改善表面)利用退火消除缺陷石墨加热器3.2 集成电路加工过程简介集成电路加工过程简介硅片制备(切、磨、抛)硅片制备(切、磨、抛)*圆片(圆片(Wafer)尺寸与衬底厚度:)尺寸与衬底厚度:2 0.4mm 3 0.4mm 5 0.625mm 4 0.525
4、mm 6 0.75mm 硅片的大部分用于机械支撑。硅片的大部分用于机械支撑。3.2.1 外延生长(Epitaxy)外延生长的目的外延生长的目的 半导体工艺流程中的基片是抛光过的晶圆基片,直经在50到200mm(2-8英寸)之间,厚度约几百微米。尽管有些器件和IC可以直接做在未外延的基片上,但大多数器件和IC都做在经过外延生长的衬底上。原因是未外延过的基片性能常常不能满足要求。外延的目的是在衬底材料上形成具有不同的掺杂种类及浓度,因而具有不同性能的单晶材料。可分为同质外延和异质外延。不同的外延工艺可制出不同的材料系统。化学汽相淀积(CVD)化学汽相淀积(Chemical Vapor Deposi
5、tion):通过气态物质的化学反应在衬底上淀积一层薄膜材料的过程 CVD技术特点:具有淀积温度低、薄膜成分和厚度易于控制、均匀性和重复性好、台阶覆盖优良、适用范围广、设备简单等一系列优点CVD方法几乎可以淀积集成电路工艺中所需要的各种薄膜,例如掺杂或不掺杂的SiO2、多晶硅、非晶硅、氮化硅、金属(钨、钼)等化学汽相淀积(CVD)常压化学汽相淀积(APCVD)低压化学汽相淀积(LPCVD)等离子增强化学汽相淀积(PECVD)Si基片的卤素生长外延 在一个反应炉内的SiCl4/H2系统中实现:在水平的外延生长炉中,Si基片放在石英管中的石墨板上,SiCl4,H2及气态杂质原子通过反应管。在外延过程
6、中,石墨板被石英管周围的射频线圈加热到1500-2000度,在高温作用下,发生SiCl4+2H2Si+4HCl 的反应,释放出的Si原子在基片表面形成单晶硅。化学汽相淀积(CVD)二氧化硅二氧化硅的作用:可以作为金属化时的介质层,而且还可以作为离子注入或扩散的掩蔽膜,甚至还可以将掺磷、硼或砷的氧化物用作扩散源 低温CVD氧化层:低于500中等温度淀积:500800高温淀积:900左右化学汽相淀积(CVD)多晶硅 多晶硅的作用:利用多晶硅替代金属铝作为MOS器件的栅极是MOS集成电路技术的重大突破之一,它比利用金属铝作为栅极的MOS器件性能得到很大提高,而且采用多晶硅栅技术可以实现源漏区自对准离
7、子注入,使MOS集成电路的集成度得到很大提高。氮化硅的化学汽相淀积:中等温度(780820)的LPCVD或低温(300)PECVD方法淀积物理气相淀积(PVD)金属 蒸发:在真空系统中,金属原子获得足够的能量后便可以脱离金属表面的束缚成为蒸汽原子,淀积在晶片上。按照能量来源的不同,有灯丝加热蒸发和电子束蒸发两种 溅射:真空系统中充入惰性气体,在高压电场作用下,气体放电形成的离子被强电场加速,轰击靶材料,使靶原子逸出并被溅射到晶片上蒸发原理图金属有机物化学气相沉积(MOCVD:MetalOrganic Chemical Vapor Deposition)III-V V材料的MOCVD中,所需要生
8、长的III,V族元素的源材料以气体混和物的形式进入反应炉中已加热的生长区里,在那里进行热分解与沉淀反应。MOCVD与其它CVD不同之处在于它是一种冷壁工艺,只要将衬底控制到一定温度就行了。GaAs采用MOCVD同质外延技术进行生长(衬底温度600800),GaN采用异质外延技术(衬底温度9001200)Aixtron 2400G3HT MOCVD系统分子束外延生长(MBE:Molecular Beam Epitaxy)MBE在超真空中进行,基本工艺流程包含产生轰击衬底上生长区的III,V族元素的分子束等。MBE几乎可以在GaAs基片上生长无限多的外延层。这种技术可以控制GaAs,AlGaAs或
9、InGaAs上的生长过程,还可以控制掺杂的深度和精度达纳米极。经过MBE法,衬底在垂直方向上的结构变化具有特殊的物理属性。MBE的不足之处在于产量低。英国VG Semicom公司型号为V80S-Si的MBE设备关键部分照片 3.2 掩膜(Mask)的制版工艺1.1.掩膜制造掩膜制造 从物理上讲,任何半导体器件及IC都是一系列互相联系的基本单元的组合,如导体,半导体及在基片上不同层上形成的不同尺寸的隔离材料等.要制作出这些结构需要一套掩膜。一个光学掩膜通常是一块涂着特定图案铬薄层的石英玻璃片,一层掩模对应一块IC的一个工艺层。工艺流程中需要的一套掩膜必须在工艺流程开始之前制作出来。制作这套掩膜的
10、数据来自电路设计工程师给出的版图。什么是掩膜?掩膜是用石英玻璃做成的均匀平坦的薄片,表面上涂一层600800厚的Cr层,使其表面光洁度更高。称之为铬板,Cr mask。整版及单片版掩膜 整版按统一的放大率印制,因此称为1X掩膜。这种掩膜在一次曝光中,对应着一个芯片阵列的所有电路的图形都被映射到基片的光刻胶上。单片版通常把实际电路放大5或10倍,故称作5X或10X掩膜。这样的掩膜上的图案仅对应着基片上芯片阵列中的一个单元。上面的图案可通过步进曝光机映射到整个基片上。早期掩膜制作方法:人们先把版图(layout)分层画在纸上,每一层mask一种图案.画得很大,5050 cm2 或100100cm2
11、,贴在墙上,用照相机拍照.然后缩小1020倍,变为552.5x2.5 cm2 或101055 cm2的精细底片.这叫初缩.将初缩版装入步进重复照相机,进一步缩小到22 cm2或3.53.5 cm2,一步一幅印到铬(Cr)板上,形成一个阵列.IC、Mask&Wafer图3.3整版和接触式曝光 在这种方法中,掩膜和晶圆是一样大小的.对应于3”8”晶圆,需要3”8”掩膜.不过晶圆是圆的,掩膜是方的 这样制作的掩膜图案失真较大,因为版图画在纸上,热胀冷缩,受潮起皱,铺不平等 初缩时,照相机有失真 步进重复照相,同样有失真 从mask到晶圆上成像,还有失真.2.图案发生器方法:(PG:Pattern G
12、enerator)在PG法中,规定layout的基本图形为矩形.任何版图都将分解成一系列各种大小、不同位置和方向的矩形条的组合.每个矩形条用5个参数进行描述:(X,Y,A,W,H)图 3.4图案发生器方法(续)利用这些数据控制下图所示的一套制版装置。图 3.53.X射线制版 由于X射线具有较短的波长。它可用来制作更高分辨率的掩膜版。X-ray掩膜版的衬底材料与光学版不同,要求对X射线透明,而不是可见光或紫外线,它们常为Si或Si的碳化物。而Au的沉淀薄层可使得掩膜版对X射线不透明。X射线可提高分辨率,但问题是要想控制好掩膜版上每一小块区域的扭曲度是很困难的。4.电子束扫描法(E-Beam Sc
13、anning)采用电子束对抗蚀剂进行曝光,由于高速的电子具有较小的波长。分辨率极高。先进的电子束扫描装置精度50nm,这意味着电子束的步进距离为50nm,轰击点的大小也为50nm电子束光刻装置:LEICA EBPG5000+电子束制版三部曲:1)涂抗蚀剂,抗蚀剂采用PMMA.2)电子束曝光,曝光可用精密扫描仪,电子束制版的一个重要参数是电子束的亮度,或电子的剂量。3)显影:用二甲苯。二甲苯是一种较柔和的有弱极性的显影剂,显像速率大约是MIBK/IPA的1/8,用IPA清洗可停止显像过程。电子束扫描法(续)电子束扫描装置的用途:制造掩膜和直写光刻。电子束制版的优点:高精度电子束制版的缺点:设备昂
14、贵制版费用高3.2.3 光刻(Lithography)在IC的制造过程中,光刻是多次应用的重要工序。其作用是把掩膜上的图型转换成晶圆上的器件结构。光刻步骤一、晶圆涂光刻胶:清洗晶圆,在200C温度下烘干1小时。目的是防止水汽引起光刻胶薄膜出现缺陷。待晶圆冷却下来,立即涂光刻胶。正胶:分辨率高,在超大规模集成电路工艺中,一般只采用正胶 负胶:分辨率差,适于加工线宽3m的线条 光刻胶对大部分可见光灵敏,对黄光不灵敏,可在黄光下操作。再烘晶圆再烘,将溶剂蒸发掉,准备曝光正性胶与负性胶光刻图形的形成涂光刻胶的方法(见下图):光刻胶通过过滤器滴入晶圆中央,被真空吸盘吸牢的晶圆以2000 8000转/分钟
15、的高速旋转,从而使光刻胶均匀地涂在晶圆表面。光刻步骤二、三、四二、曝光:光源可以是可见光,紫外线,X射线和电子束。光量,时间取决于光刻胶的型号,厚度和成像深度。三、显影:晶圆用真空吸盘吸牢,高速旋转,将显影液喷射到晶圆上。显影后,用清洁液喷洗。四、烘干:将显影液和清洁液全部蒸发掉。几种常见的光刻方法接触式光刻:分辨率较高,但是容易造成掩膜版和光刻胶膜的损伤。接近式曝光:在硅片和掩膜版之间有一个很小的间隙(1025m),可以大大减小掩膜版的损伤,分辨率较低投影式曝光:利用透镜或反射镜将掩膜版上的图形投影到衬底上的曝光方法,目前用的最多的曝光方式接触式光刻1.接触式曝光方式中,把掩膜以0.05 0
16、.3ATM 的压力压在涂光刻胶的晶圆上,曝光光源的波长在0.4m左右。曝光系统(下图):点光源产生的光经凹面镜反射得发散光束,再经透镜变成平行光束,经45折射后投射到工作台上。掩膜和晶圆之间实现理想接触的制约因素 掩膜本身不平坦,晶圆表面有轻微凸凹,掩膜和晶圆之间有灰尘。掩膜和晶圆每次接触产生磨损,使掩膜可使用次数受到限制。非接触式光刻 接近式 接近式光刻系统中,掩膜和晶圆之间有2050m的间隙。这样,磨损问题可以解决。但分辨率下降,当时,无法工作。这是因为,根据惠更斯原理,如图所示,小孔成像,出现绕射,图形发生畸变。缩小投影曝光系统工作原理:水银灯光源通过聚光镜投射在掩膜上。掩膜比晶圆小,但
17、比芯片大得多。在这个掩膜中,含有一个芯片或几个芯片的图案,称之为母版。光束通过掩膜后,进入一个缩小的透镜组,把母版上的图案,缩小510倍,在晶圆上成像。缩小投影曝光系统(示意图)缩小投影曝光系统的特点 由于一次曝光只有一个母版上的内容,也就是只有一个或几个芯片,生产量不高。由于一次曝光只有一个或几个芯片,要使全部晶圆面积曝光,就得步进。步进包括XY工作台的分别以芯片长度和宽度为步长的移动和母版内容的重复曝光。投影方式分辨率高,且基片与掩膜间距较大,不存在掩膜磨损问题。图形刻蚀技术(Etching Technology)虽然,光刻和刻蚀是两个不同的加工工艺,但因为这两虽然,光刻和刻蚀是两个不同的
18、加工工艺,但因为这两个工艺只有连续进行,才能完成真正意义上的图形转移。在个工艺只有连续进行,才能完成真正意义上的图形转移。在工艺线上,这两个工艺是放在同一工序,因此,有时也将这工艺线上,这两个工艺是放在同一工序,因此,有时也将这两个工艺步骤统称为光刻。两个工艺步骤统称为光刻。湿法刻蚀:湿法刻蚀:利用液态化学试剂或溶液通过化学反应进行刻蚀利用液态化学试剂或溶液通过化学反应进行刻蚀的方法。的方法。干法刻蚀:干法刻蚀:主要指利用低压放电产生的等离子体中的离子或主要指利用低压放电产生的等离子体中的离子或游离基游离基(处于激发态的分子、原子及各种原子基团等处于激发态的分子、原子及各种原子基团等)与材料与
19、材料发生化学反应或通过轰击等物理作用而达到刻蚀的目的。发生化学反应或通过轰击等物理作用而达到刻蚀的目的。湿法刻蚀 首先要用适当(包含有可以分解表面薄层的反应物)的溶液浸润刻蚀面,然后清除被分解的材料。如SiO2在室温下可被HF酸刻蚀。湿法刻蚀:湿法化学刻蚀在半导体工艺中有着广泛应用:磨片、抛光、清洗、腐蚀优点是选择性好、重复性好、生产效率高、设备简单、成本低缺点是钻蚀严重、对图形的控制性较差。干法刻蚀 溅射与离子束刻蚀:通过高能惰性气体离子的物理轰击作用刻蚀,各向异性性好,但选择性较差 等离子刻蚀(Plasma Etching):利用放电产生的游离基与材料发生化学反应,形成挥发物,实现刻蚀。选
20、择性好、对衬底损伤较小,但各向异性较差 反应离子刻蚀(Reactive Ion Etching,简称为RIE):通过活性离子对衬底的物理轰击和化学反应双重作用刻蚀。具有溅射刻蚀和等离子刻蚀两者的优点,同时兼有各向异性和选择性好的优点。目前,RIE已成为VLSI工艺中应用最广泛的主流刻蚀技术干法刻蚀反应离子刻蚀RIE RIE发生在反应炉中,基片(晶圆)被放在一个已被用氮气清洗过的托盘上,然后,托盘被送进刻蚀室中,在那里托盘被接在下方的电极上。刻蚀气体通过左方的喷口进入刻蚀室。RIE的基板是带负电的。正离子受带负电的基板吸引,最终以近乎垂直的方向射入晶体,从而使刻蚀具有良好的方向性。图 3.12台
21、湾AST Cirie-200等离子体刻蚀设备3.2.4 掺杂掺杂目的、原理和过程掺杂目的、原理和过程掺杂的目的是以形成特定导电能力的材料区域,包括N型或P型半导体层和绝缘层。是制作各种半导体器件和IC的基本工艺。经过掺杂,原材料的部分原子被杂质原子代替,材料的导电类型决定于杂质的种类。掺杂可与外延生长同时进行,也可在其后,例如,双极性硅IC的掺杂过程主要在外延之后,而大多数GaAs及InP器件和IC的掺杂与外延同时进行。热扩散掺杂 热扩散是最早也是最简单的掺杂工艺,主要用于Si工艺。施主杂质用P,As,Sb,受主杂质可用B,Al。要减少少数载流子的寿命,也可掺杂少量的金 一般要在很高的温度(9
22、501280)下进行,磷、硼、砷等在二氧化硅层中的扩散系数均远小于在硅中的扩散系数,可以利用氧化层作为杂质扩散的掩蔽层 扩散过程中,温度与时间是两个关键参数。离子注入法 离子注入技术是20世纪50年代开始研究,70年代进入工业应用阶段的。随着VLSI超精细加工技术的进展,现已成为各种半导体搀杂和注入隔离的主流技术。离子注入机包含离子源,分离单元,加速器,偏向系统,注入室等。离子注入机图 3.8离子注入机工作原理 首先把待搀杂物质如B,P,As等离子化,利用质量分离器(Mass Seperator)取出需要的杂质离子。分离器中有磁体和屏蔽层。由于质量,电量的不同,不需要的离子会被磁场分离,并且被
23、屏蔽层吸收。通过加速管,离子被加速到一个特定的能级,如10500ke。通过四重透镜,聚成离子束,在扫描系统的控制下,离子束轰击在注入室中的晶圆上。在晶圆上没有被遮盖的区域里,离子直接射入衬底材料的晶体中,注入的深度取决于离子的能量。最后一次偏转(deflect)的作用是把中性分离出去 faraday cup的作用是用来吸收杂散的电子和离子注入法的优缺点 优点:掺杂的过程可通过调整杂质剂量及能量来精确的控制,杂质分布的均匀。可进行小剂量的掺杂。可进行极小深度的掺杂。较低的工艺温度,故光刻胶可用作掩膜。可供掺杂的离子种类较多,离子注入法也可用于制作隔离岛。在这种工艺中,器件表面的导电层被注入的离子
24、(如+)破坏,形成了绝缘区。缺点:费用高昂 在大剂量注入时半导体晶格会被严重破坏并很难恢复退 火 退火:也叫热处理,集成电路工艺中所有的在氮气等不活泼气氛中进行的热处理过程都可以称为退火 作用:激活杂质:使不在晶格位置上的离子运动到晶格位置,以便具有电活性,产生自由载流子,起到杂质的作用 消除注入引起的损伤 退火方式:炉退火 快速退火:脉冲激光法、扫描电子束、连续波激光、非相干宽带频光源(如卤光灯、电弧灯、石墨加热器、红外设备等)3.6 绝缘层形成 在整个电子工程中,导体与绝缘体是互补而又相对的。在器件与IC工艺里也如此。在制作器件时,必须同时制作器件之间,工作层及导线层之间的绝缘层。在MOS
25、器件里,栅极与沟道之间的绝缘更是必不可少的。绝缘层与隔离岛的另一些功能包括:充当离子注入及热扩散的掩膜作为生成器件表面的钝化层,以保护器件不受外界影响。氧化硅的形成方法 平面上的绝缘层可通过腐蚀和/或离子注入法制成。垂直方向上的不同层之间的绝缘可以使用绝缘层。绝缘层可用氧化及淀积法制成。在所有的Si工艺中,Si02被广泛用于制作绝缘层,其原因在于Si02层可直接在Si表面用干法或湿法氧化制成Si02层可用作阻止离子注入及热扩散的掩模。SiO2是一种十分理想的电绝缘材料,它的化学性质非常稳定,室温下它只与氢氟酸发生化学反应。氧化硅层的主要作用 在MOS电路中作为MOS器件的绝缘栅介质,器件的组成
26、部分 扩散时的掩蔽层,离子注入的(有时与光刻胶、Si3N4层一起使用)阻挡层 作为集成电路的隔离介质材料 作为电容器的绝缘介质材料 作为多层金属互连层之间的介质材料 作为对器件和电路进行钝化的钝化层材料IC工艺3.3 BJT工艺3.4 MOS工艺3.5 BiMOS工艺3.6 MESFET工艺与HEMT工艺3.3 BJT工艺1.二极管 (PN结)电路符号:+-有电流流过没有电流流过P-SiN-Si+-双极集成电路的基本元素1.二极管 (PN结)1.二极管 (PN结)np双极集成电路的基本元素2.双极型 晶体管pnpB端E端C端ECBnpnB端E端C端CBENPNBECPNPBEC双极集成电路的基
27、本元素CBENPNBEC?BECnpN+B EC3.3 双极集成电路中元件的隔离BECnpnBECnpnCBECBEEBEBCBECpnBECpnnn双极集成电路中元件的隔离介质隔离PN隔离BECpn+nBECpnn+n+n+n+n+P-SiP+P+P+S1.1.2 双极集成电路元件的形成过程、结构和寄生效应BECpn+n-epin+P-SiP+P+S四层三结结构的双极晶体管发射区(N+型)基区(P型)集电区(N型外延层)衬底(P型)双极集成电路元件断面图n+-BL双极集成电路等效电路CBEpn+n-epin+n+-BLP-SiP+P+SC(n)B(p)E(n+)npnpnpS(p)等效电路隐
28、埋层作用:1.减小寄生pnp管的影响 2.减小集电极串联电阻衬底接最低电位典型PN结隔离双极集成电路中元件的形成过程 确定衬底材料类型CBEpn+n-epin+P-SiP+P+Sn+-BLP型硅(p-Si)确定衬底材料电阻率10.cm 确定衬底材料晶向(111)偏离250典型PN结隔离双极集成电路中元件的形成过程CBEpn+n-epin+P-SiP+P+Sn+-BL P-Si衬底N+隐埋层具体步骤如下:1生长二氧化硅(湿法氧化):Si(固体)+2H2O SiO2(固体)+2H2 Si-衬底 SiO22隐埋层光刻:隐埋层光刻:光源N+3N+掺杂:掺杂:N+P-SiTepiCBEpn+n-epin
29、+P-SiP+P+Sn+-BLTepiP-SiTepiCBEpn+n-epin+P-SiP+P+Sn+-BLTepi典型PN结隔离双极集成电路中元件的形成过程 外延层的电阻率;外延层的厚度Tepi;AATepi xjc+xmc+TBL-up+tepi-ox后道工序生成氧化层消耗的外延厚度基区扩散结深TBL-uptepi-oxxmcxjc集电结耗尽区宽度隐埋层上推距离TTL电路:37m模拟电路:717m典型PN结隔离双极集成电路中元件的形成过程P-SiTepiCBEpn+n-epin+P-SiP+P+Sn+-BLTepi典型PN结隔离双极集成电路中元件的形成过程CBEpn+n-epin+P-Si
30、P+P+Sn+-BL典型PN结隔离双极集成电路中元件的形成过程CBEpn+n-epin+P-SiP+P+Sn+-BL典型PN结隔离双极集成电路中元件的形成过程CBEpn+n-epin+P-SiP+P+Sn+-BL典型PN结隔离双极集成电路中元件的形成过程典型PN结隔离双极集成电路中元件的形成过程双极集成电路元件断面图BECpn+n-epin+P+P+SP-Sin+-BLBECSAAP+隔离扩散P基区扩散N+扩散接触孔铝线隐埋层BECpn+n-epin+P+P+SP-Sin+-BLTTL电路:0.2.cm模拟电路:0.55.cmCBECSP+隔离扩散P基区扩散N+扩散接触孔铝线隐埋层AABBCC
31、作业:1.画出NPN晶体管的版图,并标注各区域的掺杂类型(直接在图上标),写出实现该NPN晶体管至少需要多少次光刻以及每次光刻的目的。2.画出下图示例在A-A,B-B C-C处的断面图。3.结合双极性晶体管版图解释名词:隐埋层、寄生晶体管、结合双极性晶体管版图解释名词:隐埋层、寄生晶体管、PN结隔离结隔离IC工艺3.3 BJT工艺3.4 MOS工艺3.5 BiMOS工艺3.6 MESFET工艺与HEMT工艺2022-10-6MOS晶体管的动作 MOS晶体管实质上是一种使电流时而流过,时而切断的n+n+P型硅基板栅极(金属)绝缘层(SiO2)半导体基板漏极源极源极(S)漏极(D)栅极(G)202
32、2-10-6silicon substratesourcedraintop nitride氮化物metal connection to sourcemetal connection to gatemetal connection to drainpolysilicon gate多晶硅栅doped silicon掺杂硅field oxidegate oxide2022-10-6silicon substrate2022-10-6silicon substratefield oxide2022-10-6silicon substrate2022-10-6Shadow on photoresistE
33、xposed area of photoresistChrome platedglass mask铬镀金的玻璃屏Ultraviolet Light紫外线silicon substrate2022-10-6非感光区域silicon substrate感光区域2022-10-6silicon substratephotoresist2022-10-6silicon substratesilicon substrate腐蚀2022-10-6silicon substratesilicon substratefield oxide去胶2022-10-6silicon substratethin oxi
34、de layer2022-10-6silicon substrategate oxide2022-10-6silicon substrategateultra-thin超薄 gate oxidepolysilicongate2022-10-6silicon substrategateScanning direction of ion beam离子束扫描方向implanted ions in active region of transistorsImplanted ions in photoresist to be removed during resist strip.sourcedrain
35、ion beam2022-10-6silicon substrategatesourcedraindoped silicon掺杂硅2022-10-6自对准工艺1.1.在有源区上覆盖一层薄氧化层在有源区上覆盖一层薄氧化层2.2.淀积多晶硅,用多晶硅栅极版淀积多晶硅,用多晶硅栅极版图刻蚀多晶硅图刻蚀多晶硅3.3.以多晶硅栅极图形为掩膜板,以多晶硅栅极图形为掩膜板,刻蚀氧化膜刻蚀氧化膜4.4.离子注入离子注入2022-10-6silicon substratesourcedrain2022-10-6silicon substratecontact holes接触孔drainsource2022-10
36、-6silicon substratecontact holesdrainsource2022-10-6完整的简单MOS晶体管结构silicon substratesourcedraintop nitride氮化物metal connection to sourcemetal connection to gatemetal connection to drainpolysilicon gate多晶硅栅doped siliconfield oxidegate oxide2022-10-6CMOSP型 si subn+n+p+p+反相器2022-10-6VDDP阱工艺N阱工艺双阱工艺P-P+P+N
37、+N+P+N+VSSVOUTVINVDDN-P+P+N+N+P+N+VSSVOUTVINVDDP-P+P+N+N+P+N+VSSVOUTVINN-SiP-SiN-I-SiN+-SiCMOS反相器版图CMOS工艺光刻1CMOS工艺光刻1掩膜板1N 阱扩散掩膜板2定义有源区掩膜板3多晶硅栅掩膜板4n+扩散掩膜板4p+扩散掩膜板6金属接触孔掩膜板7产生金属连线CMOS反相器切面CMOS反相器物理版图晶体管尺寸作业 结合课本的步骤,理解双阱结合课本的步骤,理解双阱CMOS的工艺过程的工艺过程练习 在理解N阱CMOS工艺过程的基础上,试描述P阱CMOS工艺的主要步骤(允许交电子版)3.5 BiCMOS
38、工艺BJT特点:速度高,驱动能力强,低噪声;但功耗大,集成度低。CMOS特点:低功耗,集成度高,抗干扰能力强;但速度低,驱动能力差。BiCMOS工艺技术 将双极与CMOS器件制作在同一芯片上,这样就结合了双极器件的高跨导、强驱动和CMOS器件高集成度、低功耗的优点,使它们互相取长补短、发挥各自优点,从而实现高速、高集成度、高性能的超大规模集成电路。几种IC工艺速度功耗区位图BiCMOS工艺分类p BiCMOS工艺技术大致可以分为两类:分别是以CMOS工艺为基础的BiCMOS工艺和以双极工艺为基础的BiCMOS工艺。p 一般来说,以CMOS工艺为基础的BiCMOS工艺对保证CMOS器件的性能比较
39、有利,同样以双极工艺为基础的BiCMOS工艺对提高保证双极器件的性能有利。2.5.1 以P阱CMOS工艺为基础的BiCMOS工艺以P阱CMOS工艺为基础是指在标准的CMOS工艺流程中直接构造双极晶体管,或者通过添加少量的工艺步骤实现所需的双极晶体管结构。下图为通过标准P阱CMOS工艺实现的NPN晶体管的剖面结构示意图。标准P阱CMOS工艺结构特点1.由于NPN晶体管的基区在P阱中,所以基区的厚度太大,使得电流增益变小;2.集电极的串联电阻很大,影响器件性能;3.NPN管和PMOS管共衬底,使得NPN管只能接固定电位,从而限制了NPN管的使用。2.5.2 以N阱CMOS工艺为基础的BiCMOS工
40、艺N阱CMOS-NPN体硅衬底结构剖面图N阱CMOS工艺为基础的BiCMOS工艺与以P阱CMOS工艺为基础的BiCMOS工艺相比,优点包括:1.工艺中添加了基区掺杂的工艺步骤,这样就形成了较薄的基区,提高了NPN晶体管的性能;2.制作NPN管的N阱将NPN管与衬底自然隔开,这样就使得NPN晶体管的各极均可以根据需要进行电路连接,增加了NPN晶体管应用的灵活性。它的缺点:1.NPN管的集电极串联电阻还是太大,影响双极器件的驱动能力。2.如果以P+-Si为衬底,并在N阱下设置N+隐埋层,然后进行P型外延,可使NPN管的集电极串联电阻减小56倍,还可以使CMOS器件的抗闩锁性能大大提高。其结构如下图
41、。N阱CMOS-NPN外延衬底结构剖面图Vertical double-diffused field-effect transistor LDMOS双极工艺为基础的BiCMOS工艺1.以CMOS工艺为基础的BiCMOS工艺中,影响BiCMOS电路性能的主要是双极型器件。显然,若以双极工艺为基础,对提高双极型器件的性能是有利的。2.以PN结隔离双极型工艺为基础的P阱BiCMOS器件结构剖面图如图所示。这种结构克服了以P阱CMOS工艺为基础的BiCMOS结构的缺点,而且还可以用此工艺获得对高压、大电流很有用的纵向PNP管和LDMOS及VDMOS结构,以及在数字电路中十分有用的I2L等器件结构。La
42、teral double-diffused field-effect transistor LDMOS三种以PN结隔离双极型工艺为基础的P阱BiCMOS器件结构剖面图以双极工艺为基础的双埋层双阱Bi-CMOS工艺的器件结构剖面图为了进一步提高电路的性能,满足双极和CMOS两种器件的一同要求,采用N及P双埋层双阱结构,采用薄外延层来实现双极器件的高截止频率和窄隔离宽度。此外,利用CMOS工艺的第二层多晶硅做双极器件的多晶硅发射极,不必增加工艺就能形成浅结和小尺寸发射极。两者工作原理和工艺制造基本相同,其电路都属于场效应晶体管(FET)类型,以GaAs为衬底。MESFET是第一代 GaAs晶体管类
43、型和工艺标识,现在仍是GaAs VLSI的主导工艺。HEMT是最先进GaAs的集成电路工艺。应用:毫米波和光纤通信电路。2.3 MESFET 与 HEMT 工艺2.3.1 概述 2.3.2 MESFET 工艺1.在GaAs衬底上制作N型GaAs有源层 方法有:LPE(Liquid Phase Epitaxy)法、VPE(Vapor Phase Epitaxy)法、MBE(Molecular Beam Epitaxy)法、离子注入法。其厚度约0.5um,施主浓度约1.51017cm-32.制作源极和漏极:在有源层上面两侧沉积金锗金属层,形成欧姆接触。3.制作栅极:在有源层上面中间沉积金或合金,形
44、成肖特基接触。栅长是重要的参数,栅长越短,器件速度越快。现已做到100nm.4.制作隔离区、薄膜电阻、金属-绝缘体-金属(MIM)电容等。图4.4 GaAs 基MESFET的基本器件结构2.3.3 HEMT 工艺1.在GaAs衬底上制作一层没掺杂的GaAs层,避免电子与施主碰撞,实现电子的高速迁移,提高器件速度。2.制作AlGaAs覆盖层:N型轻掺杂,厚度50100nm。这样在AlGaAs/GaAs结合处形成二维电子气(2DEG)。3.制作源极和漏极:在轻掺杂AlGaAs层上两侧沉积重掺杂AlGaAs层,再沉积金锗金属层,形成欧姆接触。4.制作栅极:在AlGaAs层上中间沉积金或合金,形成肖特基接触。5.制作隔离区、薄膜电阻、金属-绝缘体-金属(MIM)电容等。6.这样的器件,其每级逻辑门的延时小至20pn。7.为了改善二维电子气的性能,人们开发了更为复杂结构的HEMT。图4.5 简单HEMT的层结构作业:THANKS!I2L电路的基本单元I2L电路 集成注入逻辑(integrated injection Logic,I2L)是双极型集成电路芯片设计的新途径,具有集成密度高,功耗低,延时功耗积小,成本低,工艺与其他双极型集成电路兼容等优点。I2L能使设计人员把数字电路和模拟电路放在同一块芯片中,可用它来制造高性能、低成本的数字/模拟结合的LSI和VLSI电路。
侵权处理QQ:3464097650--上传资料QQ:3464097650
【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。