ImageVerifierCode 换一换
格式:PPT , 页数:20 ,大小:394KB ,
文档编号:5563988      下载积分:20 文币
快捷下载
登录下载
邮箱/手机:
温馨提示:
系统将以此处填写的邮箱或者手机号生成账号和密码,方便再次下载。 如填写123,账号和密码都是123。
支付方式: 支付宝    微信支付   
验证码:   换一换

优惠套餐
 

温馨提示:若手机下载失败,请复制以下地址【https://www.163wenku.com/d-5563988.html】到电脑浏览器->登陆(账号密码均为手机号或邮箱;不要扫码登陆)->重新下载(不再收费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录  
下载须知

1: 试题类文档的标题没说有答案,则无答案;主观题也可能无答案。PPT的音视频可能无法播放。 请谨慎下单,一旦售出,概不退换。
2: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
3: 本文为用户(momomo)主动上传,所有收益归该用户。163文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

1,本文(《集成电路原理与设计》课件4.6复杂逻辑门结构2.ppt)为本站会员(momomo)主动上传,163文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。
2,用户下载本文档,所消耗的文币(积分)将全额增加到上传者的账号。
3, 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(发送邮件至3464097650@qq.com或直接QQ联系客服),我们立即给予删除!

《集成电路原理与设计》课件4.6复杂逻辑门结构2.ppt

1、1静态静态CMOS逻辑电路逻辑电路复杂逻辑门复杂逻辑门2CMOS复杂逻辑门复杂逻辑门n静态静态CMOS逻辑门的构成逻辑门的构成n复杂复杂CMOS逻辑门的分析与设计逻辑门的分析与设计n异或门异或门n类类NMOS逻辑电路逻辑电路3CLCLCL大扇入逻辑门的设计大扇入逻辑门的设计实现实现8个变量个变量“与与”的三种方案的三种方案思考:思考:三种方案的三种方案的差别差别4第一种方案第一种方案CL=0.01pF CL=1pFCLinxYininxxYYWp=24umWn=12um5第二种方案第二种方案CL=0.01pFCL=1pFCLinxYininxxYYWp=24umWn=12um6第三种方案第三种

2、方案CL=0.01pFCL=1pFCLWp=24umWn=12uminxYininxxYY7三种方案的比较三种方案的比较 MOS管管 tp(负载负载1pF)面积面积 n方案方案1 18 11.5ns 27 A0 n方案方案2 20 8.5 30 A0 n方案方案3 30 7.0 45 A0 A0是最小是最小NMOS管的面积管的面积Wp=24umWn=12umL=3um8电路延迟时间与扇入、扇出系数的关系电路延迟时间与扇入、扇出系数的关系2pIOtFFn扇入系数:串联扇入系数:串联NMOS一一般不超过般不超过4个,个,PMOS不超不超过过3个个n大扇入可以分成多级实现大扇入可以分成多级实现n大扇

3、出可以利用反相器链大扇出可以利用反相器链驱动(避免或非门驱动)驱动(避免或非门驱动)9CLCLCL大扇入逻辑门的分析大扇入逻辑门的分析实现实现8个变量个变量“与与”的三种方案的三种方案(1)(2)(3)小负载情况:设小负载情况:设为为NMOS栅电容栅电容C0设所有设所有NMOS和和PMOS导电因子导电因子相等,均为相等,均为K10电路分析与仿真验证CL=0.01pFCLCLCL小负载情况下,小负载情况下,第二种方案第二种方案优于第三种优于第三种11CMOS复杂逻辑门复杂逻辑门n静态静态CMOS逻辑门的构成逻辑门的构成n复杂复杂CMOS逻辑门的设计逻辑门的设计nCMOS异或门异或门n类类NMOS

4、逻辑电路逻辑电路12异或、同或逻辑异或、同或逻辑异或:异或:YAB+AB Y=A BABABY=AB+Y=AB+ABY 0 000 111 011 1ABY 0 000 111 01 1100同或:同或:Y=AB+AB Y=A B异或运算真值表异或运算真值表同或运算真值表同或运算真值表13异或电路的实现异或电路的实现Y=AB+AB=AB+A+BYAB逻辑图逻辑图VDDABY电路图电路图逻辑表达式整理逻辑表达式整理14用用AOI门实现异或、同或功能门实现异或、同或功能VDDAABBYAABBVDDAABBYAABB异或:异或:YAB+AB Y=A B同或:同或:Y=AB+AB Y=A BVDDA

5、BY15例题:互补例题:互补CMOS逻辑设计逻辑设计VDDABY用用0.5微米工艺,确定异或微米工艺,确定异或门中器件尺寸门中器件尺寸n要求在最坏情况下输出上要求在最坏情况下输出上升升/下降时间不大于下降时间不大于0.5ns n已知:设设VDD=5V,VTN=1V,VTP=-1V,Cox=410-7 F/cm2,n=400 cm2/Vs、p=200 cm2/VsDDPeffLPPPPVKCrrrt1.029.1)1(21)1(1.0ln216CMOS复杂逻辑门复杂逻辑门n静态静态CMOS逻辑门的构成逻辑门的构成n复杂复杂CMOS逻辑门的设计逻辑门的设计n异或门异或门n类类NMOS逻辑电路逻辑电

6、路17 类类NMOS电路电路NMOSVDDoutVVinPMOSVDDoutVVinVDD逻辑块逻辑块 类类NMOS电路结构电路结构 类类PMOS电路结构电路结构18类类NMOS电路分析电路分析类类NMOS属于有比电路,属于有比电路,为保证低电平合格为保证低电平合格,要有合适的比例因子要有合适的比例因子Kr。Kr=KNeff /KP 等效反相器方法等效反相器方法直流特性直流特性:22,2DDTPOHDDOLrDDTNonPDDTPVVVVVKVVIKVV瞬态特性瞬态特性:上升时间同上升时间同CMOS反相器反相器;在忽略负载管电流情况下在忽略负载管电流情况下,下降时间也同下降时间也同CMOS反相

7、器。反相器。19 类类NMOS电路优缺点电路优缺点n优点:优点:n 输入逻辑门需要(输入逻辑门需要(n+1)个)个MOS管,管,在实现复杂逻辑门时有利于减小面积。在实现复杂逻辑门时有利于减小面积。n缺点:缺点:是有比电路,达不到最大逻辑摆幅,是有比电路,达不到最大逻辑摆幅,有较大的静态功耗,有较大的静态功耗,由于要求由于要求Kr1,类,类NMOS电路上升时间长,电路上升时间长,(对类对类PMOS电路下降时间长)。电路下降时间长)。n应用:应用:适用于对面积要求严格,而性能要求不高的适用于对面积要求严格,而性能要求不高的情况。情况。NMOSVDDoutVVinPMOSVDDoutVVinVDD逻辑块逻辑块20本节总结本节总结n静态静态CMOS逻辑门的构成逻辑门的构成n复杂复杂CMOS逻辑门的设计逻辑门的设计n异或门异或门n类类NMOS逻辑电路逻辑电路

侵权处理QQ:3464097650--上传资料QQ:3464097650

【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。


163文库-Www.163Wenku.Com |网站地图|