1、试题库及答案试卷一一 基本概念题(一) 填空题(共19分,每空1分) 1按逻辑功能的不同特点,数字电路可分为 和 两大类。 2在逻辑电路中,三极管通常工作在 和 状态。 3(406)10=( )8421BCD 4一位数值比较器的逻辑功能是对输入的 数据进行比较,它有 、 、 三个输出端。 5TTL集成JK触发器正常工作时,其和端应接 电平。 6单稳态触发器有两个工作状态 和 ,其中 是暂时的。 7一般ADC的转换过程由 、 、 和 4个步骤来完成。 8存储器的存储容量是指 。某一存储器的地址线为A14A0 ,数据线为D3D0 ,其存储容量是 。(二) 判断题(共16分,每题2分) 1TTL或非
2、门多余输入端可以接高电平。( ) 2寄存器属于组合逻辑电路。( ) 3555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。( ) 4石英晶体振荡器的振荡频率取决于石英晶体的固有频率。( ) 5PLA的与阵列和或阵列均可编程。( ) 6八路数据分配器的地址输入(选择控制)端有8个。( ) 7关门电平UOFF是允许的最大输入高电平。( ) 8最常见的单片集成DAC属于倒T型电阻网络DAC。( )(三) 选择题(共16分,每题2分) 1离散的,不连续的信号,称为( )。2组合逻辑电路通常由( )组合而成。38线3线优先编码器的输入为I0I7 ,当优先级别最高的I7有效时,其输出的值是( )。
3、4十六路数据选择器的地址输入(选择控制)端有( )个。5一位8421BCD码译码器的数据输入线与译码输出线的组合是( )。 A4:6 B.1:10 C.4:10 D.2:46常用的数字万用表中的A/D转换器是( )。7ROM属于( )。8有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是( )。-0110-1100-10000000二.电路分析题(一)对下列Z函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出化简后的逻辑图。(9分)Z= BC=0(二)对下列门电路:(1)写出门电路的名称;(2)写出它们的输出。(8分) 例:
4、与门 Y=AB &BAY&YBA=1YBA u O u I CTG (a) (b) (c) (a) (b) (c) (d) (d) (三)试用3线8线译码器74LS138和门电路实现下列函数。(10分) Z(A、B、C)=AB+C STAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A274LS138 (四)分析下列电路是几进制的计数器。(10分)(五) 74LS161是同步4位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其状态图。(7分) 74LS161逻辑功能表CTPCTTCPQ3 Q2 Q1 Q00111CR LD CTP CTT D3 D2 D1 D0
5、Q3 Q2 Q1 Q0CO74LS161CPCP&“1”“1”“1”101110101 0 0 0 0D3 D2 D1 D0Q3 Q2 Q1 Q0Q3 Q2 Q1 Q0 加法计数(六) 555定时器的功能表如下,(1)简单分析下图电路的工作原理,(2)该555定时器组成什么电路,(3)画出相应的输出波形。(5分) 555定时器功能表输入输出TH(uI1)(uI2)uOVTD状态0低导通1VCCVCC高截止1VCC不变不变1VCCVCC低导通 1 3VCC 2 3VCC uo 0 0 uI ttDTHOUTVSSCOFuOuIVCC12345678VCC555 试卷一答案一基本概念题(一)填空题
6、1 组合逻辑电路、 时序逻辑电路2 饱和、 截止3 0100 0000 01104 A和B两个、 YAB、 YAB、 YA=B5 高6 稳态、 暂稳态、暂稳态7 采样、 保持、 量化、 编码8 存储单元的总和、 2154(二)判断题1 2 3 4 5 6 7 8(三)1 2 3 4 5 6 7 8二电路分析题(一)()真值表 (2分) (2)卡诺图化简(3分) A B C Z 0 0 0 0 0 0 1 1 0 1 010BCA010010111111 1 0 1 1 1 0 0 1 1 0 1 1 1 1 0 0 1 1 1 (3)逻辑图 (表达式2分,逻辑图2分)=11ZCBA Z=AB+
7、C BC=0(二)(a) 异或门 Y= AB (2分) (b) 集电极开路与非门 Y=(2分)(c) 三态门 =0时, Y=;=1时,Y=高阻抗 (2分)(d) CMOS传输门 C=1、C=0时,u O= u I (2分)(三) Z(A、B、C)=AB+C=AB(C+)+C(B+)=ABC+AB+BC+C= m 1+ m 3+ m 6+ m 7STAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A274LS138CBA“1”&Z= (5分)(5分)(四) 解: (1分) (2分) 状态表 (3分)CP 00011011Q1Q0/Z/1/0/0/0Z0 0 0 0 1(2分)01 0 1
8、1 002 1 0 1 103 1 1 0 01归纳上述分析结果可知,该时序电路为同步4进制加法计数器。(2分)(五)1当74LS161从0000开始顺序计数到1010时,与非门输出“0”,清零信号到来,异步清零。(1分)2该电路构成同步十进制加法计数器。(2分)00000001100110001010001101110010010101100100876542319103状态图(4分)(六)(1)由555功能表可知,当u I VCC时,u O=1;当VCC u I VCC时,u O=0。 (1分)(2)该电路组成施密特触发器。(2分)(3) (3分) 1 3VCC 2 3VCC uo 0 0
9、 uI tt一、单项选择题(每小题1分,共15分)在下列每小题的四个备选答案中选出一个正确的答案,并将其字母标号填入题干的括号内。1一位十六进制数可以用多少位二进制数来表示?( C )A. B. C. D. 162以下电路中常用于总线应用的是( A )A.TSL门 B.OC门 C. 漏极开路门 D.CMOS与非门3以下表达式中符合逻辑运算法则的是( D )A.CC=C2 B.1+1=10 C.01 D.A+1=14T触发器的功能是( D )A 翻转、置“0” B. 保持、置“1” C. 置“1”、置“0” D. 翻转、保持5. 存储8位二进制信息要多少个触发器(D )A.2 B.3 C.4 D
10、.86多谐振荡器可产生的波形是( B )A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波7一个16选一的数据选择器,其地址输入(选择控制输入)端的个 数是( C )A.1 B.2 C.4 D.168引起组合逻辑电路中竟争与冒险的原因是( C )A.逻辑关系错; B.干扰信号; C.电路延时; D.电源不稳定。9同步计数器和异步计数器比较,同步计数器的最显著优点是( A ) A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP控制10N个触发器可以构成能寄存多少位二进制数码的寄存器?( B ) A.N-1 B.N C.N+1 D.2N11若用JK触发器来实现特性方程,则JK端的方程
11、应为( B )A.J=AB,K= B.J=AB,K= C.J=,K=AB D.J=,K=AB12一个无符号10位数字输入的DAC,其输出电平的级数是( C )A.4 B.10 C.1024 D.10013要构成容量为4K8的RAM,需要多少片容量为2564的RAM?( D )A.2 B.4 C.8 D.3214随机存取存储器RAM中的内容,当电源断掉后又接通,则存储器中的内容将如何变换?( C )A.全部改变 B.全部为1 C.不确定 D.保持不变15用555定时器构成单稳态触发器,其输出的脉宽为( B ) RC; B.1.1RC; C.1.4RC; D.1.8RC;二、多项选择题(每小题1分
12、,共5分)在下列每小题的四个备选答案中有二至四个正确答案,请将正确答案全部选出并将其字母标号填入题干的括号内;少选错选都不得分。16以下代码中,为无权码的是( C )( D )( )( )A. 8421BCD码 B. 5421BCD码 C. 余三码 D. 格雷码 17当三态门输出高阻状态时,以下说法正确的是( A )( B )( )( )A.用电压表测量指针不动 B.相当于悬空 C.电压不高不低 D.测量电阻指针不动18已知F=A+BD+CDE+D,下列结果正确的是哪几个?( A )( C )( )( )A.F= B.F= C.F= D.F=19欲使JK触发器按Qn+1=Qn工作,可使JK触发
13、器的输入端为以下哪几种情况?( A )( B )( D )( )A.J=K=0 B.J=Q,K= C.J=,K=Q D.J=Q,K=0 20关于PROM和PAL的结构,以下叙述正确的是( A )( D )( )( )A.PROM的与阵列固定,不可编程B.PROM与阵列、或阵列均不可编程C.PAL与阵列、或阵列均可编程 D.PAL的与阵列可编程三、判断改错题(每小题2分,共10分)先判断对错,并将结果填入题后的括号内,正确的打“”,错误的打“”;再对错误部分进行改正。21. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。( )22. TTL与非门的多余输入端可以接固定高电平。( )
14、23. 异或函数与同或函数在逻辑上互为反函数。( )24. D触发器的特征方程Qn+1=D,而与Qn无关,所以,D触发器不是时序电路。( )25. 移位寄存器 74LS194 可串行输入并行输出,但不能串行输入串行输出。( )四、填空题(每小题2分,共16分)26二进制数(1011.1001)2转换为八进制数为 ,转换为十六进制数为 B9 。27数字电路按照是否具有记忆功能通常可分为两类: 组合逻辑电路 、 时序逻辑电路 。28已知逻辑函数FAB,它的与非-与非表达式为 ,或与非表达式为 。295个变量可构成 32 个最小项,变量的每一种取值可使 1 个最小项的值为1。30在题30图所示可编程
15、阵列逻辑(PAL)电路中,Y1=,Y3=。题30图31555定时器构成的施密特触发器,若电源电压VCCF电容接地,则上触发电平UT+ 8 V,下触发电平UT 4 V。32若ROM具有10条地址线和8条数据线,则存储容量为 1K8 比特,可以存储 1024 个字节。33对于JK触发器,若,则可完成 T 触发器的逻辑功能;若,则可完成 D 触发器的逻辑功能。五、化简题(每小题5分,共10分)34用代数法将下面的函数化为最简与或式:F=C+(B+C)D解:F=C+(B+C)D35. 用卡诺图法将下列函数化简为最简与或式:F(A、B、C、D)=m(0,2,4,5,7,13)+d(8,9,10,11,1
16、4,15)解:C1001111001 BAD六、分析题(每小题8分,共24分)36试分析题36图所示逻辑电路,写出逻辑表达式和真值表,表达式化简后再画出新的逻辑图。解: 题36图真值表:ABCY00010011010101111001101111011110 逻辑图:&ABCY3774161组成的电路如题37图所示,分析电路,并回答以下问题 (1)画出电路的状态转换图(Q3Q2Q1Q0); (2)说出电路的功能。(74161的功能见表) 题37图解:(1)状态转换表:Qn3Qn2Qn1Qn0Qn+13Qn+12Qn+11Qn+1000000001000100100010001100110100
17、0100010101010110011001110111100010001001100110101010101110110000状态转换图:000000010010001101000101011001111000100110101011Q3Q2Q1Q0(2)功能:11进制计数器。从0000开始计数,当Q3Q2Q1Q0 为1011时,通过与非门异步清零,完成一个计数周期。38分析如题38图所示由边沿JK 触发器组成的时序逻辑电路,写出电路的驱动方程、状态方程,画出状态转换图。 题38图解:驱动方程:J1=K1=1J2=K2=状态方程:状态转换图00111001Q2Q1七、设计题(每小题10分,共
18、20分)39试设计一个检测电路。该电路的输入是一位8421BCD码。当输入的8421BCD码所对应的十进制数符能被5整除时,输出为1,否则输出为0。用与非门实现之。解:由题意列出真值表:ABCDY00001000100010000110010000101101100011101000010010卡诺图:1000010000YC B AD逻辑表达式为:逻辑图: A B C D Y40试用D 功能触发器,完成题40图所示的状态转换的同步时序逻辑电路(不画逻辑图)。要求: (1)列出次态卡诺图;(2)写出状态方程;(3)写出驱动方程。 题40图解:(1) 卡诺图:001010010100100110D1D2D0(2)状态方程与驱动方程:
侵权处理QQ:3464097650--上传资料QQ:3464097650
【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。