1、1集成电路测试2023-5-62测试介绍n测试:就是检测出生产过程中的缺陷,并挑出废品的过程。n测试的基本情况:封装前后都需要进行测试。n测试与验证的区别:目的、方法和条件n测试的难点:复杂度和约束。n可测性设计:有利于测试的设计。2023-5-63简单的测试例子ABZA=1,B=1=Z=1A=0,B=1=Z=0A=1,B=0=Z=0A=0,B=0=Z=02023-5-64可测性设计举例n可控性:l可观性:CKDQINOUTCKRSTCA32位计数器In2In1Out2023-5-65基本概念1:故障和故障模型故障:集成电路不能正常工作。故障模型:物理缺陷的逻辑等效。2023-5-66故障举例
2、物理缺陷逻辑等效2023-5-67逻辑门故障模型n固定值逻辑:所有缺陷都表现为逻辑门层次上线网的逻辑值被固定为0或者1。表示:s-a-1,s-a-0。n桥接n逻辑门故障模型的局限性2023-5-68故障的等效和从属&ZABCs-a-0s-a-1&ZABCs-a-1s-a-0故障等效故障从属故障类型与测试码 测试码 故障 A B C Z1 1 1 0A/0,B/0,C/0,Z/1 0 1 1 1A/1,Z/0 1 0 1 1B/1,Z/0 1 1 0 1C/1,Z/0 2023-5-69基本概念2:测试向量和测试图形n测试向量:加载到集成电路的输入信号称为测试向量(或测试矢量)。n测试图形:测试
3、向量以及集成电路对这些输入信号的响应合在一起成为集成电路的测试图形。2023-5-610测试仪n测试仪是测试集成电路的仪器。它负责按照测试向量对集成电路加入激励,同时观测响应。目前,测试仪一般都是同步的,按照时钟节拍从存储器中调入测试向量。2023-5-611测试仪参数ParameterSentrySTSSTSEVMTektronixTester_channels120256256512Tester_Min_Cycles(ns)50505020Tester_Min_Pulse(ns)101055Tester_SB_Deadzone(ns)2015153Tester_Timesets66612T
4、ester_Strobe22262023-5-612测试仪特点n同步时序n激励的波形有限n响应的测试时刻有限n支持clock burst2023-5-613测试仪的规定波形举例breakdinclkHDB+HDB-inputinputoutputoutput管脚信号图 2023-5-614测试仪的规定波形举例测试码规定图1:tg1tg2sb12023-5-615测试仪的规定波形举例测试码规定图2:tg1tg2sb12023-5-616测试向量的生成n人工法n程序自动生成n自测试2023-5-617手工生成n故障建立n故障传播n决策及测试码生成2023-5-618故障图&ABCDEFGHJs-a
5、-1K2023-5-619手工测试码&ABCDEFGHJs-a-1K(0)(0)(1)(1)(1)(1)(X)1/00/12023-5-620组合逻辑测试法1:差分法n差分法(Boolean difference method)是一种测试向量的生成方法。它不依赖路径传播等技巧,而是依靠布尔代数的关系,通过运算来确定测试向量。2023-5-621差分法),(),()(11niniixxxfxxxfXfdxd1)()(Xfdxdi定义如果那么在xi上的固定逻辑值就可以被检测到,否则就不能。2023-5-622差分法的性质)()()()()()()()()()()()()()()()()()()()
6、()()(XgdxdXfdxdXfdxdXgXgdxdXfXgXfdxdXgdxdXfdxdXfdxdXgXgdxdXfXgXfdxdXfdxddxdXfdxddxdXfxddXfdxdXfdxdXfdxdiiiiiiiiiiijjiiiii2023-5-623差分法如果g(X)与xi无关,则可以简化为:)()()()()()()()(XfdxdXgXgXfdxdXfdxdXgXgXfdxdiiii如果要检测s-a-0的故障,则使用:)(Xfdxdxii如果要检测s-a-1的故障,则使用:)(Xfdxdxii2023-5-624差分法的例子Ix1x2x3x4f(X)对于x1的错误,推导如下:4
7、3232424323211424324243232111)(xxxxxxxxxxxxxdxdxxxxxxxxxxxxxdxdXfdxd2023-5-625测试法2:D算法n激活n传播n决策2023-5-626D算法D:对于无故障电路,D 的值为 1,对于故障电路 D的值为 0。D:对于无故障电路,D的值为 0,对于故障电路D的值为 1。2023-5-627故障例子&a s-a-1ABCDEFGHJKLMNPQRSTb s-a-1对于故障 a s-a-1:故障激活:E=0=M=1,A=1=P=D 故障传播:N=1,Q=1,R=1=S=D,T=D 决策:L=0,假设 J=0=B=1,C=1,H=1
8、,D=0,K=1 测试矢量:A=B=C=1,D=E=0 对于故障 b s-a-1 故障激活:G=1,H=1,L=1=R=D 故障传播:N=1,P=1,Q=1=S=D,T=D 决策:L=1=J=1,K=1 Q=1=F=0 J=1=假设 B=0 N=1=假设 A=0=P=1 H=1=假设 C=0 无冲突 测试向量:A=B=C=F=0,G=1 2023-5-628SoC测试中的几个常用技术n静态电源电流测试(Iddq)n扫描路径法nBISTnBoundary Scan2023-5-629IddqnIddq:静态电流测试。测试时使电流越小越好。n一般设置:n没有三态。n内部RAM关闭。n上下拉电阻设置
9、为合适电平。2023-5-630扫描路径法n扫描路径法是一种规则的可测试性设计方法,适用于时序电路。其设计思想是把电路中的关键节点连接到一个移位寄存器上,当作为扫描路径的移位寄存器处于串入/并出状态时,可以用来预置电路的状态。当作为扫描路径的移位寄存器处于并入/串出状态时,可以把内部节点的状态依次移出寄存器链。2023-5-631扫描路径法组合逻辑电路DDDTIDITECLKDO2023-5-632扫描路径法n测试扫描路径本身 n移入测试序列,电路进入正常工作,测试与扫描路径相连的部分电路 n移出扫描路径,检查状态的正确性 2023-5-633扫描路径法注意事项尽量使得扫描路径像一个标准的扫描
10、链。Avoid gated clocks or make them predictable when in test mode Avoid latches or make them transparent when in test mode Controllable asynchronous set/reset during test mode Avoid tri-state logic if possible Configure ASIC bi-direct pins as output only during test mode (make all output enables activ
11、e)Use externally generated clocks Avoid combinatorial feedback loops2023-5-634扫描路径的简单例子2023-5-635BISTn内置式自测(BIST)n将一个激励电路和一个响应电路加在被测电路(CUT)中。激励电路会产生大量激励信号,并将其应用于CUT中,响应电路就用来对CUT的响应进行评测。n与ATE不同,BIST的性能不受负载板或测试头电气特性的限制。2023-5-636RAMBIST2023-5-637JTAGn目的:由于表面贴装技术以及高密度封装(BGA)的使用,使得PCB的密度越来越高,以往的针床测试法变得越来越不易使用。为了简化测试过程、统一测试方式,IEEE制订了边界扫描标准。n概念:利用四线接口扫描所有的管脚。2023-5-638JTAG2023-5-639JTAG2023-5-640JTAG2023-5-641JTAG2023-5-642TAP2023-5-643BSDLn一个例子2023-5-644JAMnAltera对JTAG的编程语言。n一个例子n结果2023-5-645实际的例子nJAMn结果
侵权处理QQ:3464097650--上传资料QQ:3464097650
【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。