专用集成电路设计实践(西电版)第2章-集成电路工艺基础课件.ppt

上传人(卖家):三亚风情 文档编号:3602160 上传时间:2022-09-23 格式:PPT 页数:134 大小:1.04MB
下载 相关 举报
专用集成电路设计实践(西电版)第2章-集成电路工艺基础课件.ppt_第1页
第1页 / 共134页
专用集成电路设计实践(西电版)第2章-集成电路工艺基础课件.ppt_第2页
第2页 / 共134页
专用集成电路设计实践(西电版)第2章-集成电路工艺基础课件.ppt_第3页
第3页 / 共134页
专用集成电路设计实践(西电版)第2章-集成电路工艺基础课件.ppt_第4页
第4页 / 共134页
专用集成电路设计实践(西电版)第2章-集成电路工艺基础课件.ppt_第5页
第5页 / 共134页
点击查看更多>>
资源描述

1、第2章集成电路工艺基础 第2章 集成电路工艺基础 2.1引言引言 2.2集成电路制造工艺概述集成电路制造工艺概述 2.3双极集成电路的基本制造工艺双极集成电路的基本制造工艺 2.4CMOS集成电路的基本制造工艺集成电路的基本制造工艺 2.5BiCMOS集成电路的基本制造工艺集成电路的基本制造工艺 2.6BCD集成电路的基本制造工艺集成电路的基本制造工艺 2.7锗硅器件及其外延工艺简介锗硅器件及其外延工艺简介 第2章集成电路工艺基础 2.1引言引言2.1.1IC制造基本原理制造基本原理制造集成电路所用的材料主要包括硅(Si)、锗(Ge)等半导体,以及砷化镓(GaAs)、铝镓砷(AlGaAs)、铟

2、镓砷(InGaAs)等半导体化合物,其中以硅最为常用。半导体是导电能力介于导体和绝缘体之间的一类物质。半导体材料之所以能成为制造集成电路的材料,关键在于在纯净的半导体中加入少量的杂质,可以使其导电率在几个数量级范围内改变,这样就可以通过控制掺杂浓度来控制半导体的导电性能,从而制成各种需要的器件。这些杂质元素的作用在于它们能为半导体提供带负电荷的自由电子或带正电荷的空穴。提供自由电子的杂质元素称为施主杂质,提供空穴的杂质元素称为受主杂质,因为它们可以接受硅中的电子,而在原电子处留下空穴。自由电子为多数载流子的半导体称为N型半导体,空穴为多数载流子的半导体称为P型半导体。当把N型半导体和P型半导体

3、有机地结合在一起的时候,在它们的过渡区就形成了PN结,把PN结以某种方式排列并与其他物理结构组合,就可以得到不同的半导体器件。第2章集成电路工艺基础 集成电路有各种各样的封装,如双列封装、单列封装、圆形封装、菱形封装、扁平封装等,封装的材料也多种多样,如陶瓷、玻璃、塑料、金属等。若打开集成电路外面的封装材料,就可以看到里面有一片导体小片,称为管芯或芯片,它被固定在底座上,并有金属丝把它和外面的管脚连接起来。虽然不同器件的管芯各不相同,但它们都是由在半导体材料上形成的一些PN结所构成的。因此,集成电路制造的关键问题就是根据设计要求,在半导体的不同区域形成所需要的PN结,这在生产上主要通过氧化、光

4、刻、掺杂等多种工艺的多次反复来形成。第2章集成电路工艺基础 2.1.2工艺类型简介工艺类型简介按所制造器件的结构不同,可把IC制造工艺分为双极型和MOS型两种基本类型。由双极工艺制造的器件,它的导通机理是将电子和空穴这两种极性的载流子作为在有源区中运载电流的工具,这也是它称为双极工艺的原因。MOS工艺又可以分为单沟道MOS工艺和CMOS工艺。单沟道MOS工艺包括PMOS工艺和NMOS工艺。在同一个衬底上可以制作出双极晶体管、NMOS管和PMOS管,并且制作这三种晶体管的工艺是兼容的,这种工艺叫BiCMOS工艺。而能够在同一芯片上制作双极管、CMOS和DMOS器件的工艺称为BCD工艺。另外,按照

5、MOS的栅电极的不同可以把MOS工艺分为铝栅工艺和硅栅工艺,其中硅栅工艺已经成为CMOS制造中的主流工艺。按照CMOS工艺的不同可以分为P阱工艺、N阱工艺以及双阱工艺。第2章集成电路工艺基础 根据工序的不同可以把工艺分成三类:前工序、后工序及辅助工序。1.前工序前工序前工序包括从晶片开始加工到中测之前的所有工序。前工序结束时,半导体器件的核心部分管芯就形成了。前工序包括以下三类工艺:(1)薄膜制备工艺:包括氧化、外延、化学气相淀积、蒸发、溅射。(2)掺杂工艺:包括离子注入和扩散。(3)图形加工技术:包括制版和光刻。第2章集成电路工艺基础 2.后工序后工序后工序包括从中测开始到器件完成的所有工序

6、,包括中间测试、划片、贴片、焊接、封装、成品测试等工序。3.辅助工序辅助工序前、后工序是IC工艺流程直接涉及到的工序,为保证整个工艺流程的进行,还需要一些辅助性的工序,这些工序包括:(1)超净环境的制备。IC特别是VLSI的生产,需要超净的环境。例如,光刻工序要求环境的洁净度低于10级(1立方英尺空间中,直径大于等于0.5m的尘埃数不多于10个,直径0.1m的尘埃数不多于350个)。(2)高纯水、气的制备。IC生产中所用的水必须是去离子、去中性原子团和细菌,绝缘电阻率高达15Mcm以上的电子级纯水;所使用的各种气体也必须是高纯度的。(3)材料准备。这个工序包括制备单晶、切片、磨片、抛光等工序,

7、制成IC生产所需要的单晶圆片。第2章集成电路工艺基础 2.2集成电路制造工艺概述集成电路制造工艺概述本节介绍集成电路制造过程中所用到的主要工艺,即氧化工艺、掺杂工艺、光刻工艺、外延工艺、金属化工艺及制版工艺等。2.2.1氧化工艺氧化工艺 1.SiO2薄膜在集成电路中的作用薄膜在集成电路中的作用在集成电路的制造过程中,要对硅反复进行氧化,制备SiO2薄膜。SiO2薄膜在集成电路制作过程中主要有下列作用:第2章集成电路工艺基础(1)作为对杂质选择扩散的掩膜。当对硅表面一定区域要扩散杂质元素的时候,对不需要扩散的区域,就可以用一层SiO2薄膜将它遮盖起来,这样SiO2薄膜就遮挡住了杂质元素,实现了对

8、硅表面有选择区域的掺杂。实际上,杂质在向硅里扩散的同时,也在向SiO2薄膜里扩散,因此,SiO2薄膜要起到掩蔽作用就要满足两个条件:第一,所要扩散的杂质元素在SiO2中的扩散系数必须明显小于它在硅中的扩散系数;第二,SiO2薄膜要有一定的厚度。第2章集成电路工艺基础(2)作为MOS器件的绝缘栅材料。(3)作为器件表面的保护(钝化)膜。在硅的表面覆盖一层SiO2薄膜,可以使硅表面免受后续工序可能带来的污染及划伤,也消除了环境对硅表面的直接影响,起到了钝化半导体表面的作用,提高了半导体的可靠性和稳定性。(4)作为绝缘介质和隔离介质,如器件之间的隔离、层间的隔离介质。(5)作为集成电路中电容器元件的

9、介质。SiO2是很好的电容介质材料,以SiO2为电容介质,可以很方便地构成电容。但在集成电路中,电容往往占用芯片面积较大,所以电路设计中总是尽量避免采用大容量电容。第2章集成电路工艺基础 2.热氧化原理以及实现方法热氧化原理以及实现方法生长SiO2薄膜的方法有很多种,如热氧化、阳极氧化、化学气相淀积等。其中以热氧化和化学气相淀积(ChemicalVaporDeposition,CVD)最为常用。热氧化生成SiO2薄膜,是将硅片放入高温(10001200)的氧化炉内(如图21所示),然后通入氧气,在氧化环境中使硅表面发生氧化,生成SiO2薄膜。第2章集成电路工艺基础 图21热氧化过程示意图 第2

10、章集成电路工艺基础 根据氧化环境的不同又可把热氧化分为干氧法和湿氧法两种。如果氧化环境是纯氧气,这种生成SiO2薄膜的方法就称为干氧法。干氧法生成SiO2薄膜的机理是:氧气与硅表面的硅原子在高温下按式(21)反应,生成SiO2薄膜:Si+O2=SiO2(21)如果让氧气先通过95的去离子水,携带一部分水汽进入氧化炉,则氧化环境就是氧气加水汽,这种生成SiO2薄膜的方法就是湿氧法。湿氧法由于氧化环境中有水汽存在,所以氧化过程不仅有氧气对硅的氧化作用,还有水汽对硅的氧化作用,即 Si+O2=SiO2Si+2H2O=SiO2+2H2(22)第2章集成电路工艺基础 干氧法的优点是生成的SiO2薄膜结构

11、致密、排列均匀、重复性好,不仅掩蔽能力强、钝化效果好,而且在光刻时与光刻胶接触良好,不宜浮胶。它主要的缺点是SiO2薄膜生长速度太慢,相比于湿氧法,如果同样在1200高温下生成0.6m的SiO2薄膜,用湿氧法大约需要32分钟,而用干氧法则需要8小时,这在生产上就会使效率降低。湿氧法虽然生成SiO2薄膜的速度快,但氧化环境中含有水汽,水汽和SiO2薄膜也能发生化学反应,生成硅烷醇(SiOH),即 SiO2+H2O2(SiOH)(23)第2章集成电路工艺基础 由于用湿氧法生成的SiO2薄膜的表面有硅烷醇的存在,使得它在光刻时与光刻胶接触不良,容易产生浮胶,这也是湿氧法的最大缺点。而且用湿氧法生成的

12、SiO2薄膜的致密性也不如干氧法,但其作为掩膜的掩蔽能力和钝化效果基本能满足生产要求。湿氧法和干氧法各有所长,各有所短,因此在生产中一般不单独采用某一种方法,而是将两种方法结合起来,采用干氧湿氧干氧交替的氧化方式,即在氧化开始时先通一段时间纯氧气(干氧),然后再加入水汽进行湿氧,湿氧结束后再通一段时间纯氧气。这样就可使湿氧结束后SiO2薄膜表面的硅烷醇(SiOH)重新变为SiO2,明显改善了SiO2薄膜与光刻胶的接触性能,提高了SiO2薄膜的质量。第2章集成电路工艺基础 化学气相淀积是使一种或数种化学气体以某种方式激活后在衬底表面发生化学反应,从而在衬底表面生成所需的固体薄膜的方法。化学气相淀

13、积的种类有常压化学气相淀积(APCVD)、低压化学气相淀积(LPCVD)、等离子体化学气相淀积(PECVD)、光致化学气相淀积(PhotoCVD)等几种。用化学气相淀积法生成SiO2薄膜,主要是将硅烷(SiH4)与氧按下式反应:SiH4+2O2SiO2+2H2O(24)或用烷氧基硅烷分解生成SiO2薄膜。第2章集成电路工艺基础 2.2.2掺杂工艺掺杂工艺 1.扩散工艺扩散工艺 物质的微粒总是时刻不停地处于运动之中,这可称之为热运动。在热运动的作用下,物质的微粒都有一种从高浓度的地方向低浓度的地方运动的趋势,这就是扩散。扩散的机理有两种:替位扩散和填隙扩散。在高温情况下,单晶固体中的晶格原子围绕

14、其平衡位置振动,偶然也可能会获得足够的能量离开原来的位置而形成填隙原子,原来的位置形成空位,而邻近的杂质原子向空位迁移,这就是杂质的替位扩散方式。杂质原子也可能以填隙原子的形式从一处移到另一处而并不占据晶格位置,这种方式称为杂质的填隙扩散。第2章集成电路工艺基础 1)扩散方程 一维情况下,杂质扩散由式(25)描述:xtxNDJ),(式中:J是单位面积杂质的传输速率(杂质流密度),单位为个粒子/(cm2s);N(x,t)是杂质的浓度,单位为个粒子/cm3;D是扩散系数,单位为cm2/s;x是杂质运动方向的坐标,单位为cm;t是扩散时间,单位为s。第2章集成电路工艺基础 式(25)表明单位面积、单

15、位时间杂质的局部传输速率,与杂质的浓度梯度成正比,比例常数就是扩散系数,它反映了扩散速度的快慢。扩散系数与温度的关系很大,生产中一般是在10001200的高温下进行的。在一定的扩散条件下(包括温度),杂质浓度不高时可认为扩散系数是常数。公式中的负号表明杂质是由浓度高的地方向浓度低的地方扩散的。根据质量守衡定律,杂质浓度随时间的变化要与扩散通量随位置的变化相等,即 xtxJttxN),(),(26)第2章集成电路工艺基础 将式(25)带入式(26)即得 22(,)(,)N x tN x tDtx(27)式(27)即为扩散方程。扩散方程描述了在杂质扩散的过程中,硅片中各点处杂质浓度与时间的关系。当

16、扩散时间一定时,杂质的分布就定下来了,这个分布可由求解扩散方程得到(应该注意的是,对于不同的初始条件,扩散方程的解是不同的)。这样,在杂质的分布达到要求时迅速将温度降至室温,这时扩散系数很小,可认为扩散已经停止,则高温时形成的结果被固定下来,这就是扩散的基本原理。第2章集成电路工艺基础 2)两种表面源的扩散分布 对于不同的初始条件,扩散方程的解是不同的。下面分析两种简单的初始条件下扩散方程的解,以便了解扩散的基本规律。(1)恒定表面源扩散。恒定表面源扩散是指在扩散的过程中,硅片表面的扩散源的浓度(NS)始终保持不变,即在x0处始终有N(0,t)NS,这称为扩散方程的边界条件;同时,在扩散开始的

17、时候(t0时),硅片内没有杂质,这称为扩散方程的初始条件。这样来求解扩散方程(27),就可得到满足扩散方程边界条件和初始条件的扩散方程的解,即杂质在硅片内的浓度与扩散时间和位置的关系:第2章集成电路工艺基础 DtxNNtxNDtxerfcde2),(S2S2(2-8)其中:222erfced2xDtxDt其值可由余误差函数积分表查出。是余误差函数,第2章集成电路工艺基础 图22恒定表面源扩散 第2章集成电路工艺基础(2)有限表面源的扩散分布。扩散的杂质源在扩散开始前已积累在硅片表面一薄层内(x0)初始条件:00(,0)(,0)d(0)N xdxN xxQ第2章集成电路工艺基础 通过一定的运算,

18、可求得满足上述边界和初始条件的扩散方程(27)的解为 2/(4)(,0)exDtQN xDt(29)式(29)是高斯分布,这说明在有限表面源条件下扩散时,杂质的分布是高斯分布。由式(29)可见,表面浓度是时间的函数。图23是根据式(29)得到的与三个不同的扩散时间相对应的硅片内杂质浓度的分布曲线。由图23可以看出,随着扩散时间的增加,杂质进入硅片内部的深度在增加,而硅片表面杂质的浓度却在下降。(,0)QN xDt第2章集成电路工艺基础 图23有限表面源扩散 第2章集成电路工艺基础 3)常用扩散方法(1)液态源扩散。这种方法是使保护气体(如氮气、氩气)通过含有杂质元素的液态源,携带杂质蒸气进入高

19、温扩散炉内的石英管中,杂质蒸气经高温热分解并与硅片表面的硅原子反应,生成杂质原子,然后以杂质原子的形式向硅片内扩散。液态源扩散具有设备简单、操作方便、重复性好等优点,是生产中常采用的一种扩散方式。第2章集成电路工艺基础 图24氮化硼扩散示意图 第2章集成电路工艺基础(2)片状源扩散。这种方法是将含有杂质元素的固态扩散源做成片状,并将它与硅片间隔地放置在扩散炉内进行扩散。生产中掺硼扩散时常采用的氮化硼(NB)扩散就属于片状源扩散,如图24所示。扩散的过程是:先向扩散炉内通氧气,使表面的氮化硼与氧气发生反应生成三氧化二硼,然后改通氮气进行扩散,三氧化二硼与硅反应生成硼和二氧化硅,硼原子在高温下向硅

20、片内进行扩散。第2章集成电路工艺基础(3)固固扩散。这种方法是在硅片表面先生成一层含有一定量杂质的薄膜,然后在高温下使这些杂质向硅片内扩散。磷、硼、砷等杂质都可通过这种方式扩散。掺杂的薄膜可以是掺杂的氧化物、多晶硅、氮化物等,其中以掺杂氧化物最为常用。(4)涂层扩散。这种方法是将杂质掺到化合物溶液中,并将这种含有杂质的化合物溶液涂布在硅片表面,在保护环境下进行高温扩散。SiO2乳胶是一种常用于涂层扩散的化合物。第2章集成电路工艺基础 2.离子注入技术离子注入技术将杂质元素的原子离子化,使其成为带电的杂质离子,然后用电场加速这些杂质离子,使其获得极高的能量并直接轰击半导体基片。当这些杂质离子进入

21、半导体基片后,受到半导体原子的阻挡停了下来,这样就在半导体基片内形成了一定的杂质分布。由此可见,离子注入技术和扩散技术一样,也是一种掺杂工艺,但离子注入技术和扩散技术的机理不同。离子注入技术有其自身的特点:注入温度低(约400),避免了高温处理;通过控制注入的电学条件可精确控制掺杂的浓度和结深,杂质浓度不受材料固有浓度影响;可采用离子注入的元素种类多,注入纯度高;可实现大面积薄而均匀的掺杂,横向扩散小。离子注入结束后,还要对半导体基片进行退火处理,这是因为高能量的杂质离子进入半导体基片(如硅片),使得一部分硅原子离开了原来的位置,造成晶格损伤,杂质离子也不是正好处在原来硅原子的位置上。退火通常

22、是在氮气的保护下使硅片在一定温度下保持一段时间,从而使晶格恢复,也使杂质离子进入替代硅原子的位置而激活,起到施主或受主的作用。第2章集成电路工艺基础 图25对称高斯分布 第2章集成电路工艺基础 理论分析表明,硅片中注入的杂质离子的分布近似为对称高斯分布(如图25所示),杂质浓度最大的地方离硅片表面有一定的距离。离子注入法之所以会形成这样的分布,是因为杂质离子在电场加速后进入硅片,受到硅原子的阻挡,能量完全耗尽后才停留在硅片内,能量大的离子就可能注入得深一些,而能量小的离子就注入得浅一些,而各个离子所携带的能量并不相同,能量小的和能量大的都是少数,而能量居中的是多数,这样就形成了如图25所示的分

23、布。离子注入技术已是CMOS的主导工艺,但高浓度掺杂和深结掺杂一般仍采用扩散技术。第2章集成电路工艺基础 2.2.3光刻工艺光刻工艺光刻工艺是指借助于掩膜版(Mask),并利用光敏的抗蚀涂层发生光化学反应,结合刻蚀方法在各种薄膜上(如SiO2薄膜、多晶硅薄膜和各种金属膜)刻蚀出各种所需要的图形,实现掩膜版图形到硅片表面各种薄膜上图形的转移的一种工艺。利用光刻工艺所刻出的图形,就可实现选择掺杂、选择生长、形成金属电极及互连等目的。生产过程中,光刻往往要反复进行多次。光刻质量的好坏对集成电路的性能影响很大,所能刻出的最细线条已成为影响集成电路所能达到的规模的关键工艺之一。在保证一定成品率的条件下,

24、一条生产线能刻出的最细线条就代表了该生产线的工艺水平。如果某一条生产线能刻出的最细线条是0.18m,就称该生产线是0.18m工艺线。第2章集成电路工艺基础 光刻系统由曝光机、掩膜版、光刻胶等组成,其主要指标有:(1)分辨率W(resolution),即光刻系统所能分辨和加工的最小线条尺寸;(2)焦深(DepthofFocus,DOF),即投影光学系统可清晰成像的尺寸范围;(3)关键尺寸(CriticalDimension,CD)控制;(4)对准和套刻精度(AlignmentandOverlay);(5)产率(Throughout);(6)价格。第2章集成电路工艺基础 光刻所用的光刻胶有正胶和负

25、胶两种。光刻胶膜本来不能被溶剂所溶解,当受到适当波长的光(如紫外光)照射后发生光分解反应,才变为可溶性的物质,这种胶称为正胶。与此相反,光刻胶膜本来可以被溶剂所溶解,只有当受到适当波长的光(如紫外光)照射后发生光聚合反应而硬化,变为不可溶性的物质,这种胶称为负胶。与此相对应,光刻掩膜版也有正版和负版之分。版子上的图形与刻蚀出来的衬底表面的掩膜图形相同,这种光刻掩膜版称为正版。以光刻SiO2薄膜为例,如果采用正版,版子上某个位置如果是窗口,则刻出来的SiO2薄膜相应位置也应该是窗口。负版则正好与正版相反。因此光刻胶如果采用正胶(负胶),光刻版也要采用正版(负版)。第2章集成电路工艺基础 图26光

26、刻工艺步骤(负胶)(a)涂光刻胶;(b)前烘;(c)曝光;(d)显影;(e)坚膜;(f)腐蚀;(g)去胶 第2章集成电路工艺基础(1)涂胶。在硅片表面的SiO2薄膜上均匀地涂上一层厚度适当的光刻胶,使光刻胶与SiO2薄膜粘附良好。(2)前烘。为了使胶膜里的溶剂充分挥发,使胶膜干燥,以增加胶膜与SiO2薄膜的粘附性和胶膜的耐磨性,涂胶后要对其进行前烘。前烘常用的方法有两种:一种是在80恒温干燥箱中烘1015分钟,另一种是用红外灯烘焙。(3)曝光。将光刻版覆盖在涂好光刻胶的硅片上,用紫外线进行选择性照射,使受光照部分的光刻胶发生化学反应。(4)显影。经过紫外线照射后的光刻胶部分,由于发生了化学反应

27、而改变了它在显影液里的溶解度,因此将曝光后的硅片放入显影液中就可以显示出需要的图形。对于负胶来说,未受紫外光照射的部分将被显影液洗掉。第2章集成电路工艺基础(5)坚膜。显影以后,光刻胶膜可能会含有残留的溶剂而被泡软、膨胀,所以要对其进行坚膜。坚膜常用的方法是将显影后的硅片放在烘箱里,在180200温度下烘大约30分钟。坚膜使光刻胶与SiO2薄膜接触得更紧,也增加了胶膜本身的抗蚀能力。(6)腐蚀。用适当的腐蚀液将没有被光刻胶覆盖而暴露在外面的SiO2薄膜腐蚀掉,光刻胶及其覆盖的SiO2薄膜部分则被完好地保留下来。腐蚀有干法腐蚀和湿法腐蚀两种。(7)去胶。腐蚀完后,将留在SiO2薄膜上的胶膜去掉。

28、去胶也有干法去胶和湿法去胶两种。第2章集成电路工艺基础 2.2.4外延工艺外延工艺1.外延技术的重要性外延技术的重要性外延生长是指用化学气相淀积的方法在单晶衬底上沿原来晶向向外延伸,生长出一薄层单晶层。1960年外延生长技术发明以后,在半导体器件生产中一直起着巨大的作用。其作用主要包括:(1)比较好地解决了双极集成电路中的隔离问题,成为双极集成电路生产中的关键工艺之一。第2章集成电路工艺基础(2)比较好地解决了高频大功率晶体管对集电区材料电阻率要求的矛盾,提高了高频大功率特性。根据晶体管的工作原理,提高频率特性要求减小集电区串联电阻rc,为此要求降低集电区材料的电阻率c;但要增大功率,就要求提

29、高电源电压,为此必须提高集电结击穿电压,这就要求提高集电区电阻率c。采用外延技术可较好地解决这个矛盾:在低电阻率衬底上生长一层电阻率较高的薄外延层,如图27所示。高阻外延层集电区满足了高击穿电压的要求,低电阻率的衬底则降低了集电极串联电阻rc。第2章集成电路工艺基础(3)通过外延可以在一种单晶材料衬底上生长另一种材料的单晶薄层,而且控制气相反应中的杂质可以方便地形成不同导电类型、不同杂质浓度且杂质分布陡峭的外延层,这就较好地满足了某些特殊器件对材料结构和杂质分布的特殊要求。第2章集成电路工艺基础 图27外延技术(a)非外延晶体管;(b)外延晶体管 第2章集成电路工艺基础 2.外延生长原理外延生

30、长原理1)气相外延外延生长方法有多种,例如砷化锌器件多用液相外延。在硅集成电路生产中通常采用气相外延。具体方法有以下两种。(1)气相四氯化硅在加热的硅衬底表面与氢气反应,还原出硅原子淀积在硅表面上。其反应为 SiCl4+2H2Si+4HCl(210)第2章集成电路工艺基础(2)硅烷热分解:SiH4Si+2H2 从外延生长反应看,它也属于化学气相淀积范畴。在外延生长过程中可同时掺入一定量三价或五价杂质原子的化合物。通过控制掺入的气相杂质类型和流量,就可控制外延层的导电类型和电阻率。第2章集成电路工艺基础 2)外延生长设备特点图28为外延生长设备示意图。通入PH3是为了在外延层中掺入磷原子。该设备

31、的最大特点是加热方式与热氧化炉、扩散炉均不相同。根据生长原理,只要温度达到外延生长要求的温度(一般为10002000),该区域上就会淀积一层硅。若采取像高温扩散炉那样的电阻丝加热方法,则整个石英管壁上都会淀积上一层硅。因此外延生长设备必须采用局部加热的方法,即只在放硅衬底的位置加热。生产中常用高频加热方法:硅衬底片放在具有一定电阻率的石墨板上,在石英管外通过高频线圈施加高频电场使石墨感应加热。另外还有一种红外加热的方法,即将红外辐射直接聚焦到放置硅片的衬底材料上,使其加热达到要求的温度。第2章集成电路工艺基础 图28外延设备示意图 第2章集成电路工艺基础 3.外延层质量要求外延层质量要求外延生

32、长与掺杂技术的目的类似,都是形成具有一定导电类型和杂质浓度的半导体层,其质量要求主要有下面几点:(1)具有一定的厚度,且厚度均匀。(2)掺杂浓度(表现为电阻率)均匀并符合设计要求。(3)位错、层错、麻坑、雾状缺陷、伤痕等缺陷尽量少。(4)杂质分布满足要求。第2章集成电路工艺基础 4.外延新技术外延新技术在VLSI发展中,要求生长薄层外延(指厚为0.53.0m的外延层),甚至原子层厚的外延层。只对原有外延方法进行工艺改进已满足不了超薄外延生长的需要,因此发展了下述两种全新的外延生长方法。1)分子束外延(MBE)分子束外延生长技术实际上是一种超高真空“蒸发”方法。即在10-1010-11Torr的

33、超高真空环境下,加热外延层组分元素,使之形成定向分子流,即分子束(这时真空度降至10-9Torr)。该分子束射向具有一定温度的衬底(一般为400800),就淀积于衬底表面形成单晶外延层。生长速度一般在(0.010.3)m/min之间。分子束外延的优点是:外延层质量好,杂质分布及外延层厚度均受控。但其生长速度慢,且设备价格相当昂贵。第2章集成电路工艺基础 2)原子层外延技术采用分子束外延技术,虽然可以根据生长速度,通过控制生长时间来实现原子层膜厚的控制,但在这种方法中,由于温度、气流、分子束强度等因素不可避免地存在随机起伏,生长速度也随之变化,因此很难通过控制时间来实现原子层级的膜厚控制。近几年

34、出现的原子层外延则比较好地解决了这一问题。该方法的核心是实现了以原子层为单位的自限制生长机构。具体做法是:在生长过程中,交替向外延反应室中提供族和族气体源,使外延层只能以单层原子层的速率生长。通过控制这种交替提供族和族气体源的次数,也就控制了生长的外延层中原子层的层数。第2章集成电路工艺基础 2.2.5金属化工艺金属化工艺集成电路结构形成后,电路中各元器件表面要制备电极,元器件间要实现互连,这些都是通过金属化工艺实现的。其过程是:首先在管芯表面有关位置绝缘层上用光刻方法刻出引线接触孔,然后在管芯表面淀积一层作为电极和互连材料的金属层并用光刻方法留下所需的金属层图形。最后进行一次合金化,使接触孔

35、处的金属层与硅材料间形成比较好的欧姆接触。第2章集成电路工艺基础 1.金属化材料的选用金属化材料的选用1)互连金属化材料的要求(1)导电性能好,引起的损耗小。(2)与N型和P型硅之间都能形成粘附性好的欧姆接触部分。(3)性能稳定。要求金属化工艺完成后,金属化材料不和硅发生反应,金属化的特性不受外界环境条件的影响,工作过程中金属化层的完整性不会发生变化。第2章集成电路工艺基础(4)台阶覆盖性能好。由于生产中多次进行氧化和光刻,管芯表面不是完全平整的。特别是在接触窗口处,氧化层出现较大的台阶。金属化层应该能盖住管芯表面的所有台阶,防止台阶处金属化层变薄甚至出现断条情况。(5)工艺相容。要求淀积金属

36、时不应改变已有器件的特性,能用普通的光刻方法形成需要的金属化图形。第2章集成电路工艺基础 2)常用的金属化材料(1)铝。可以说没有一种金属称得上是完全满足上述要求的最好材料。相比较而言,铝是一种能基本满足这些条件的金属。它与P型硅以及掺杂浓度大于51019/cm3的N型硅都能形成低阻欧姆接触。接触电阻大小与掺杂浓度有关。目前一般集成电路生产中都采用铝作为互连材料。但用铝作为金属化材料存在下述问题:电迁移现象。金属化铝是一种多晶结构,有电流通过时,铝原子受到运动的导电电子作用,沿晶粒边界向高电位端迁移,结果金属化层高电位处出现金属原子堆积,形成小丘、晶须,导致相邻金属走线间短路,低电位处出现金属

37、原子的短缺而形成空洞导致开路。当电流密度大于105A/cm2,温度高于150时,铝的电迁移现象比较明显,影响了其使用可靠性。第2章集成电路工艺基础 铝硅互溶问题。硅在铝中有一定固溶度,随着接触孔处硅向铝中的溶解,在硅中形成深腐蚀坑。铝也向硅内部渗透,某些位置渗透深度较深。当渗透入硅中的铝到达结面时引起PN结漏电增加,甚至短路。对浅PN结,此问题比较严重。因此在大规模、超大规模集成电路中要采用其他金属化材料。第2章集成电路工艺基础(2)铝硅合金。采用含少量硅的铝合金作为金属化材料。由于合金中硅的含量已接近或超过硅在铝中的固溶度,因此采用此种金属化材料后,接触孔处基本不出现硅和金属化材料间的互溶问

38、题。通常结深小于1m的器件就应采用98Al2Si的合金材料。(3)铝铜合金。铝中掺入铜后,铜原子在多晶状铝的晶粒边界处分凝,阻止铝原子沿晶粒边界运动,对铝的电迁移有较大的抑制作用。生产中采用96Al4Cu可使产生电迁移的临界电流值扩大10倍。第2章集成电路工艺基础(4)重掺杂多晶硅。20世纪70年代初,在MOS集成电路中开始用重掺杂多晶硅薄膜代替金属铝作为MOS器件的栅极材料并同时形成互连,与铝金属层一起形成一种“双层”布线结构,给大规模MOSIC的设计提供了更大的灵活性,并有利于电路特性的提高。在1兆位的MOSIC中也还是采用这种互连线结构。多晶硅生长主要采用低压化学气相淀积的方法。第2章集

39、成电路工艺基础(5)难熔金属硅化物。多晶硅电阻率较高,当IC中线条细至1m以下时,多晶硅互连线已成为限制IC速度提高的主要障碍,为此出现了难熔金属硅化物/多晶硅复合栅和互连技术。目前在VLSI中采用的有难熔金属Ti、Mo、W、Ta及其硅化物。由于硅化物在形成过程中会产生较大的应力,在薄栅氧化层及其硅衬底中引入缺陷,使MOS器件的电学特性和稳定性变坏,因此目前多采用硅化物/多晶硅复合栅和互连结构,如此便可直接在多晶硅上采用蒸发、溅射或化学气相淀积的方法淀积难熔金属,加热形成硅化物。此工艺与现有硅栅工艺相容,已被广泛用于VLSI中。今后也有可能直接使用难熔金属作为栅和互连材料。第2章集成电路工艺基

40、础 2.金属层淀积工艺金属层淀积工艺1)真空蒸发方法此方法指在高真空中使金属原子获得足够能量,脱离金属表面束缚成为蒸气原子,在其飞行途中遇到基片就淀积在基片表面上形成一层金属薄膜。按提供能量的方式不同,该方法又分为以下两种:(1)钨丝加热蒸发。在钨丝上挂有金属材料(如Al丝),当电流通过钨丝时产生欧姆热,使金属材料熔化蒸发。由于钨丝会带来杂质污染,特别是对半导体表面状态影响很大的钠离子沾污,并且用此法很难淀积高熔点金属和合金薄膜,因此目前较少采用此法。第2章集成电路工艺基础(2)电子束蒸发。由加热灯丝产生的电子束通过电磁场,在电场加速下具有足够高能量的电子束由磁场控制偏转运动方向,使其准确打到

41、蒸发源材料中心表面上。高速电子与蒸发源表面碰撞时放出能量,使蒸发源材料熔融蒸发。此法的主要优点是淀积膜纯度高,钠离子污染少。第2章集成电路工艺基础 2)溅射技术在真空中充入一定的惰性气体,在高压电场作用下气体放电形成离子,离子受强电场加速,轰击靶源材料使其原子逸出,高速溅射到硅片上淀积成需要的薄膜。用溅射方法能形成合金和难熔金属薄层。第2章集成电路工艺基础 3.金属化互连系统结构金属化互连系统结构根据IC中几何尺寸的不同,金属化互连系统的结构也有下述几种不同形式。(1)单层金属化系统。即金属化互连系统只包括一种金属(或合金)材料,例如纯铝或铝硅、铝铜、铝硅铜合金。这是目前在一般集成电路中用得较

42、普遍的结构。第2章集成电路工艺基础(2)多层金属化系统。在PN结较浅时,为了防止Al在硅中的渗透引起PN结特性的退化,往往采用多层金属化结构。该结构示意图如图29所示。这时直接与硅接触的是一层铂,称之为接触层,它与硅可以在相当低的温度下形成稳定的硅化物,是比较理想的接触层。铝因其导电性能好,所以仍用作导电层。由于铝与铂反应生成Al2Pt,使硅在其中溶解扩散,导致接触失效,因此在铝和铂之间加一层钨钛复合层作为阻挡层,形成一种接触层阻挡层导电层的多层金属化结构。实际上前面介绍的多晶硅/难熔金属硅化物也属于多层金属化类型。第2章集成电路工艺基础 图29多层金属化结构 第2章集成电路工艺基础(3)多层

43、布线技术。随着VLSI复杂程度的增加,金属互连线的布线越来越复杂。占用的芯片面积也越来越大。在VLSI中互连线占用的面积甚至达到芯片总面积的80。为此,在IC中也可像多层印制电路版那样,采用多层布线技术。即首先形成一层金属化互连线,然后在其上生长一层绝缘层,并在该绝缘层上开出接触孔后形成第二层金属化互连线。目前VLSI中已有采用四层布线的情况,这样可增加设计灵活性,减小芯片面积,提高集成度。当前要解决的关键技术问题是不同层间的互连及层间绝缘层的平坦化问题。第2章集成电路工艺基础 4.合金合金金属铝淀积在管芯表面,经过光刻就得到需要的电极和互连图形。为了形成较好的欧姆接触,要在真空或氢、氦、氯等

44、保护气体中进行500的1015min的合金化处理。这时接触窗口处硅和铝层以一定比例互溶,在铝硅界面形成很薄的铝硅合金层,实现低阻欧姆接触。第2章集成电路工艺基础 2.2.6制版工艺制版工艺1.集成电路生产中光刻版的质量要求集成电路生产中光刻版的质量要求在集成电路生产过程中,要进行多次光刻。制版工艺就是提供光刻所需要的多块(一般为几到十几块)光刻掩膜版。集成电路管芯的成品率与多种因素有关,但首要因素是每次光刻后图形的成品率,这显然与光刻掩膜版的质量密切相关。例如,若每块掩膜版上图形成品率为90,对采用6块光刻版的生产工艺,其管芯图形成品率只为(90%)653%;采用10块光刻版的话,管芯图形成品

45、率只为(90%)1035%;要采用15块光刻版的话,管芯图形成品率就降到(90%)1521%。最后的集成电路管芯成品率当然比图形成品率还要低。由此可见光刻掩膜版的质量将直接影响电路生产的成品率。除要求掩膜版图形缺陷少外,为了保证器件特性质量,还要求图形准确,无畸变,各层掩膜版之间能互相套准。目前一般集成电路的套刻精度为12m,对要求较高的器件,套刻精度应达到0.25m。第2章集成电路工艺基础 2.制版工艺过程制版工艺过程制版工艺与照相制版非常相似,图210为常规的制版工艺流程示意图。第2章集成电路工艺基础 图210制版工艺流程 第2章集成电路工艺基础(1)版图总图绘制。在版图设计完成后,一般将

46、其放大1001000倍(通常为500倍),在坐标纸上画出版图总图。(2)刻分层图。生产过程中需要几次光刻版,总图上就含有几个层次的图形。为了分层制出各次光刻版,首先分别在表面贴有红色膜的透明聚酯塑料胶片(称为红膜)的红色薄膜层上刻出各个层次的图形,揭掉不要的部分,形成红膜表示的各层次图形。这一步又称为刻红膜。(3)初缩。对红膜图形进行第一次缩小,得到大小为最后图形十倍的各层初缩版。其过程与照相完全一样。第2章集成电路工艺基础(4)精缩及分布重复。一个大圆硅片上包含有成百上千的管芯,所用的光刻版上当然就应重复排列有成百上千个相同图形。因此本步任务有两个:首先将初缩版的图形进一步缩小为最后的实际大

47、小,并同时进行分步重复,得到可用于光刻的正式掩膜版。直接由精缩和分步重复得到的掩膜版叫做母版。(5)复印。在集成电路生产的光刻过程中,掩膜版会受磨损产生伤痕,使用一定次数后就要换用新掩膜版,因此同一掩膜工作版的需要数量是很大的,若每次工作版都采用精缩得到的母版是很不经济的。因此在得到母版后要采用复印技术复制多块掩膜工作版供光刻用。第2章集成电路工艺基础 3.计算机辅助制版计算机辅助制版随着VLSI规模的增大,图形线条变细,上面介绍的常规制版方法已满足不了要求,为此逐步发展了计算机辅助制版方法。与常规方法相比,计算机辅助制版主要采用了两项新技术。(1)版图数据处理技术。采用计算机版图设计方法,将

48、设计好的版图送入计算机,并分层得到各图形的坐标数据,生成满足一定格式的“数据带”。此技术又称为PG(PatternGenerator)。(2)图形发生器技术。按照分层图形数据,图形发生器直接在底版上曝光形成所要的掩膜初缩版。按图形发生器中光源的不同,分为光学图形发生器和电子束图形发生器两种。第2章集成电路工艺基础 4.光刻掩膜版的检查光刻掩膜版的检查(1)尺寸测量。用光电检测方法将掩膜上的图形变换为电信号,检查图形尺寸是否符合设计要求。(2)套刻精度测量,检查图形重复精度。一般套刻误差应小于最细条宽的1/10。(3)缺陷检查。一般用显微镜目检,检查掩膜图形是否有畸变,透明部分是否有小岛,不透明

49、部分是否有针孔等。第2章集成电路工艺基础 2.3双极集成电路的基本制造工艺双极集成电路的基本制造工艺 2.3.1典型的双极集成电路工艺典型的双极集成电路工艺双极集成电路的基本制造工艺可粗略地分为两类。一类为在元器件间做电隔离区。隔离的方法有多种,如PN结隔离、全介质隔离及PN结介质混合隔离等。采用这种制造工艺的双极集成电路有线性/ECL、TTL/DTL、STTL电路,这三种电路的制造工艺基本相同,其中线性/ECL比TTL电路少掺金工序,STTL电路工艺虽不掺金,但多了制作肖特基势垒二极管(SBD)的工序。另一类为元器件间自然隔离。I2L电路采用了这种制造工艺,其具体工艺在参考文献1中有介绍。第

50、2章集成电路工艺基础 下面,以典型的PN结隔离的掺金TTL电路工艺为代表,来介绍双极集成电路的工艺和设计。典型的PN结隔离的掺金TTL电路工艺流程如图211所示。因为每次光刻后,氧化、扩散前都要进行化学清洗,所以总的工序有40道左右。图中只列出了主要的工序,没有列出化学清洗及中测以后的工序,如裂片、压焊、封装等后工序,但我们对后工序要有足够的重视,因为后工序所占的成本比例较大,对产品成品率的影响也较大。第2章集成电路工艺基础 图211典型的PN结隔离的掺金TTL电路工艺流程 第2章集成电路工艺基础 2.3.2双极集成电路中元件的形成过程和元件结构双极集成电路中元件的形成过程和元件结构 由典型的

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 办公、行业 > 各类PPT课件(模板)
版权提示 | 免责声明

1,本文(专用集成电路设计实践(西电版)第2章-集成电路工艺基础课件.ppt)为本站会员(三亚风情)主动上传,163文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。
2,用户下载本文档,所消耗的文币(积分)将全额增加到上传者的账号。
3, 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(发送邮件至3464097650@qq.com或直接QQ联系客服),我们立即给予删除!


侵权处理QQ:3464097650--上传资料QQ:3464097650

【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。


163文库-Www.163Wenku.Com |网站地图|