电大本科计算机组成原理期末考试复习试题库.doc

上传人(卖家):三亚风情 文档编号:3679332 上传时间:2022-10-03 格式:DOC 页数:50 大小:187.50KB
下载 相关 举报
电大本科计算机组成原理期末考试复习试题库.doc_第1页
第1页 / 共50页
电大本科计算机组成原理期末考试复习试题库.doc_第2页
第2页 / 共50页
电大本科计算机组成原理期末考试复习试题库.doc_第3页
第3页 / 共50页
电大本科计算机组成原理期末考试复习试题库.doc_第4页
第4页 / 共50页
电大本科计算机组成原理期末考试复习试题库.doc_第5页
第5页 / 共50页
点击查看更多>>
资源描述

1、 .二、判断题:判断下列说法是否正确,并说明理由。1只有定点数运算才可能溢出,浮点数运算不会产生溢出。 ( X )2间接寻址是指指令中间接给出操作数地址。 ( )3程序计数器的位数取决于指令字长,指令寄存器的位数取决于机器字长。 (X )4半导体RAM信息可读可写,且断电后仍能保持记忆。 (X )5DMA传送方式时,DMA控制器每传送一个数据就窃取个指令周期。 ( X )1两个补码数相加,只有在最高位都是l时有可能产生溢出。( )2相对寻址方式中,操作数的有效地址等于程序计数器容与偏移量之和。( )3指令是程序设计人员与计算机系统沟通的媒介;微指令是计算机指令和硬件电路建立联系的媒介。( )4

2、半导体ROM是非易失性的,断电后仍然能保持记忆。( )5在统一编址方式下,CPU访问IO端口时必须使用专用的IO指令。( )1ASCII编码是一种汉字字符编码;2一般采用补码运算的二进制减法器,来实现定点二进制数加减法的运算;3在浮点数表示法中,阶码的位数越多,能表达的数值精度越高;4只有定点数运算才可能溢出,浮点数运算不会产生溢出。1变址寻址需要在指令中提供一个寄存器编号和一个数值。2计算机的指令越多,功能越强越好。3程序计数器PC主要用于解决指令的执行次序。4微程序控制器的运行速度一般要比硬连线控制器更快。1CPU访问存储器的时间是由存储器的容量决定的,存储器容量越大,访问存储器所需的时间

3、越长。2引入虚拟存储系统的目的,是为了加快外存的存取速度。3按主机与接口间的数据传送方式,输入/输出接口可分为串行接口和并行接口。4DMA控制器通过中断向CPU发DMA请求信号。一、 填空题(把正确的答案写进括号。每空1分,共30分)1计算机系统由硬件系统和软件系统构成,计算机硬件由(运算器)、(控制器)、(存储器)、输入设备和输出设备等五部分组成。 2运算器是计算机进行数据处理的部件,主要具有算术运算和(逻辑运算)的处理功能。运算器主要由算术逻辑单元(ALU)、(累加器)、(各种通用寄存器)和若干控制电路组成。3执行一条指令,要经过(读取指令),(分析指令)和(执行指令)所规定的处理功能三个

4、阶段完成,控制器还要保证能按程序中设定的指令运行次序,自动地连续执行指令序列。1. 主频是计算机的一个重要指标,它的单位是 (MH2) ;运算速度的单位是MIPS, 也就是 (每秒百万指令数) 。 2十进制到二进制的转换,通常要区分数的 (整数) 部分和 (小数) 部分,并分别 按 (除2取余数) 和 (乘2取整数) 部分两种不同的方法来完成。 3寻址方式要解决的问题是如何在指令巾表示一个操作数的地址,如何用这种表示得到操作数、或怎样计算出操作数的地址。表示在指令中的操作数地址通常被称为 (形式地址) ;用这种形式地址并结合某些规则,可以计算出操作数在存储器中的存储单元地址,这地址被称为数据的

5、 (物理(有效)地址) 4三级不同的存储器,是用读写速度不同、存储容量不同、运行原理不同、管理使用方法也不尽相同的不同存储器介质实现的。高速缓冲存储器使用 (静态存储器芯片) 实 现,上存储器使用 (动态存储器芯片) 实现,而虚拟存储器则使用 (快速磁盘设备) 上的片存储区。 5在计算机主机和IO设备之间,可以采用不同的控制方式进行数据传送。通常分为以下五种方式,即 (程序直接控制方式) 、 (程序中断传送方式) 、(直接存储器存取方式) 、 (IO通道控制方式) 和 (外围处理机方式) 。 1计算机字长一般指的是 (总线宽度) ,所谓n比特的CPU,其中的n是指 (数据总线宽度) 。 2任何

6、进位计数制都包含两个基本要素,即 (基数) 和 (位权) 。在8进制计数中,基数为 (8) ,第i位上的位权是 (8i) 。 3当前流行的计算机系统中,广泛采用由三种运行原理不同、性能差异很大的存储介质,来分别构建 (高速缓冲存储器) 、 (主存储器) 和 (虚拟存储器) ,再将它们组成通过计算机硬软件统一管理与调度的三级结构的存储器系统。 4计算机输入输出子系统,通常由 (计算机总线) 、 (输入输出接口) 和 (输入输出设备) 等3个层次的逻辑部件和设备共同组成, (计算机总线) 用于连接计算机的各个部件为一体,构成完整的整机系统,在这些部件之间实现信息的相互沟通与传送。 5可以从不同的角

7、度对打印机进行分类。从 (印字方式) 的角度来分,可以把打印机分成击打式和非击打式,击打式打印机又被分为 (点阵式) 和 (活字式) 两种。非击打式打印机是通过 (静电) 和 (喷墨) 等非机械撞击方式完成在纸上着色。 12答案: 3在一个二进制编码的系统中,如果每个数据同一位上的符号“1”都代表确定的值,则该编码系统属于 有权码 ,该值被称为这个数位的 位权 ,计算一个数据表示的十进制的值时,可以通过把该数据的所有取值为1 数位的位权 累加求和来完成。4计算定点小数补码一位除时,是用被除数和除数的补码表示直接计算商的 补码 表示的结果。求得每位商的依据,是比较被除数和中间步骤的差与除数的 绝

8、对值 的大小,其规则是:(1)开始时,当被除数与除数同号,用 减 运算求第一位商,当被除数与除数异号,用 加 运算求第一位商;(2)当计算的结果与除数 (同号) ,该位商为1,求下一位商时要用(减)运算完成,结果与除数(异号)时,该位商为0,求下一位商时要用 (加) 运算完成;(3)对运算的结果左移一位写回开始时存放 (被除数) 的累加器,对存放商的寄存器的容也同时 (左移) 一位。接下来开始求下一位商。(4)用此办法计算,如果结果不溢出,商的符号和数值位是用相同的办法计算出来的,严格他说,此时求出的商是 (反) 码表示的结果,对正的商,也就是补码表示,对负的商,应该再在最低位 (加1) 后才

9、是真正的补码表示的商;为了简单,也可以不去区分商的符号,商的最低位不再经过计算得到,而是恒置为 (1) 。5在计算机系统中,地址总线的位数决定了存储器 (最大的可寻址) 空间,数据总线的位数与它的工作频率的乘积 (正比于)该总线最大的输入输出能力。6使用阵列磁盘可以比较容易地增加磁盘系统的 (存储容量),提高磁盘系统的读写速度,能方便地实现磁盘系统的 (容错) 功能。一、选择题(每小题3分,共30分)1下列数中最小的数是( C ) A(1O1001)2: B(52)8 C (00101001)BCD D (233)16 21946年研制成功的第一台计算机称为,1949年研制成功的第一台程序存的

10、计算机称为 。( B ) AEDVAC,MARKI B ENIAC,EDSAC CENIAC,MARKI DENIAC,UNIVACI 3冯.诺依曼机工作方式的基本特点是( A )。 A 多指令流单数据流 B 按地址访问并顺序执行指令 c 堆栈操作 D 存储器按部选择地址 4两个补码数相加,只有在最高位相同时会有可能产生溢出,在最高位不同时(C )。 A 有可能产生溢出 B 会产生溢出C 一定不会产生溢出 D 不一定会产生溢出 5在指令的寻址方式中,寄存器寻址,操作数在( AB )中,指令中的操作数是( )。 A 通用寄存器 B,寄存器编号 C 存单元 D操作数的地址 E操作数地址的地址 F操

11、作数本身 G指令 6关于操作数的来源和去处,表述不正确的是(D )。 A 第一个来源和去处是CPU寄存器 B 第二个来源和去处是外设中的寄存器 C 第三个来源和去处是存中的存贮器 D第四个来源和去处是外存贮器 7对磁盘进行格式化,在一个记录面上要将磁盘划分为若干,在这基础上,又要将划分为若干。(A) A磁道,磁道,扇区 B扇区,扇区,磁道 C 扇区,磁道,扇区 D磁道,扇区,磁道 8在采用DMA方式的IO系统中,其基本思想是在( B )之间建立直接的数据通路。 ACPU与外围设备 B 主存与外围设备 C 外设与外设 DCPU与主存1冯诺依曼机工作方式的基本特点是( B )。 A,多指令流单数据

12、流 B. 按地址访问并顺序执行指令 C. 堆栈操作 D. 存储器按部选择地址 2计算机系统中的存储器系统是指,没有外部存储器的计算机监控程序可以存 放在 中。( D ) ARAM,CPU B ROM,RAM C. 主存储器,RAM和ROM D. 主存储器和外存储器,ROM 3某机字长16位,采用定点小数表示,符号位为1位,尾数为15位,则可表示的最大正小数为,最小负小数为。( C ) A +(216一1),一(12-15) B +(215一1),一(12-16) C, +(1215),一(1一2-15) D+(215一1),(1215) 4在定点数运算中产生溢出的原因是( C )。 A. 运算

13、过程中最高位产生了进位或借位 B参加运算的操作数超出了机器的表示围 C. 运算的结果的操作数超山了机器的表示围D寄存器的位数太少,不得不舍弃最低有效位5. 间接寻址是指( D )。 A,指令中直接给出操作数地址 B指令中直接给出操作数 C指令中间接给出操作数 D. 指令中间接给出操作数地址6输入输出指令的功能是( C )。 A. 进行算术运算和逻辑运算 B进行主存与CPU之间的数据传送 C进行CPU和IO设备之间的数据传送 D. 改变程序执行的顺序 7某计算机的字长是8位,它的存储容量是64KB,若按字编址,那么它的寻址围应该是( B )。 A0128K B064K C,032K D0一16K

14、 8若主存每个存储单元为16位,则( B )。 A. 其地址线也为16位 B其地址线与16无关 C. 其地址线为“位 D其地址线与16有关 9在计算机IO系统中,在用DMA方式传送数据时,DMA控制器应控制( D )。 A. 地址总线 B数据总线 C控制总线 D. 以上都是1o在计算机总线结构的单机系统中,三总线结构的计算机的总线系统由( B )组成, A. 系统总线、存总线和l()总线 B数据总线、地址总线和控制总线 C. 部总线,系统总线和IO总线 D,ISA总线、VESA总线和PCI总线 1完整的计算机系统应该包括( D )。 A运算器、存储器和控制器 B外部设备和主机 C主机和实用程序

15、 D配套的硬件设备和软件系统 2迄今为止,计算机中的所有信息仍以二进制方式表示的原因是,计算机硬件 能直接执行的只有。( C ) A. 节约元件,符号语言 B运算速度快,机器语言和汇编语言 C. 物理器件性能所致,机器语言 D. 信息处理方便,汇编语言 3下列数中最小的数是( C )。 A(1010010)2 B(512)8 C(00101000)BCD D(235)16 4定点数补码加法具有两个特点:一是符号位( B );二是相加后最高位上的进位要 舍去。 A. 与数值位分别进行运算 B与数值位一起参与运算 C. 要舍去D表示溢出 5长度相同但格式不同的2种浮点数,假设前者阶码长、尾数短,后

16、者阶码短、尾数长,其他规定均相同,则它们可表示的数的围和精度为( B )。 A两者可表示的数的围和精度相同 B前者可表示的数的围大但精度低 C. 后者可表示的数的围大且精度高 D前者可表示的数的围大且精度高6立即寻址是指( B )。 A. 指令中直接给出操作数地址 B指令中直接给出操作数 C. 指令中间接给出操作数 D指令中间接给出操作数地址7在控制器中,必须有一个部件,能提供指令在存中的地址,服务于读取指令,并接收下条将被执行的指令的地址,这个部件是( C )。 AIP BIR CPC DAR8某计算机的字长是16位,它的存储容量是64KB,若按字编址,那么它的寻址围应该是( B)。 A06

17、4K B032K C064KB D032KB9在采用DMA方式的IO系统中,其基本思想是在( B )之间建立直接的数据通路。 A. CPU与外围设备 B主存与外围设备 C. 外设与外设 DCPU与主存10在单级中断系统中,CPU一旦响应中断,则立即关闭( C )标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。 A中断允许 B. 中断请求 C中断屏蔽 D中断响应答案:A2在定点二进制运算器中,加法运算一般通过( D )来实现。 A. 原码运算的二进制加法器 B反码运算的二进制加法器 C. 补码运算的十进制加法器 D补码运算的二进制加法器 3定点数补码加法具有两个特点:一是符

18、号位与数值位一起参与运算;二是相加后最高位上的进位( C )。 A与数值位分别进行运算 B与数值位一起参与运算 C. 要舍去 D表示溢出 4长度相同但格式不同的2种浮点数,假设前者阶码长、尾数短,后者阶码短、尾数长,其他规定均相同,则它们可表示的数的围和精度为( C )。 A两者可表示的数的围和精度相同 B前者可表示的数的围大且精度高C. 后者可表示的数的围小但精度高 D. 前者可表示的数的围小且精度高5直接寻址是指( A )。 A指令中直接给出操作数地址 B指令中直接给出操作数 C. 指令中间接给出操作数 D指令中间接给出操作数地址 6堆栈寻址的原则是( B )。 A随意进出 B后进先出 C

19、. 先进先出 D后进后出 7组成硬连线控制器的主要部件有( B )。 APC、IP BPC、IR CIR、IP D。AR、IP 8微程序控制器中,机器指令与微指令的关系是( B )。 A每一条机器指令由一条微指令来执行 B每一条机器指令由一段用微指令编成的微程序来解释执行 C. 一段机器指令组成的程序可由一条微指令来执行 , D. 一条微指令由若干条机器指令组成 9若主存每个存储单元存8位数据,则( B )。 A其地址线也为8位 B. 其地址线与8无关 C. 其地址线为16位 D. 其地址线与8有关 10CPU通过指令访问Cache所用的程序地址叫做(A )。 A逻辑地址 B物理地址 C. 虚

20、拟地址 D,真实地址 11在独立编址方式下,存储单元和IO设备是靠(A )来区分的。 A. 不同的地址和指令代码 B不同的数据和指令代码 C. 不同的数据和地址 D不同的地址 , 12,在采用DMA方式高速传输数据时,数据传送是通过计算机的( D )传输的。 A控制总线 B专为DMA设的数据总线 C地址总线 D数据总线15答案:BABCB6输入输出指令的功能足( C)。 A进行算术运算和逻辑运算 B.进行主存与CPU之间的数据传送 C进行CPU和IO设备之间的数据传送 D.改变程序执行的顺序 7微程序控制器中,机器指令与微指令的关系是( D )。 A.一段机器指令组成的程序可由一条微指令来执行

21、 B一条微指令由若干条机器指令组成 C.每一条机器指令由一条微指令来执行 D.每一条机器指令由一段用微指令编成的微程序来解释执行 8相对指令流水线方案和多指令周期方案,单指令周期方案的资源利用率和性能价格比 ( A )。 A.最低 B居中 C.最高 D都差不多 9某一RAM芯片,其容量为1024X8位,除电源端和接地端外,连同片选和读写信号该芯片引出脚的最小数目应为(B )。 A23 B20 C17 D19 10在主存和CPU之间增加Cache的目的是( C )。 A.扩大主存的容量 B增加CPU用寄存器的数量 C.解决CPU和主存之间的速度匹配 D代替CPU中的寄存器工作 11计算机系统的输

22、入输出接口是( B )之间的交接界面。 A.CPU与存储器 B.主机与外围设备 C.存储器与外围设备 DCPU与系统总线 12在采用DMA方式的IO系统中,其基本思想是在( B )之间建立直接的数据通路。 A.CPU与外围设备 B主存与外围设备C外设与外设 DCPU与主存 一、选择题:1机器数_中,零的表示形式是唯一的。A原码 B补码 C移码 D反码答案:B2某计算机字长16位,采用补码定点小数表示,符号位为1位,数值位为15位,则可表示的最大正小数为_,最小负小数为_。 A BC D答案:C3加法器采用并行进位的目的是_。A提高加法器的速度 B快速传递进位信号C优化加法器结构 D增强加法器功

23、能答案:B4组成一个运算器需要多个部件,但下面所列_不是组成运算器的部件。A状态寄存器 B数据总线CALU D地址寄存器答案:D一、选择题:1计算机硬件能直接识别和运行的只能是_程序。A机器语言 B汇编语言 C高级语言 DVHDL答:A2指令中用到的数据可以来自_(可多选)。A通用寄存器 B微程序存储器 C输入输出接口 D指令寄存器E. 存单元 F. 磁盘答:A、C、E3汇编语言要经过_的翻译才能在计算机中执行。A编译程序 B数据库管理程序 C汇编程序 D文字处理程序答:C4在设计指令操作码时要做到_(可多选)。A能区别一套指令系统中的所有指令B能表明操作数的地址C长度随意确定D长度适当规统一

24、答:A、B、D5控制器的功能是_。A向计算机各部件提供控制信号 B执行语言翻译C支持汇编程序 D完成数据运算答:A6从资源利用率和性能价格比考虑,指令流水线方案_,多指令周期方案_,单指令周期方案_。A最好 B次之 C最不可取 D都差不多答:A、B、C一、选择题:1下列部件(设备)中,存取速度最快的是_。答:CA光盘存储器 BCPU的寄存器 C软盘存储器 D硬盘存储器2某SRAM芯片,其容量为1K8位,加上电源端和接地端,该芯片引出线的最少数目应为_。答:DA23B25 C50 D203在主存和CPU之间增加Cache的目的是_。A扩大主存的容量B增加CPU用寄存器的数量C解决CPU和主存之间

25、的速度匹配D代替CPU中的寄存器工作答:C4在独立编址方式下,存储单元和I/O设备是靠_来区分的。A不同的地址和指令代码 B不同的数据和指令代码C不同的数据和地址 D不同的地址答:A5随着CPU速度的不断提升,程序查询方式很少被采用的原因是_。A硬件结构复杂 B硬件结构简单CCPU与外设串行工作 DCPU与外设并行工作答:D6在采用DMA方式的I/O系统中,其基本思想是在_之间建立直接的数据通路。ACPU与外设 B主存与外设CCPU与主存 D外设与外设答:B1在做脱机运算器实验时,送到运算器芯片的控制信号是通过( )提供的,外部送到运算器芯片的数据信号是通过( )提供的,并通过( )查看运算器

26、的运算结果(运算的值和特征标志位状态)。FDBA. 计算机的控制器 B. 发光二极管指示灯亮灭状态C. 显示器屏幕上的容 D. 手拨数据开关E. 运算器累加器中的容 F. 微型开关2在组合逻辑的控制器中,节拍发生器TIMING的作用在于指明指令的执行( ),它是一个典型的( )逻辑电路,从一个节拍状态变到下一个节拍状态时,同时翻转的触发器数目以尽可能的( )为好。LBHA. 快 B. 时序 C. 多 D. 组合E. 数据 F. 控制 G. 类型 H. 少1次序 J状态 K. 过程 L. 步骤3在计算机硬件系统中,在指令的操作数字段中所表示的存地址被称为( ),用它计算出来的送到存用以访问一个存

27、储器单元的地址被称为( );在讲解虚拟存储器时,程序的指令中使用的是存储器的( ),经过地址变换后得到的可以用以访问一个存储器单元的地址被称为( );CAFEA. 有效地址 B. 存地址 C. 形式地址 D. 文件地址E. 物理地址 F. 逻辑地址 G. 虚拟地址 H. 指令地址I. 指令地址 J. CACHE地址三、简答题(50分)1简述计算机运算器部件的主要功能。(?分) 答:运算器部件是计算机五大功能部件中的数据加工部件。运算器的首要功能是完成对数据的算术和逻辑运算,由其部的ALU承担。运算器的第二项功能是暂存将参加运算的数据和中间结果,由其部的一组寄存器承担。另外,运算器通常还作为处理

28、机部传送数据的重要通路。 2一条指令通常由哪些部分组成?简述各部分的功能。(8分) 答:通常情况下,一条指令要由操作码和操作数地址两部分容组成。其中第一部分是指令的操作码,它确定了本条指令是执行算术、逻辑、读写等多种操作中的哪一种功能,计算机为每条指令分配了一个确定的操作码。第二部分是指令的操作数地址,用于给出被操作的信息 (指令或数据)的地址,包括参加运算的一或多个操作数所在的地址,运算结果的保存地址,程序的转移地址、被调用的子程序的人口地址等。 3什么是高速缓冲存储器?在计算机系统中它是如何发挥作用的?(7分) 答:高速缓冲存储器,是一个相对于主存来说容量很小、速度特快、用静态存储器器件实

29、现的存储器系统。它的作用在于缓解主存速度慢、跟不上CPU渎写速度要求的矛盾。它的实现原理是,把CPU最近最可能用到的少量信息(数据或指令)从主存复制到CACHE中,当CPU下次再用这些信息时,它就不必访问慢速的主存,而直接从快速的CACHE中得到,从而提高了得到这些信息的速度,使CPU有更高的运行效率。 4解释术语:总线周期。(7分) 答:总线周期通常指的是通过总线完成一次存读写操作或完成一次输入输出设备的读写操作所必需的时间。依据具体的操作性质,可以把一个总线周期区分为存读周期、存写周期、IO读周期和IO写周期等4种类型。1 1 按你自己的理解和想像的计算机的硬件(应有中断功能)组成,写出完

30、成下面给定的指令格式的指令的执行流程;(18分)(1)累加器容完成“异或”运算“异或” 指令的指令格式操作码 DR SR (2)把一个存单元中的容读到所选择的一个累加器中。操作码 DR SR 答案:(1)执行流程:a. 程序计数器的容地址寄存器b. 读存,读出的指令指令寄存器c. DR的容异或SR的容,结果DRd. 检查有无中断请求,有,则进行相应处理;无,则转入下一条指令的执行过程。(2)执行流程:a. 程序计数器的容地址寄存器b. 读存,读出的指令指令寄存器c. SR的容地址寄存器(寄存器间接寻址方式)d. 读存,读出的数据DRe. 检查有无中断请求,有,则进行相应处理;无,则转入下一条指

31、令的执行过程2 2 回答中断处理功能在计算机系统中的主要作用,至少说出5点。(15分)参考答案(任意选答5个)(1)一种重要的输入输出方式(2)硬件故障报警处理(3)支持多道程序运行(4)支持实时处理功能(5)支持人机交互的重要手段(6)支持计算机之间高速通讯和网络功能(刀支持建立多任务系统和多处理机系统3 3 在计算机系统中,使用直接存储器访问的目的是什么?在采用总线周期“挪用”方式把外围设备传送来的一个数据写进存储器的一个单元的期间,CPU可能处于何种运行方式?对采用直接存储器访问的外围设备,要给出中断请求功能吗?为什么?(17分)答案:(1)既要提高高速外围设备与计算机主机(存储器)之间

32、传送数据的速度,又要降低数据人出对CPU的时间开销;(5分)(2)在采用总线周期“挪用”方式把外围设备传送来的一个数据写进存储器的一个单元的期间,CPU可能处于等待使用总线的状态(与DMA竞争使用总线而且未取得总线使用权),或正在正常执行程序(未遇到与DMA竞争使用总线的情况);(6分)(3)对采用直接存储器访问的外围设备,也要给出中断请求功能,因为一次数据传送可能要多次(每次传送一批数据)启动DMA传送过程才能完成,每传送完成一批数据,DMA卡要送中断请求信号给CPU。1简述计算机运算器部件的主要功能。答案:运算器部件是计算机五大功能部件中的数据加工部件。运算器的首要功能是完成对数据的算术和

33、逻辑运算,由其部的ALu承担。运算器的第二项功能是暂存将参加运算的数据和中间结果,由其部的一组寄存器承担。另外,运算器通常还作为处理机部传送数据的重要通路。2在教学计算机的总线设计中,提到并实现了部总线和外部总线,这指的是什么含义? 他们是如何连接起来的?如何控制二者之间的通断以及数据传送的方向?答案:在教学计算机的总线设计中,cPu一侧使用的数据总线被称为部总线,在存储器和IO接口一侧使用的数据总线被称为外部总线,他们经过双向三态门电路实现相互连接,而双向三态门电路本身就有一个选择接通或断开两个方向的数据信息的控制信号,还有另一个选择数据传送方向的控制信号,只要按照运行要求正确地提供出这2个

34、控制信号即可。1简述奇偶校验码和海明校验码的实现原理。答:奇偶校验码原理:通常是为一个字节补充一个二进制位,称为校验位,通过设置校验位的值为0或1的方式,使字节自身的8位和该校验位含有1值的位数一定为奇数或偶数。在接收方,检查接收到的码字是否还满足取值为1的总的位数的奇偶关系,来决定数据是否出错。海明校验码原理:是在k个数据位之外加上r个校验位,从而形成一个k+r位的新的码字,使新的码字的码距比较均匀地拉大。把数据的每一个二进制位分配在几个不同的偶校验位的组合中,当某一位出现错误,就会引起相关的几个校验位的值发生变化,这不但可以发现错误,还可以指出哪一位出错,为进一步纠错提供了依据。2简述教材

35、中给出的MIPS计算机的运算器部件的功能和组成。答:MIPS计算机的运算器部件的功能和组成:运算器的首要功能是完成对数据的算术和逻辑运算, 由其部的一个被称之为算术与逻辑运算部件(英文缩写为ALU)承担;运算器的第二项功能,是暂存将参加运算的数据和中间结果, 由其部的一组寄存器承担;为了用硬件线路完成乘除指令运算, 运算器一般还有一个能自行左右移位的专用寄存器, 通称乘商寄存器。这些部件通过几组多路选通器电路实现相互连接和数据传送;运算器要与计算机其它几个功能部件连接在一起协同运行, 还必须有接受外部数据输入和送出运算结果的逻辑电路。3浮点运算器由哪几部分组成?答:处理浮点数指数部分的部件、处

36、理尾数的部件、加速移位操作的移位寄存器线路以及寄存器堆等组成。4假定 X = 0.0110011*211, Y = 0.1101101*2-10 (此处的数均为二进制),在不使用隐藏位的情况下,回答下列问题:(1)浮点数阶码用4位移码、尾数用8位原码表示(含符号位),写出该浮点数能表示的绝对值最大、最小的(正数和负数)数值;解答:绝对值最大: 1 111 0 1111111、1 111 1 1111111;绝对值最小: 0 001 0 0000000、0 001 1 0000000(2)写出X、Y的浮点数表示。X浮1 011 0 0110011 Y浮0 110 0 1101101(3)计算X+

37、YA:求阶差:|E|=|1011-0110|=0101B:对阶:Y变为 1 011 0 00000 1101101C:尾数相加:00 0110011 00000+ 00 00000 1101101=00 0110110 01101D:规格化:左规:尾数为0 1101100 1101,阶码为1010F:舍入处理:采用0舍1入法处理,则有00 1101100+1=00 1101101E:不溢出所以,X+Y最终浮点数格式的结果: 1 0 1101101,即0.1101101*2101一条指令通常由哪两个部分组成?指令的操作码一般有哪几种组织方式?各自应用在什么场合?各自的优缺点是什么?答:一条指令通

38、常由操作码和操作数两个部分组成。指令的操作码一般有定长的操作码、变长的操作码两种组织方式。定长操作码的组织方式应用在当前多数的计算机中;变长的操作码组织方式一般用在小型及以上的计算机当中。(注:存疑)定长操作码的组织方式对于简化计算机硬件设计,提高指令译码和识别速度有利。变长的操作码组织方式可以在比较短的指令字中,既能表示出比较多的指令条数,又能尽量满足给出相应的操作数地址的要求。2如何在指令中表示操作数的地址?通常使用哪些基本寻址方式?答:是通过寻址方式来表示操作数的地址。 通常使用的基本寻址方式有:立即数寻址、直接寻址、寄存器寻址、寄存器间接寻址、变址寻址、相对寻址、间接寻址、堆栈寻址等。

39、3为读写输入/输出设备,通常有哪几种常用的寻址方式用以指定被读写设备?答:为读写输入/输出设备,通常有两种常用的编址方式用以指定被读写设备,一是I/O端口与主存储器统一的编制方式,另一种是I/O端口与主存储器彼此独立的编制方式。(存疑,此答案回答的是编码方式,而非寻址方式- -!)4简述计算机中控制器的功能和基本组成,微程序的控制器和硬连线的控制器在组成和运行原理方面有何相同和不同之处?答:控制器主要由下面4个部分组成:(1)程序计数器(PC),是用于提供指令在存中的地址的部件,服务于读取指令,能执行容增量和接收新的指令地址,用于给出下一条将要执行的指令的地址。(2)指令寄存器(IR),是用于

40、接收并保存从存储器读出来的指令容的部件,在执行本条指令的整个过程中,为系统运行提供指令本身的主要信息。(3)指令执行的步骤标记线路,用于标记出每条指令的各个执行步骤的相对次序关系,保证每一条指令按设定的步骤序列依次执行。(4)全部控制信号的产生部件,它依据指令操作码、指令的执行步骤(时刻),也许还有些另外的条件信号,来形成或提供出当前执行步骤计算机各个部件要用到的控制信号。计算机整机各硬件系统,正是在这些信号控制下协同运行,执行指令,产生预期的执行结果。由于上述后两个部分的具体组成与运行原理不同,控制器被分为硬连线控制器和微程序控制器两大类。微程序的控制器和组合逻辑的控制器是计算机中两种不同类型的控制器。共同点:基本功能都是提供计算机各个部件协同运行所需要的控制信号;组成部分都有程序计数器PC,指令寄存器IR;都分成几个执行步骤完成每一条指令的具体功能。不同点:主要表现在处理指令执行步骤的办法,提供控制

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 办公、行业 > 待归类文档
版权提示 | 免责声明

1,本文(电大本科计算机组成原理期末考试复习试题库.doc)为本站会员(三亚风情)主动上传,163文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。
2,用户下载本文档,所消耗的文币(积分)将全额增加到上传者的账号。
3, 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(发送邮件至3464097650@qq.com或直接QQ联系客服),我们立即给予删除!


侵权处理QQ:3464097650--上传资料QQ:3464097650

【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。


163文库-Www.163Wenku.Com |网站地图|