72动态RAM和多体交叉存储器1课件.ppt

上传人(卖家):晟晟文业 文档编号:4568796 上传时间:2022-12-20 格式:PPT 页数:31 大小:276.50KB
下载 相关 举报
72动态RAM和多体交叉存储器1课件.ppt_第1页
第1页 / 共31页
72动态RAM和多体交叉存储器1课件.ppt_第2页
第2页 / 共31页
72动态RAM和多体交叉存储器1课件.ppt_第3页
第3页 / 共31页
72动态RAM和多体交叉存储器1课件.ppt_第4页
第4页 / 共31页
72动态RAM和多体交叉存储器1课件.ppt_第5页
第5页 / 共31页
点击查看更多>>
资源描述

1、 7 7 1 1 存储器的概述存储器的概述一、存储器的分类一、存储器的分类存储器存储器内存储器内存储器外存储器外存储器磁芯存储器磁芯存储器半导体存储器半导体存储器RAMRAMROMROM静态静态 RAMRAM动态动态 RAMRAM掩膜掩膜 ROMROMPROMPROMEPROMEPROM磁鼓、磁带磁鼓、磁带光光 盘盘 磁磁 盘盘二、存储器的主要技术指标二、存储器的主要技术指标1、存储容量、存储容量 存储容量是指存储器所能存放二进制信息的数量。单位为存储容量是指存储器所能存放二进制信息的数量。单位为B。存储容量存储容量=存储单元个数存储单元个数存储字长存储字长 练习:练习:(1 1)如有一台计算

2、机的存储器为)如有一台计算机的存储器为256K256K字,若首地址为字,若首地址为00000H00000H,那,那 么末地址的么末地址的1616进制表示是多少?进制表示是多少?(2 2)某计算机字长是)某计算机字长是3232位,它的存储容量是位,它的存储容量是256KB256KB,若按字节和字,若按字节和字编址,它的寻址范围分别是多少?编址,它的寻址范围分别是多少?MIRMIR和和MARMAR各位多少位?各位多少位?2、存储周期、存储周期 存储周期它是从一次启动存储器操作到操作完成后可启动下一次存储周期它是从一次启动存储器操作到操作完成后可启动下一次操作的时间。操作的时间。设有一个设有一个1M

3、B空量的存储器,字长为空量的存储器,字长为32位,问:位,问:(1)按字节编址,地址寄存器、数据寄存器各为几位?)按字节编址,地址寄存器、数据寄存器各为几位?编址范围为多大?编址范围为多大?(2)按半字编址,地址寄存器、数据寄存器各为几位?)按半字编址,地址寄存器、数据寄存器各为几位?编址范围为多大?编址范围为多大?(3)按字编址,地址寄存器、数据寄存器各为几位?)按字编址,地址寄存器、数据寄存器各为几位?编址范围为多大?编址范围为多大?7 7 2 2 半导体存储器半导体存储器一、概述一、概述1、半导体存储器芯片的组成、半导体存储器芯片的组成译码驱动电路译码驱动电路存存 储储 体体读写电路读写

4、电路地址线地址线片选线片选线数据线线数据线线读读/写写 控制线控制线译码驱动电路:把译码驱动电路:把AB送来的地址信号翻译成对应存储单元的选择信送来的地址信号翻译成对应存储单元的选择信 号,再经过驱动电路和读写电路完成对选中存储单号,再经过驱动电路和读写电路完成对选中存储单 元的读写操作。元的读写操作。存储体:由大量的存储单元构成的阵列组成,用于存储信息。存储体:由大量的存储单元构成的阵列组成,用于存储信息。读写电路:完成对存储单元的读写操作。读写电路:完成对存储单元的读写操作。2 2、半导体存储器的译码驱动方式、半导体存储器的译码驱动方式(1 1)线选法)线选法:用一个译码器,将所有的地址信

5、号转换成行(字线)用一个译码器,将所有的地址信号转换成行(字线)选通信号,每一条行选线选择一个字对应的存储单元。选通信号,每一条行选线选择一个字对应的存储单元。0 ,10 ,715 ,015 ,7读读/写写 控制器控制器地址译码器地址译码器A0A1A2A3读读/写写 选通选通字线字线01507位线位线D0D7例例1:一个一个1010位地址的存储器芯片用单译码方式需用多少条选通线?位地址的存储器芯片用单译码方式需用多少条选通线?采用两个译码器,输入的地址信号分成两部分送到两个译码采用两个译码器,输入的地址信号分成两部分送到两个译码器,分别产行选通信号和列选通信号。可大减少选通线的条数,器,分别产

6、行选通信号和列选通信号。可大减少选通线的条数,适合于容量较大的存储器芯片。适合于容量较大的存储器芯片。例例2 2:一个:一个1010位地址的存储器芯片用双译码方式需用多少条选通线?位地址的存储器芯片用双译码方式需用多少条选通线?例例3 3:一个:一个64K64K存储容量的芯片用单译码方式和双译码方式各需多少存储容量的芯片用单译码方式和双译码方式各需多少 条选通线?条选通线?I/O0 ,03232 A5A6A7A9A8X0X31X地址译码器地址译码器A0A1A2A4A30 ,3131 ,031 ,31Y地址译码器地址译码器(2 2)重合法)重合法(双译码方式)双译码方式)二、二、静态静态 RAM

7、RAM1、静态静态 RAM RAM 的的 基本单元电路基本单元电路(1)读出过程)读出过程(1)写入过程)写入过程列地址选择列地址选择T2T5T6T3T4T1T7T8BAVcc行地址选择行地址选择写选择写选择写入写入Din读选择读选择输出输出Dout由由T1T6六个六个MOS管构成双稳态触发管构成双稳态触发电路。电路。T1、T2为工为工作管、作管、T3、T4为负为负载管、载管、T5、T6为行为行地址选择控制管。地址选择控制管。两个稳定的状态:两个稳定的状态:T1通、通、T2止为止为“1”态态T1止、止、T2通为通为“0”态态特点:特点:(1)用)用MOS管构成的双稳态触发电路来存储信息管构成的

8、双稳态触发电路来存储信息“0”和和“1”。(2)集成度低,功耗大,价格贵,速度快。)集成度低,功耗大,价格贵,速度快。三、动态三、动态RAM1、动态、动态RAM的基本单元电路的基本单元电路读选择线读选择线写选择线写选择线读数据线读数据线写数据线写数据线T2T1T3CgT4Vdd预充电信号预充电信号数据线数据线字线字线(读写控制线)(读写控制线)TCg三管三管MOS动态动态RAM基本单元电路基本单元电路单管单管MOS动态动态RAM基本单元电路基本单元电路特点:特点:(1)用动态元件电容存储信息)用动态元件电容存储信息“0”和和“1”。(2)集成度高,功耗低,价格低,需动态刷新电路,速度慢。)集成

9、度高,功耗低,价格低,需动态刷新电路,速度慢。2 2、动态、动态RAMRAM的刷新的刷新 动态动态RAMRAM是用靠电容存储电荷(有电荷为是用靠电容存储电荷(有电荷为“1”1”、无电荷为、无电荷为“0”0”)来寄存信息的。电容上的电荷只能维持来寄存信息的。电容上的电荷只能维持12ms12ms,所以存储的信息,所以存储的信息会自动消失,必须在会自动消失,必须在2ms2ms内对其所有存储单元恢复一次原状态。内对其所有存储单元恢复一次原状态。其刷新过程就是先将原存信息读出,再利用刷新放大器形成原其刷新过程就是先将原存信息读出,再利用刷新放大器形成原信息并重新写入原单元。信息并重新写入原单元。读选择线

10、读选择线写选择线写选择线读数据线读数据线写数据线写数据线T2T1T3CgT4Vdd预充电信号预充电信号VddPTCTBTA控制端控制端刷新放大器刷新放大器3、刷新方法、刷新方法 动态动态RAM必须采用定时刷新,即在规定的时间里对全部存储单必须采用定时刷新,即在规定的时间里对全部存储单元电路作一次刷新,一般刷新时间为元电路作一次刷新,一般刷新时间为2毫秒。在刷新周期内由专用毫秒。在刷新周期内由专用的刷新电路来完成对基本单元电路的逐行刷新。的刷新电路来完成对基本单元电路的逐行刷新。(1)集中刷新)集中刷新 在刷新周期内对全部存储单元集中一段时间逐行进行刷新,在刷新周期内对全部存储单元集中一段时间逐

11、行进行刷新,此时必须停止读此时必须停止读/写操作。写操作。例:动态例:动态RAM芯片内芯片内3232矩阵,读写周期为矩阵,读写周期为0.5s,连续刷新,连续刷新32行需行需16 s占占32个读个读/写周期。在刷新周期写周期。在刷新周期2ms内含内含4000个读个读/写写周期,实际在前周期,实际在前3968个周期用于读个周期用于读/写操作或维持,后写操作或维持,后32个周期用个周期用于刷新。于刷新。特点:访存出现特点:访存出现32/4000即即8%的死区。的死区。读读/写或保持写或保持刷新刷新TCTC TCTC TCTC(2 2)分散方式)分散方式 分散刷新是将对每行存储单元的刷新分散到每个读分

12、散刷新是将对每行存储单元的刷新分散到每个读/写周期内写周期内完成。将存取周期分成两段,一段用于读完成。将存取周期分成两段,一段用于读/写或维持,另一段用来写或维持,另一段用来刷刷新。新。特点:虽然克服了死区的现象,但使机器的存取周期由特点:虽然克服了死区的现象,但使机器的存取周期由0.5s变成变成 1s,使整机的工作效率下降。,使整机的工作效率下降。(3)集中与分散结合方式(异步)集中与分散结合方式(异步)先用要刷新的行数对先用要刷新的行数对2ms进行分割,再将每行的时间分为两进行分割,再将每行的时间分为两段,前段用于读段,前段用于读/写或保持,后段时间即写或保持,后段时间即0.5s用于刷新。

13、用于刷新。特点:即克服了死区现象,又提高了整机的工作效率。特点:即克服了死区现象,又提高了整机的工作效率。例:例:128 128芯片,每行刷新时间为芯片,每行刷新时间为2ms/128=15.6 s TCTC TCTC TCTC读读/写写刷新刷新读读/写写读读/写写刷新刷新刷新刷新读读/写写刷新刷新读读/写写读读/写写刷新刷新15.6 s15.6 s15.6 s15.6 s15.6 s15.6 s四、只读存储器四、只读存储器ROM 根据制造工艺只读存储器根据制造工艺只读存储器ROM可为可为ROM、PROM、EPROM、E2PROM、Flash Memory等。等。1、掩膜、掩膜ROM(只读存储器

14、)(只读存储器)通过元件的通过元件的“有有”表示信息表示信息“1”,元件的,元件的“无无”来表示信息来表示信息“0”。2、PROM(一次性可编程只读存储器)(一次性可编程只读存储器)熔丝未断表示信息熔丝未断表示信息“1”,熔丝烧断表示信息,熔丝烧断表示信息“0”3、EPROM(可擦可编程序的只读存储器)(可擦可编程序的只读存储器)通过紫外线照射,可实现信息的擦除,外加通过紫外线照射,可实现信息的擦除,外加+25的编程电压及的编程电压及宽宽50ms的编程脉冲可对指定的单元写入信息的编程脉冲可对指定的单元写入信息“1”和和“0”。4、E2PROM(可电擦可编程的只读存储器)(可电擦可编程的只读存储

15、器)通过给定的擦除电压可对位或字节的信息进行擦除。(通过给定的擦除电压可对位或字节的信息进行擦除。(10万次)万次)5、Flash Memory(快擦除读写存储器)(快擦除读写存储器)通过给定的擦除实现对原有信息的擦除,并可实现在线编程。通过给定的擦除实现对原有信息的擦除,并可实现在线编程。五、多体交叉存储器五、多体交叉存储器 由多个存储模块构成,每个模块有相同的容量和存取速度,各由多个存储模块构成,每个模块有相同的容量和存取速度,各模块有各自独立的地址寄存器、数据寄存器、地址译码器、驱动和模块有各自独立的地址寄存器、数据寄存器、地址译码器、驱动和读写电路,它们能并行、交叉工作。各自以等同的方

16、式与读写电路,它们能并行、交叉工作。各自以等同的方式与CPU传递传递信息。信息。CPU在一个周期内分时访问每个存储体。若多体交叉存储器在一个周期内分时访问每个存储体。若多体交叉存储器由由n个存储模块构成,存储器的工作速度可提高个存储模块构成,存储器的工作速度可提高n倍。倍。它是在多总它是在多总线结构的计算机中,提高系统的吞吐率的最有效方法。线结构的计算机中,提高系统的吞吐率的最有效方法。例:问读例:问读0、5、10、15存储单元中的数据和读存储单元中的数据和读1、3、5、7存储单存储单 元中的数据各需多少周期?元中的数据各需多少周期?多体交叉存储器按多体交叉存储器按选择不同存储模块选择不同存储

17、模块所用地址位是高位地址还所用地址位是高位地址还是低位地址可分为高位交叉编址的多体存储器和低位交叉编址的多是低位地址可分为高位交叉编址的多体存储器和低位交叉编址的多体存储器体存储器012345678910111213141516171819202122231#2#3#4#1、高位交叉编址的多体存储器、高位交叉编址的多体存储器1#2#3#4#地址译码器地址译码器体号体号体内地址体内地址地址译码器地址译码器CSCSCSCS体号:地址线的高位部分经译码后用于选择不同存储器芯片,体号:地址线的高位部分经译码后用于选择不同存储器芯片,各不同的存储器片选信号相连。各不同的存储器片选信号相连。体内地址:即存

18、储器芯片的片内地址。体内地址:即存储器芯片的片内地址。特点:特点:(1)程序和数)程序和数据按存储体存据按存储体存放,一个存满后放,一个存满后再存下一个存储再存下一个存储体。体。(2)一个用于执)一个用于执行程序,另一个行程序,另一个用于与用于与I/O设备设备DMA传送。传送。例:已知例:已知RAM芯片的容量为芯片的容量为1K4,现要构成按字节寻址的,现要构成按字节寻址的2体交体交 叉的存储器,若采用高位交叉编址,画出存储器的结构图。叉的存储器,若采用高位交叉编址,画出存储器的结构图。由于已知存储器的容量为由于已知存储器的容量为1K4,每个存储单元只能存放,每个存储单元只能存放4位信息,位信息

19、,现要按字节寻址,即每个存储单元存放的信息量为字节。所以先进现要按字节寻址,即每个存储单元存放的信息量为字节。所以先进行位扩展,两个芯片的片选信号连到一起作为一组,满足数据位数行位扩展,两个芯片的片选信号连到一起作为一组,满足数据位数的要求。再用高位地址线的要求。再用高位地址线A11作为体号译码地址。作为体号译码地址。1#2#3#4#CSCSCSCSWEWEWEWEA9A0A9A0A9A0A9A0D3D0D3D0D3D0D3D0D7D4D3D0A9A0W/RA10 2、低位交叉编址的多体存储器、低位交叉编址的多体存储器1#2#3#4#体内地址体内地址体号体号地址译码器地址译码器CSCSCSCS

20、体号:地址线的高位部分经译码后用于选择不同存储器芯片,体号:地址线的高位部分经译码后用于选择不同存储器芯片,各不同的存储器片选信号相连。各不同的存储器片选信号相连。体内地址:即存储器芯片的片内地址。体内地址:即存储器芯片的片内地址。地址译码器地址译码器特点:特点:(1)程序和数)程序和数连续存放在相邻连续存放在相邻存储体内。存储体内。(2)可加大存储)可加大存储器的带宽。器的带宽。例:已知例:已知RAM芯片的容量为芯片的容量为1K4,现要构成按字节寻址的,现要构成按字节寻址的2体交体交 叉的存储器,若采用低位交叉编址,画出存储器的结构图。叉的存储器,若采用低位交叉编址,画出存储器的结构图。由于

21、已知存储器的容量为由于已知存储器的容量为1K4,每个存储单元只能存放,每个存储单元只能存放4位信息,位信息,现要按字节寻址,即每个存储单元存放的信息量为字节。所以先进现要按字节寻址,即每个存储单元存放的信息量为字节。所以先进行位扩展,两个芯片的片选信号连到一起作为一组,满足数据位数行位扩展,两个芯片的片选信号连到一起作为一组,满足数据位数的要求。再用低位地址线的要求。再用低位地址线A0作为体号译码地址。作为体号译码地址。1#2#3#4#CSCSCSCSWEWEWEWEA9A0A9A0A9A0A9A0D3D0D3D0D3D0D3D0D7D4D3D0A10A1W/RA08K8a8K8 b8K8 c

22、8K8 dA12A0D15 D8D7 D0A13某字长某字长1616位的机器,已知有一个存储器结构如图所示,看图回答:位的机器,已知有一个存储器结构如图所示,看图回答:a a、存储器存储容量是多少?存储器存储容量是多少?b b、分别写出分别写出a a、b b片,片,c c、d d片的地址范围空间(按字寻址)?片的地址范围空间(按字寻址)?c c、采用多体交叉编址技术可提高存储器的读写速度,说明你采用多体交叉编址技术可提高存储器的读写速度,说明你 的理解?对该存储器如何改造方能实现的理解?对该存储器如何改造方能实现4 4体交叉编址存储体交叉编址存储 器的编址(按字节寻址)?器的编址(按字节寻址)

23、?六、六、CPUCPU与存储器的连接与存储器的连接1 1、位扩展、位扩展 是指只进行位数据扩展(加大字长),达到存储器字长的要求。是指只进行位数据扩展(加大字长),达到存储器字长的要求。连接方式:将各存储芯片的地址线、片选线和读写线相应地并联连接方式:将各存储芯片的地址线、片选线和读写线相应地并联起来,而将和芯片的数据线单独列出。如用起来,而将和芯片的数据线单独列出。如用8 8片的片的16K 16K 1 1的存储的存储芯片扩充为芯片扩充为16K 16K 8 8的存储器。地址线条数为的存储器。地址线条数为 log 2 log 2 16K16K=14 =14 CS*WE*D7 A13A0CS*WE

24、*D6 A13A0CS*WE*D5 A13A0CS*WE*D4 A13A0CS*WE*D3 A13A0CS*WE*D2 A13A0CS*WE*D1 A13A0CS*WE*D0 A13A0练习:用练习:用4K 4K 4 4 的芯片构成的芯片构成4K 4K 1616的存储器,画出连接图。的存储器,画出连接图。R/W*D7D0A13A0MREQ*2 2、字扩展:仅在字向扩展,而位数不变。、字扩展:仅在字向扩展,而位数不变。连接方式:将芯片的地址线、数据线、读写线并联,由片选信连接方式:将芯片的地址线、数据线、读写线并联,由片选信 号来区分各个芯片。号来区分各个芯片。例:用例:用16K 16K 8 8

25、的芯片扩展成的芯片扩展成64K64K8 8的存储器,画出连接图。的存储器,画出连接图。MREQ A15 A14 R/W*D7D0A13A0WE*4#CSD7D0 A13A0 WE*3#CSD7D0 A13A0 WE*2#CSD7D0 A13A0 WE*1#CSD7D0 A13A02:4译码器译码器练习:用练习:用4K 4K 8 8的芯片扩展成的芯片扩展成8K8K8 8的存储器,画出连接图。的存储器,画出连接图。3 3、字位扩展法:先扩展位,再扩展字。是上述两种方式的结合。、字位扩展法:先扩展位,再扩展字。是上述两种方式的结合。例:用例:用2K 2K 4 4的的RAM RAM 芯片组成芯片组成4

26、K 4K 8 8的存储器,画出连接图。的存储器,画出连接图。1 1、某一、某一RAMRAM芯片,其容量为芯片,其容量为512K 512K 8 8位,除电源端和接地端外,位,除电源端和接地端外,该芯片引出线的最小数目为多少?该芯片引出线的最小数目为多少?5 5、某存储器采用多模块结构,其容量为、某存储器采用多模块结构,其容量为256K256K1616,分四个模块构,分四个模块构 成,试计算:成,试计算:(1 1)各模块的存储容量是多少?各模块的存储容量是多少?(2 2)模块内址寄存器多少位?模块内址寄存器多少位?(3 3)模块内数据寄存器多少位?(模块内数据寄存器多少位?(4 4)连接主机的地址

27、总线是多少条?连接主机的地址总线是多少条?A11 R/W*D7D4D3D0A10A0WE*4#CS*D7D4 A10A0 WE*3#CSD3D0 A10A0 WE*2#CS*D7D4 A10A0 WE*1#CS*D3D0 A10A0MREQ*练习:已知练习:已知CPU共有共有16条地址线、条地址线、8条数据线,用条数据线,用MREQ*(低电平(低电平有效)作为访存控制信号,用有效)作为访存控制信号,用R/W*作为读写命令信号。现有存储芯作为读写命令信号。现有存储芯片:片:ROM 有有2K8和和8K 8两种,两种,RAM有有1K4、2K 8和和16K 1及及 74LS138译码器和其它门电路。译

28、码器和其它门电路。试从上述规格中选用合适芯片,画出主存和试从上述规格中选用合适芯片,画出主存和CPU连接图。要求主存连接图。要求主存地址空间分配如下:最小地址空间分配如下:最小4K空间为系统程序区,空间为系统程序区,409616383为用为用户程序区。并说明选用哪类储存芯片?选几片?户程序区。并说明选用哪类储存芯片?选几片?根据要求最小根据要求最小4K系统空间及系统空间及CPU数据线为数据线为8条可选条可选2片片2K8的的ROM芯片;芯片;而用户程序区的地址为而用户程序区的地址为409616383表明共用表明共用12K的存的存储空间可选用储空间可选用6片片2K8的的RAM芯片。芯片。MREQ

29、A13 A12 A11 R/W*D7D0A10A0 ROM 1#CSD7D0 A10A0 ROM 2#CSD7D0 A10A0 WE*RAM 1#CSD7D0 A10A0 WE*RAM 6#CSD7D0 A10A03:8译码器译码器Y0Y1Y2Y3Y4Y5Y6Y7 RAM 2#RAM 3#RAM 4#RAM 5#练习:已知练习:已知CPU共有共有16条地址线、条地址线、8条数据线,用条数据线,用MREQ*(低电平(低电平有效)作为访存控制信号,用有效)作为访存控制信号,用R/W*作为读写命令信号。现有存储芯作为读写命令信号。现有存储芯片:片:ROM 有有2K8和和8K 8两种,两种,RAM有有

30、1K4、2K 8和和16K 1及及 74LS138译码器和其它门电路。译码器和其它门电路。试从上述规格中选用合适芯片,画出主存和试从上述规格中选用合适芯片,画出主存和CPU连接图。要求主存连接图。要求主存地址空间分配如下:最小地址空间分配如下:最小4K空间为系统程序区,空间为系统程序区,409616383为用为用户程序区。并说明选用哪类储存芯片?选几片?户程序区。并说明选用哪类储存芯片?选几片?根据要求最小根据要求最小4K系统空间及系统空间及CPU数据线为数据线为8条可选条可选2片片2K8的的ROM芯片;芯片;而用户程序区的地址为而用户程序区的地址为409616383表明共用表明共用12K的存

31、的存储空间可选用储空间可选用6片片2K8的的RAM芯片。芯片。MREQ A13 A12 A11 R/W*D7D0A10A0 ROM 1#CSD7D0 A10A0 ROM 2#CSD7D0 A10A0 WE*RAM 1#CSD7D0 A10A0 WE*RAM 6#CSD7D0 A10A03:8译码器译码器Y0Y1Y2Y3Y4Y5Y6Y7 RAM 2#RAM 3#RAM 4#RAM 5#一、填空一、填空1 1、动态、动态RAMRAM是用是用()()来存储信息的。来存储信息的。2 2、衡量存储器的主要技术指标为(、衡量存储器的主要技术指标为()和()和()。)。3 3、4K4K1616的的RAMRA

32、M芯片的数据线和地址线的总和为(芯片的数据线和地址线的总和为()。)。4 4、4 4体交叉存储器是一种高速存储器,它有(体交叉存储器是一种高速存储器,它有()个存储模块,)个存储模块,每个模块有它自已的地址寄存器和(每个模块有它自已的地址寄存器和()寄存器。)寄存器。5 5、1K 1K 8 8的的RAMRAM芯片采用单译码方式时选通线为(芯片采用单译码方式时选通线为()条,当采)条,当采用双译码方式时选通线为(用双译码方式时选通线为()条。)条。6 6、动态、动态RAMRAM存储的信息会自动消失,因些必须对所用存储单元在存储的信息会自动消失,因些必须对所用存储单元在2ms2ms内进行一次(内进

33、行一次()。)。7 7、动态、动态RAMRAM存储的刷新方法有(存储的刷新方法有()、()、()和()和()三种。)三种。8 8、(、()存储器由)存储器由n n个存储模块构成,存储器的工作速度可提高个存储模块构成,存储器的工作速度可提高n n倍,倍,它是提高系统的吞吐率的最有效方法。它是提高系统的吞吐率的最有效方法。二、选择题二、选择题1、存储器是计算机系统的记忆设备,它主要是用来(、存储器是计算机系统的记忆设备,它主要是用来()。)。A、存入数据、存入数据 B、存放程序、存放程序 C、存放数据和程序、存放数据和程序 C、存放微程序、存放微程序2、内存为、内存为16MB,则表示其容量为(,则

34、表示其容量为()KB。A、16 B、16384 C、1024 D、160003、下列说法正确的是(、下列说法正确的是()。)。A、半导体、半导体RAM信息可读可写,且断电后仍能保持记忆。信息可读可写,且断电后仍能保持记忆。B、半导体、半导体RAM属断电后信息消失,而静态的属断电后信息消失,而静态的RAM断电后仍能保持断电后仍能保持 记忆。记忆。C、静态的、静态的RAM和动态和动态RAM断电后信息都消失。断电后信息都消失。D、ROM不用刷新,且集成度比动态不用刷新,且集成度比动态RAM高,断电后存储的信息将高,断电后存储的信息将 消失。消失。4、组成、组成2MX8bit的内存,可使用(的内存,可

35、使用()。)。A、1MX8bit进行并联进行并联 B、1MX4bit进行串联进行串联 C、2MX4bit进行并联进行并联 D、2MX4bit进行串联进行串联 5、已知存储芯片的容量为、已知存储芯片的容量为4 41616,则该芯片内的数据寄存器的位,则该芯片内的数据寄存器的位 数为(数为()位。)位。A A、B B、C C、D D、6 6、已知存储器芯片的容量为、已知存储器芯片的容量为4 48 8,若该芯片采用双译码方式,若该芯片采用双译码方式,则存储器芯片所需的选通线的条数为(则存储器芯片所需的选通线的条数为()A A、128 B128 B、1024 C1024 C、32 D32 D、6464

36、7 7、EPROMEPROM是指(是指()。)。A A、只读存储器、只读存储器 B B、可编程只读存储器、可编程只读存储器C C、随机存储器、随机存储器 D D、可擦洗、可编程只读存储器、可擦洗、可编程只读存储器8 8、RAMRAM芯片为芯片为2MX8bit2MX8bit则该芯片引脚中则该芯片引脚中 地址线和数据线的数目之地址线和数据线的数目之 和是(和是()。)。A A、21 B21 B、29 C29 C、18 D18 D、不可估计、不可估计9 9、RAMRAM芯片串联时可以(芯片串联时可以()。)。A A、增加存储器字长、增加存储器字长 B B、增加存储器单元数量、增加存储器单元数量C C

37、、提高存储器的速度、提高存储器的速度 D D、降低存储器的平均价格、降低存储器的平均价格10、存储周期是指(、存储周期是指()。)。A、存储器的读出时间、存储器的读出时间 B、存储器的写入时间、存储器的写入时间 C、存储器连续读、存储器连续读/写操作所允许的最短时间间隔写操作所允许的最短时间间隔D、存储器连续写操作所允许的最短时间间隔、存储器连续写操作所允许的最短时间间隔11、某微型计算机系统,若操作系统存丰软盘上,其内存储器应该、某微型计算机系统,若操作系统存丰软盘上,其内存储器应该 采用(采用()。)。A、RAM B、ROM C、RAM和和ROM D、CACHE12、若一台计算机的字长为、

38、若一台计算机的字长为4字节,则表明该机器(字节,则表明该机器()。)。A、能处理的数值最大为、能处理的数值最大为4位十进制数位十进制数B、能处理的数值最大为、能处理的数值最大为4位二进制数位二进制数C、在、在CPU中能够作为一个整体加以处理的二进制代码为中能够作为一个整体加以处理的二进制代码为32位位D、在、在CPU中运算的结查为中运算的结查为2的的32次方次方13、下列元件中存取速度最快的是(、下列元件中存取速度最快的是()。)。A、CACHE B、寄存器、寄存器 C、内存、内存 D、外存、外存14、某、某SRAM芯片,其容量为芯片,其容量为512X8位,除电源和接地端外,该芯位,除电源和接

39、地端外,该芯片的最小数目应为(片的最小数目应为()。)。A、23 B、25 C、50 D、1915、某计算机字长、某计算机字长16位,其存储容量为位,其存储容量为2MB,若按半字编址,它的,若按半字编址,它的 寻址范围是(寻址范围是()。)。A、0 8M B、0 4M C、0 2M D、0 1M 16、某计算机字长、某计算机字长32位,其存储空量为位,其存储空量为8MB,若按双字编址,它的,若按双字编址,它的 寻址范围是(寻址范围是()。)。A、0 256K B、0 512K C、0 1M D、0 2M 三、综合题三、综合题1 1、某存储器采用多模块结构,其容量为、某存储器采用多模块结构,其容

40、量为256K256K1616,分四个模块构,分四个模块构 成,试计算:成,试计算:(1 1)各模块的存储容量是多少?各模块的存储容量是多少?(2 2)模块内址寄存器多少位?模块内址寄存器多少位?(3 3)模块内数据寄存器多少位?模块内数据寄存器多少位?(4 4)连接主机的地址总线是多少条?连接主机的地址总线是多少条?(5 5)CPUCPU是如何选择各模块的?是如何选择各模块的?2 2、要求用、要求用128K128K1616位的位的SRAMSRAM芯片设计芯片设计512K 512K 1616位的存储器,用位的存储器,用 64K 64K 8 8位的位的EPROMEPROM芯片组成芯片组成128K

41、128K 1616位的只读存储器。位的只读存储器。问问:(1 1)存储器数据寄存器多少位?)存储器数据寄存器多少位?(2 2)存储器地址寄存器多少位?)存储器地址寄存器多少位?(3 3)两种芯片各需多少片?)两种芯片各需多少片?(4 4)若)若EPROMEPROM的地址从的地址从00000H00000H开始,开始,RAMRAM的地址从的地址从 60000H60000H开始分别写出开始分别写出EPROMEPROM和和RAMRAM的末地址。的末地址。3 3、设有一个、设有一个1MB1MB空量的存储器,字长为空量的存储器,字长为3232位,问:位,问:(1 1)按字节编址,地址寄存器、数据寄存器各为几位?编址范围)按字节编址,地址寄存器、数据寄存器各为几位?编址范围为多大?为多大?(2 2)按半字编址,地址寄存器、数据寄存器各为几位?编址范围)按半字编址,地址寄存器、数据寄存器各为几位?编址范围为多大?为多大?(3 3)按字编址,地址寄存器、数据寄存器各为几位?编址范围为)按字编址,地址寄存器、数据寄存器各为几位?编址范围为多大?多大?

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 办公、行业 > 各类PPT课件(模板)
版权提示 | 免责声明

1,本文(72动态RAM和多体交叉存储器1课件.ppt)为本站会员(晟晟文业)主动上传,163文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。
2,用户下载本文档,所消耗的文币(积分)将全额增加到上传者的账号。
3, 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(发送邮件至3464097650@qq.com或直接QQ联系客服),我们立即给予删除!


侵权处理QQ:3464097650--上传资料QQ:3464097650

【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。


163文库-Www.163Wenku.Com |网站地图|