1、电子线路分析与实践2期末复习辅导2010年10月练习题一、填空题1.(11011)2 =(_)10。3格雷码特点是任意两个相邻的代码中有_位二进制数位不同。4逻辑函数的反演规则指出,对于任意一个函数F,如果将式中所有的_互换,_互换,_互换,就得到F的反函数F。5二极管的单向导电性是外加正向电压时 ,外加反向电压时 。6晶体三极管作开关应用时一般工作在输出特性曲线的 饱和 区和 截止 区。7TTL三态门的输出有三种状态:高电平、低电平和 状态。8. 集 电极开路门的英文缩写为 OC 门,工作时必须外加 和 。9一个2线4线译码器,其输入端的数目与输出端数目相比较,后者较。10 输出n位代码的二
2、进制编码器,一般有 _个输入信号端。11全加器是指能实现两个加数和_三数相加的算术运算逻辑电路。12时序逻辑电路的输出不仅与 当前输入状态 有关,而且与 输出的原始状态 有关。13与非门构成的基本RS 锁存器的特征方程是 S+ ,约束条件是 。14时序逻辑电路中,按照触发器的状态是否同时发生变化可分为 和 。15JK触发器当J=K=_时,触发器Qn+1=Qn。16用555定时器构成的多谐振荡器,若充放电回路中有电阻、电容,则该多谐振荡器形成的脉冲周期T_07(R1+2R2)C _。17A/D转换需要经过 采样 、 保持 、 量化 和 编码 四个步骤。18根据D/A转换器分辨率计算方法,4位D/
3、A转换器的分辨率为 6.7% 。 19DAC的转换精度包括 分辨率 和 转换误差 。20为使采样输出信号不失真地代表输入模拟信号,采样频率fs和输入模拟信号的最高频率fimax的关系是 。21在A/D转换时,将一个时间上连续变化的模拟量转换为时间上离散的模拟量的过程称采样。 22在A/D转换中,用二进制码表示指定离散电平的过程称为 量化 。23CPLD的含义是 。二、选择题1. 十进制数85转换为二进制数为( )A1001011 B1010011 C1100101 D1010101 2. 二进制数11011转换为十进制数为( )A32 B27 C64 D128 4. 8421BCD码11001
4、1001表示十进制为( )A33.2 B C D51.25在下列一组数中,与相等的数是( ) A B(65)8 C 6下列数码均代表十进制数6,其中按余3码编码的是( )A0110; B 1100; C10017 “异或”逻辑与以下哪种逻辑是非的关系( )A“与”逻辑 B“或”逻辑 C “同或”逻辑8 与两函数的关系为( )A 相同 B对偶 C反函数9. n个变量,有多少个最小项( )A2n B2n Cn *10. 利用三极管的截止状态和什么状态实现开关电路的断开和接通( C )A放大状态 B击穿状态 C饱和状态 D 导通状态 *11. TTL门电路是采用以下什么设计的门电路(A )A双极型三
5、极管 B单极型MOS管 C二极管 D三态门 14.逻辑电路的分析任务是( )A给定功能,通过一定的步骤设计出电路 B研究电路的可靠性C研究电路如何提高速度 D给定电路,通过一定的步骤说明电路的功能 15.组合逻辑电路不含有( )A记忆能力的器件 B门电路和触发器 C门电路 D运算器16. 常用的一种3-8线译码器是( )A74148 B74138 C7448 D74151 17.74138是( )A时序逻辑器件 B组合逻辑器件 C定时器件 D整形器件 18.共阳型七段数码管各段点亮需要( ) A高电平 B接电源 C低电平 D接公共端19. 由门电路组成的全加器是 ( )A时序逻辑器件 B组合逻
6、辑器件 C脉冲逻辑器件 D以上答案都不正确 *20. TTL门电路的工作电源一般是( B )A25 v B+5V C3V18V 22.输入100Hz脉冲信号,要获得10HZ的输出脉冲信号需要用多少进制计数器实现( )A100进制 B10进制 C 50进制 D5进制23.时序逻辑电路设计的任务是( )A给定功能,通过一定的步骤设计出时序电路 B研究电路的可靠性C研究电路如何提高速度 D给定电路,通过一定的步骤说明电路的功能 24.计数器是( )A时序逻辑器件 B组合逻辑器件 C定时器件 D整形器件*25.以下何种电路具有记忆能力( C )A门电路 B组合逻辑电路 C时序逻辑电路 D多谐振荡电路2
7、6.时序逻辑电路一般可以分两类,即( )A组合逻辑电路和时序逻辑电路 B门电路和触发器C同步型和异步型 D模拟电路和数字电路28时序逻辑电路通常由门电路和( )组成。A 存储电路 B寄存器 C译码器 29.利用定时器555可以设计实现( ) A全加器 B多谐振荡器 C寄存器 D译码器三、判断题*十进制码。( )2.与逻辑是至少一个条件具备事件就发生的逻辑 。( F )3.L等于A和B的异或,其表达式是L=A+B。( F )4.“同或”逻辑功能是两个输入变量A、B相同时,输出为1;A、B不同时,输出为0。( )*6.三态与非门的三个输出状态分别是高电平、低电平和接地状态。( )“线与”时必须要加
8、上拉电阻。( )8.74LS是TTL低功耗肖特基系列产品。( )9.实现两个一位二进制相加产生和数及进位数的电路称为全加器。( F ) 10.实现两个一位二进制数和低位进位数相加产生和数及进位数的电路称为半加器。( F ) 11.译码器的输入端是特定的输入信号,输出端是二进制代码。( F )13.基本RS触发器具有“不定”问题。( )14.JK触发器有保持功能,但无翻转功能。( F )15.逻辑器件74161是集成寄存器。( F )16.计数器不能作为分频器。( F )*17.对于TTL门电路来说,如果输入端悬空即代表输入低电平。(F )18.ADC是将数字信号转换成模拟信号的转换电路。(F
9、)*19.集成D/A转换器中,集成度是描述其性能参数的重要指标之一。(F )20.D/A转换器的位数越多,转换精度越高。( )*21.双积分型A/D转换器的转换精度高、抗干扰能力强,因此常用于数字式仪表中。( )22.某CD音乐的频率范围是,A/D转换进行采样时,则采样频率可选择。( )四、分析、设计、化简题(一)将下列逻辑函数化简成最简与或表达式。(1) (2)(二)SSI逻辑电路的分析1.分析组合逻辑电路图,写出F的逻辑函数表达式。 1=1&ENA B C F 当C=1时 当C=0时 F=高阻状态2分析下图,试写出F的表达式,并说明逻辑电路的功能。1&11&A BF1 F1F2 F1F3
10、F1(三)译码器的应用1试用74LS138和门电路实现逻辑函数F = AB + AC + BC译码器的示意图和功能表达式如下:选通时,S11,S2S30;输出低电平有效。 A2 A1 A074LS138A2 A1 A074LS1382下图为3线8线译码器74LS138的方框图。图中三个允许端S1=1、=0时,译码器才能正常译码;输入端的输入代码顺序为A2 A1 A0 ;输出端输出低电平有效。试用此二进制译码器和与非门实现函数,要求画出连线图。 (四)触发器的应用1触发器电路如下图所示,试根据图中CP、A的波形,对应画出输出端Q的波形,并写出Q的状态方程。设触发器的初始状态均为0。1JC11K“
11、1”ACPQCPA 2触发器电路如下图所示,试根据图中CP、D的波形,对应画出输出端Q的波形,并写出Q的状态方程。设触发器的初始状态均为0。DCP1DC1CPD (五)计数器的应用1已知74LS161是同步四位二进制加法计数器,计数器功能见下表,试用置数法构成七进制加法计数器,要求写出的表达式;画出连线图。 74LS161的功能表CPCTT CT P工作状态0 清零10 预置数110 1保持(包括 C状态)11 0保持(C=0)111 1计数Q 0Q1 Q2 Q3RDLDCP74LS161 OCCTT CT P D0 D1 D2 D32已知74LS161是同步四位二进制加法计数器,其功能表如表
12、所示。试分析图电路为几进制计数器,要求(1)写出的表达式;(2)指出进制数;(3)画出状态转换图。 74LS161的功能表CPCTT CT P工作状态0 清零10 预置数110 1保持(包括 C状态)11 0保持(C=0)111 1计数&Q 0Q1 Q2 Q3CRLDCP74LS161 OC CTT CT P D0 D1 D2 D311*(六)DA转换器的应用十位的D/ A电路如下图所示,当R f 2R,VREF = 5V,若电路的输入数字量D9 D8 D7 D6D5D4D3D2D1D0时=0000110001,试求:输出电压为多少?练习题参考答案一、填空题127 28 3循环 一 4与或运算
13、 0、1 原变量、反变量;5导通 截止; 6饱和 截止; 7高阻 8OC 上拉电阻 电源 9多102n; 11(低位)进位信号; 12. 当前输入状态 输出的原始状态13S+ RS=0 14. 同步时序电路 异步时序电路 151;1607(R1+2R2)C 17采样 保持 量化 编码 18 6.7% 19分辨率、转换误差 20fs2fimax 21采样 22量化 23复杂可编程逻辑器件 24波形编辑器 25.gdf26被高层次电路设计调用 27实体 28STD库 29entity 30Architecture31实体名32(同或)33同或二、选择题1D ; 2B ; 4A;5 C ;6C; 7
14、C; 8C; 9A; 10C ;11A ; 12B ;13B ;14D ;15 A ;16 B;17 B;18 C;19 B;20 B;21B ;22B; 23A; 24A;25C; 26.C; 27C; 28.A; 29.B;三、判断题1. 2. 3. 4. 5. 6. 7. 8.9. 10. 11. 12. 13. 14. 15. 16.17. 18.19.20.21.22.23.24.25.四、分析、设计、化简题(一)将下列逻辑函数化简成最简与或表达式。(1) , (2) , (二)SSI逻辑电路的分析1当C=1时 当C=0时 F=高阻状态2F1 = F2 = F3 = 真值表 输 入
15、输 出 A B F1 F2 F3 0 0 0 0 1 0 1 1 0 0 1 0 0 1 0 1 1 0 0 1此电路为一位数值比较器。(三)MSI组合逻辑电路的应用1F=AB+AC+BC= ABC+ABC+ABC+ABC = m3 +m5+m6+m7 = 2F&A2 A1 A074LS138A B C1YA B CA2 A1 A0174LS138 CPDQQ2(四)触发器的应用CPAQ2Q1 2&Q 0Q1 Q2 Q3CRLDCP74LS161 OC CTT CT P D0 D1 D2 D311(五)计数器的应用1,连线见图2,此电路为十进制加法计数器。状态转换图为:0000 0001 00
16、10 00110100 0101 0110 0111 1000 1001 (六)DA转换器的应用数字电子技术基础试题一一、 填空题(22分 每空2分)1、 , 。2、JK触发器的特性方程为: 。3、单稳态触发器中,两个状态一个为 态,另一个为 态, 施密特触发器两个状态都为 态.4、组合逻辑电路的输出仅仅只与该时刻的 有关,而与 无关。5、某数/模转换器的输入为8位二进制数字信号(D7D0),输出为025.5V的模拟电压。若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 。6、一个四选一数据选择器,其地址输入端有 个。二、 化简题(15分 每小题5分)用卡诺图化简逻辑函数,必须在
17、卡诺图上画出卡诺圈 1)Y(A,B,C,D)=m(0,1,2,3,4,5,6,7,13,15)2)利用代数法化简逻辑函数,必须写出化简过程3)三、 画图题(10分 每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0).1、 2、 四、 分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、 设计题(28分)1、 用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。列出控制电路
18、真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。(8分)六、分析画图题(8分)画出下图所示电路在作用下,输出电压的波形和电压传输特性74LS138功能表如下: 输 入输 出G1 G2A G2BC B AY0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 H HL H L LH L LH L LH L LH L LH L LH L LH L LL L LL L HL H LL H HH L LH L HH H LH H HH H H H H H H HH H H H H H H
19、HH H H H H H H HL H H H H H H HH L H H H H H HH H L H H H H HH H H L H H H HH H H H L H H H H H H H H L H HH H H H H H L HH H H H H H H L 74LS161功能表清零 RD预置 LD 使能EP ET时钟 CP预置数据输入D C B A 输出QD QC QB QA L H H H H L H H HL LH HD C B AL L L LD C B A保 持保 持计 数数字电子技术基础试题一答案一、填空题(22分每空2分)1、A, 2、 3、稳态,暂稳态,暂稳态,
20、稳态 4、输入,电路原先状态5、0.1V 6、两二、化简题(15分 每小题5分)1)Y(A,B,C,D)=m(0,1,2,3,4,5,6,7,13,15)=111111ABCD00000101101011111111111ABCD000001011010111112) 3)三、画图题(10分 每题5分)1、 2、四、分析题(17分)1、(6分)2、(11分)五进制计数器A B C R Y G0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 1 1 1 0 0 1 0 0 1 0 1 0 0 0 1 0 1 0 0 1 0 0 0 0 1五、设计题(28分)1、(20
21、分)1)根据题意,列出真值表由题意可知,令输入为A、B、C表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R,Y,G表示红、黄、绿三个批示灯的 状态,“1”表示亮,“0”表示灭。(2)由真值表列出逻辑函数表达式为:(3)根据逻辑函数表达式,选用译码器和与非门实现,画出逻辑电路图。2、(8分)RD QD QC QB QA LDEP ET 161CP D C B A&11CP六、分析画图题(8分)数字电子技术基础试题二一、填空题:(每空1分,共15分)1逻辑函数的两种标准形式分别为( )、( )。2将2004个“1”异或起来得到的结果是( )。3半导体存储器的结构主要包含三个部分
22、,分别是( )、( )、( )。48位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为( )v;当输入为10001000,则输出电压为( )v。5就逐次逼近型和双积分型两种A/D转换器而言,( )的抗干扰能力强,( )的转换速度快。6由555定时器构成的三种电路中,( )和( )是脉冲的整形电路。7与PAL相比,GAL器件有可编程的输出结构,它是通过对( )进行编程设定其( )的工作模式来实现的,而且由于采用了( )的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。二、根据要求作题:(15分)1 将逻辑函数 P=AB+AC写成“与或非”表达式,并用
23、“集电极开路与非门”来实现。2 图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。 三、分析图3所示电路: (10分)1) 试写出8选1数据选择器的输出函数式;2) 画出A2、A1、A0从000111连续变化时,Y的波形图;3) 说明电路的逻辑功能。 四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分) 五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C 的波形。(8分)六、用T触发器和异或门构成的某种电路如图5(a)所示
24、,在示波器上观察到波形如图5(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。ROM中的数据见表1所示。试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。(16分) 表1: 地址输入 数据输出A3 A2 A1 A0D3 D2 D1 D0 0 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 11 0 1 01 0 1 11 1 0 01 1
25、0 11 1 1 0 1 1 1 1 1 1 1 10 0 0 00 0 1 10 1 0 00 1 0 11 0 1 01 0 0 11 0 0 01 1 1 11 1 0 00 0 0 10 0 1 00 0 0 10 1 0 00 1 1 10 0 0 0 CP波形如图所示:八、综合分析图7所示电路,RAM的16个地址单元中的数据在表中列出。(18分)要求: (1)说明555定时器构成什么电路? (2)说明74LS160构成多少进制计数器?(3)说明RAM在此处于什么工作状态,起什么作用?(4)写出DA转换器CB7520的输出表达式(UO与d9d0之间的关系);(5)画出输出电压Uo的波
26、形图(要求画一个完整的循环)。 数字电子技术基础试题二答案一、 填空(每空1分,共15分)120 3地址译码器、存储矩阵、输出缓冲器4、5双积分型、逐次逼近型6施密特触发器、单稳态触发器7结构控制字、输出逻辑宏单元、E2CMOS二、根据要求作题:(共15分)1 2 OC与非门实现如图:三、1)2) 3)该电路为序列脉冲发生器,当A2、A1、A0从000111连续变化时,Y端输出连续脉冲10110011。 四、设用A3A2A1A0表示该数,输出F。列出真值表(6分)A3 A2 A1 A0 F0 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1
27、1 11 0 0 01 0 0 1 0 0 0 0 0 1 1111 1 0 1 01 0 1 11 1 0 01 1 0 11 1 1 01 1 1 1 X XXXXX CPABC五、 六、T=1, 连线如图:七、 D3、D2、D1、D0频率比分别是1/15、3/15、5/15、7/15;D0CPD1D2D3 八、(1) 555定时器构成多谐振荡器,发出矩形波;(2) 74LS160构成九进制计数器,状态转换图如下:(3) RAM处于读出状态,将0000B1000B单元的内容循环读出;(4)(5)输出电压波形图如下:数字电子技术基础试题三一、填空题:(每空1分,共16分)1逻辑函数有四种表示
28、方法,它们分别是( )、( )、( )和( )。2将2004个“1”异或起来得到的结果是( )。3目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是( )电路和( )电路。4施密特触发器有( )个稳定状态.,多谐振荡器有( )个稳定状态。5已知Intel2114是1K* 4位的RAM集成电路芯片,它有地址线( )条,数据线( )条。6已知被转换的信号的上限截止频率为10kHz,则A/D转换器的采样频率应高于( )kHz;完成一次转换所用的时间应小于( )。7GAL器件的全称是( ),与PAL相比,它的输出电路是通过编程设定其( )的工作模式来实现的,而且由于采用了( )的工艺结构,可
29、以重复编程,使用更为方便灵活。二、根据要求作题:(共16分)3 试画出用反相器和集电极开路与非门实现逻辑函数 。2、图1、2中电路由TTL门电路构成,图3由CMOS门电路构成,试分别写出F1、F2、F3的表达式。 三、已知电路及输入波形如图4所示,其中FF1是D锁存器,FF2是维持-阻塞D触发器,根据CP和D的输入波形画出Q1和Q2的输出波形。设触发器的初始状态均为0。(8分) 四、分析图5所电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。(10分)五、设计一位8421BCD码的判奇电路,当输入码含奇数个“1”时,输出为1,否则为0。要求使用两种方法实现: (20分)(1)用
30、最少与非门实现,画出逻辑电路图;(2)用一片8选1数据选择器74LS151加若干门电路实现,画出电路图。 六、电路如图6所示,其中RA=RB=10kf,试问:1在Uk为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=?2分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,画出完整的状态转换图;3设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=5/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态? (共15分) 七、集成4位二进制加法计数器74161的连接图如图7所示,是预置控制端;D0、D1、D2、D3是预置数据输入端;Q3、Q2、Q1、Q0是触发器的输出端,Q0是最低位,Q3是最高位;为低电平时电路开始置数,为高电平时电路计数。试分析电路的功能。要求: (15分) (1)列出状态转换表; (2)检验自启动能力; (3)说明计数模值。 数字电子技术基础试题三答案二、 填空(每空1分,共16分)1 真值表、逻辑图、逻辑表达式、卡诺图;20;3TTL 、 CMOS ;4两、0 ;510 、4 ;620 、50S;7通用阵列逻辑、输出逻辑宏单元、E2CMOS;二、根据要求作题:(共16分)1 三、2 四、(1)表达式 (2)真值表 (3)逻辑功能为:全减器五、首先,根据电路逻辑描述画出卡诺图:(1)最简“与或式”为:; “