1、12023-9-72023-9-72第第8章章 时序电路(触发器)时序电路(触发器)32023-9-7内容提要n引言n锁存器 静态锁存器 动态锁存器n寄存器n施密特触发器电子工程系 余宁梅42023-9-7组合逻辑组合逻辑OutputsInputs输出直接与输入的某种逻辑组合相关输出直接与输入的某种逻辑组合相关逻辑电路逻辑电路OutputsInputs输出不仅与当前输入,而且与前一个输出相输出不仅与当前输入,而且与前一个输出相关关存储元件存储元件52023-9-7对组合逻辑电路组合逻辑组合逻辑对时序逻辑电路时序逻辑时序逻辑62023-9-7逻辑运算逻辑运算OutputsInputs数据保持电路
2、数据保持电路数据保持电路实现数据保持电路实现逻辑逻辑运算运算Inputs数据保持电数据保持电路路ClkOutput72023-9-70110011静态保持静态保持动态保持动态保持1182023-9-7时序逻辑电路的基本单元时序逻辑电路的基本单元q锁存器锁存器当时钟信号为高(或低)时传当时钟信号为高(或低)时传输数据。其他时间保持数据输数据。其他时间保持数据 DClkQDClkQn寄存器寄存器时钟上升沿或下降沿到时钟上升沿或下降沿到来时传输数据。其他情来时传输数据。其他情况保持数据况保持数据ClkClkDDQQ92023-9-7电平灵敏电平灵敏(Level Sensitive),不是边沿触发不是
3、边沿触发可以是正电平灵敏或负电平灵敏,当时钟为高电平(或低电可以是正电平灵敏或负电平灵敏,当时钟为高电平(或低电平)时,输入的任何变化经过一段延迟就会反映在输出端上平)时,输入的任何变化经过一段延迟就会反映在输出端上二、锁存器(二、锁存器()102023-9-7112023-9-71.静态锁存器静态锁存器Forbidd e n S tat eSSRQQQQRSQQ00Q101001010110RQ基于或非门的基于或非门的SR(set-reset)锁存器)锁存器(1)SR锁存器锁存器122023-9-7npnRpnpnSp基于或非门的基于或非门的SR(set-reset)锁存器)锁存器版图见版图
4、见P156QQ132023-9-7基于与非门的基于与非门的SR(set-reset)锁存器)锁存器SQRQSRQQ00111010010111QQ142023-9-7带时钟控制的带时钟控制的SR(set-reset)锁存器)锁存器SRQQCKSRQQCKCK1时时SR锁存器工作,锁存器工作,CK0时输出维持时输出维持电路图见电路图见P158图图8.38152023-9-7(2)D锁存器锁存器QQCKDQDCKQQ0Q11100011DCKQQCK1时时D锁存器传输数据,锁存器传输数据,CK0时输出维持时输出维持162023-9-72.动态锁存器动态锁存器C1C2DQCLKC1C2CLKCLKD
5、QC1C2CLKCLKDQQ(1)简单的动态锁存器)简单的动态锁存器172023-9-7(2)半静态锁存器)半静态锁存器SQRQQQQQ在动态锁存中引入静态锁存在动态锁存中引入静态锁存DCLKCLKQ弱反相器实现(强制写入)弱反相器实现(强制写入)(控制门可仅用(控制门可仅用NMOS实现)实现)182023-9-7DCLKCLKQ基于传输门基于传输门MUX的的Latch(见书见书P160)(1)尺寸设计容易)尺寸设计容易(2)晶体管数目多(时钟负载)晶体管数目多(时钟负载因而功耗大)因而功耗大)CLKCLKCLKDQQ192023-9-7基于MUX的 Latches负电平锁存器负电平锁存器(当
6、当 CLK=0时透明传输时透明传输)正负电平锁存器正负电平锁存器(当当 CLK=1时透明传输时透明传输)CLK10DQ0CLK1DQInClkQClkQInClkQClkQ202023-9-7212023-9-7222023-9-7DClkQn寄存器(触发器)寄存器(触发器)在时钟的上升或下降沿锁存数据在时钟的上升或下降沿锁存数据 ClkDQ二、触发器(二、触发器()/寄存器(寄存器(Register)232023-9-71.触发器的建立时间(触发器的建立时间(setup time)、维持时间(、维持时间(hold time)和延迟时间和延迟时间tC-QClkDQTsetupTsetup:在时
7、钟沿到在时钟沿到来之前数据输入端来之前数据输入端必须保持稳定的时必须保持稳定的时间间ClkDQTholdThold:在时钟沿到在时钟沿到来之后数据输入端来之后数据输入端必须保持稳定的时必须保持稳定的时间间242023-9-7ClkDQtC-Q延迟时间延迟时间tC-Q:时钟时钟沿与输出端之间的延沿与输出端之间的延迟(迟(clock to Q)。)。252023-9-72.触发器电路:正负电平灵敏的两个触发器电路:正负电平灵敏的两个Latch构成主从(构成主从(Master-Slave)边沿触发器)边沿触发器10DCLKQMMaster01CLKQSlaveQMQDCLK时钟为高电平时,主时钟为高
8、电平时,主Latch 维持,维持,QM 值保持不变,输出值值保持不变,输出值Q 等于等于时钟上升沿前的输入时钟上升沿前的输入D 的值,效果等同于的值,效果等同于“正沿触发正沿触发”262023-9-7QDclkQMI1I2I3I4I5I6T2T1T3T4MasterSlave!clkclkmaster transparentslave holdmaster holdslave transparent正负电平灵敏的两个正负电平灵敏的两个Latch构成主从(构成主从(Master-Slave)边沿触发器)边沿触发器272023-9-7在时钟信号到来之前输在时钟信号到来之前输入信号必须稳定的时间入信
9、号必须稳定的时间建立(建立(set-up)时间时间:tsetuptsetup-0.500.511.522.5300.20.40.60.81CLKDQM282023-9-7tsutpd-I1tpd-T1tpd-I3tpd-I2tsetup=3*tpd_inv+tpd_t292023-9-7建立时间仿真建立时间仿真VoltsTime(ns)DclkQQMI2 outtsetup=0.21 ns动作正常!动作正常!302023-9-7VoltsTime(ns)DclkQQMI2 outtsetup=0.20 ns建立时间仿真建立时间仿真312023-9-7在时钟信号到来后,输在时钟信号到来后,输入信
10、号应该保持的时间入信号应该保持的时间维持(维持(hold)时间时间:tholdtholdThold=0QM的值维持的值维持D的值,的值,OKThold0只要只要QM的值维持的值维持D的值,的值,OK322023-9-7在时钟信号到来之后,输在时钟信号到来之后,输出信号发生变化所需时间出信号发生变化所需时间传输延迟时间传输延迟时间:tc-qVoltstc-q(LH)tc-q(HL)332023-9-7tc-qtpd-T3tpd-I6tc-q=tpd_inv+tpd_t342023-9-73.时钟重叠问题CLKCLKAB(a)电路结构XDQCLKCLK!clkclk理想的时钟理想的时钟!clkcl
11、k非理想的时钟非理想的时钟时钟倾斜(时钟倾斜(skew)1-1 overlap 0-0 overlap352023-9-7DclkX!clk!Q!clkQclkBAP1P2P3P4I1I2I3I4(1)当)当Clk 和和!Clk 同时为高时,同时为高时,A 点同时为点同时为D 和和B 点驱点驱动,造成不定状态动,造成不定状态(2)当)当Clk 和和!Clk 同时为高一段较长时间时,同时为高一段较长时间时,D 可以直可以直接穿通经过主从触发器接穿通经过主从触发器(3)采用两相位不重迭时钟可以解决此问题,但时钟不)采用两相位不重迭时钟可以解决此问题,但时钟不重迭部分不能太长以免漏电时间过长引起出错
12、重迭部分不能太长以免漏电时间过长引起出错362023-9-74.两相时钟Dclk1Xclk2!Qclk2Qclk1BAP1P2P3P4I1I2I3I4clk2clk1master transparentslave holdmaster holdslave transparent动态存储动态存储tnon_overlap372023-9-7两相时钟发生器clkclk1clk2ABclkBclk1clk2A382023-9-75.C2MOS RegisterClocked CMOSM1DQM3CLKM4M2CLKVDDCL1XCL2Master S t a g eM5M7CLKCLKM8M6VDDS
13、lave S t a g e动态寄存器动态寄存器392023-9-7对时钟重叠不敏感M1DQM4M200VDDXM5M8M6VDD(a)(0-0)overlapM3M1DQM21VDDXM71M5M6VDD(b)(1-1)overlap数据数据D(0)可以传递到)可以传递到X(1),),但不会传递到但不会传递到Q数据数据D(1)可以传递到)可以传递到X(0),),但不会传递到但不会传递到Q(但有维持时间要求)(但有维持时间要求)!clkclk402023-9-7DQClkClk412023-9-7CLKGDVDDM3M2M1CLKGVDDM6QM5M4CLKCLKGVDDXMPMN(a)reg
14、 i s t e r(b)gli t c h gen erati onCLKCLKG(c)gli t c h clo ck6.脉冲触发(脉冲触发(Pulsed)寄存器寄存器优点优点:晶体管数目少,:晶体管数目少,时钟负载小时钟负载小缺点缺点:设计验证复杂:设计验证复杂常用于高性能处理器常用于高性能处理器中中(TSPC)建立时间建立时间:0维持时间维持时间:脉冲宽度脉冲宽度延迟时间延迟时间:2INV422023-9-77.施密特触发器施密特触发器InOutVinVoutVOHVOLVMVM+电压传输特性曲线电压传输特性曲线VTC类似类似于磁滞回线于磁滞回线对变化缓慢的输入信号输出对变化缓慢的输入
15、信号输出信号能快速响应信号能快速响应 432023-9-7一般的反向器一般的反向器tvVM=VDD/2VinVoutVM442023-9-7一般的反向器一般的反向器tvVM=VDD/2VinVoutVM输出信号从输出信号从高高到到低低翻转的逻辑阈值翻转的逻辑阈值输出信号从输出信号从低低到到高高翻转的逻辑阈值翻转的逻辑阈值452023-9-7施密特触发器施密特触发器tvVMVinVoutVM+VMVM-VM+462023-9-7tVINVM+VM-施密特触发器施密特触发器tVOUT472023-9-7Vint0VM-VMtVoutt0+tpt施密特触发器可以有效抑制噪声施密特触发器可以有效抑制噪
16、声482023-9-7用施密特触发器可以抑制噪声Vint0VM-VMtVoutt0+tpt492023-9-7CMOS Schmitt Trigger反相器的阈值取决于反相器的阈值取决于P管管和和N管的尺寸之比。管的尺寸之比。Vout为为0时,相当于时,相当于M4与与M2并联,为并联,为1时,相时,相当于当于M3与与M1并联,从并联,从而相当于改变了两管尺而相当于改变了两管尺寸之比。寸之比。VinM2M1VDDXVoutM4M3502023-9-7逻辑阈值与晶体管尺寸的关系1001010.80.911.11.21.31.41.51.61.71.8MV (V)Wp/Wn0.25um晶体管晶体管V
17、DD=2.5vPMOS大大NMOS大大512023-9-7Schmitt Trigger VTC2.5VX(V)VM2VM1Vin(V)Voltage-transfer characteristics with hysteresis.The effect of varying the ratio of thePMOS device M4.The width is k*0.5 m.m2.01.51.00.50.00.00.51.01.52.02.52.5Vx(V)k=2k=3k=4k=1Vin(V)2.01.51.00.50.00.00.51.01.52.02.5VXVinM2M1VDDXVoutM4M3010522023-9-7CMOS Schmitt Trigger(2)VDDVDDOutInM1M5M2XM3M4M6532023-9-7作业:作业:分析下面的电路工作原理,说明电路的作用分析下面的电路工作原理,说明电路的作用