1、数字电子技术第一章数制和码制1.(单选题) 为了给800份文件顺序编码,如果采用十六进制代码,最少需要( )位。 A. 1 B. 2 C. 3 D. 4答题:A.B.C.D.(已提交)参考答案:C问题解析:2.(单选题) 与二进制数等值的十进制数为( )。A. 9.21 B. 9.3125 C. 9.05 D. 9.5答题:A.B.C.D.(已提交)参考答案:B问题解析:3.(单选题) 与二进制数等值的十六进制数为( )。A. B0.C3 B. B0.CC C. 2C.C3 D. 2C.CC答题:A.B.C.D.(已提交)参考答案:D问题解析:4.(单选题) 为了给800份文件顺序编码,如果采
2、用二进制代码,最少需要( )位。 A. 9 B. 10 C. 11 D. 12答题:A.B.C.D.(已提交)参考答案:B问题解析:5.(单选题) 与二进制数等值的十进制数为( )。A. 6.11 B. 6.21 C. 6.625 D. 6.5答题:A.B.C.D.(已提交)参考答案:C问题解析:6.(单选题) 与二进制数等值的八进制数为( )。A. 6.44 B. 6.41 C. 3.44 D. 3.41答题:A.B.C.D.(已提交)参考答案:A问题解析:7.(单选题) 把十进制数103表示成十六进制数为 ( )。 A63 B67 C68 D6A答题:A.B.C.D.(已提交)参考答案:B
3、问题解析:8.(单选题) 十进制数-3用8位二进制补码表示,写成十六进制数为 ( ) 。 A83 BFC CFD D03答题:A.B.C.D.(已提交)参考答案:C问题解析:9.(单选题) 用8421BCD码表示十进制数51,则相应的二进制代码为 ( ) 。 A01010001 B101001 C110011 D00110011答题:A.B.C.D.(已提交)参考答案:A问题解析:10.(单选题) 与十进制数136对应的十六进制数为 ( ) 。 A86 B87 C88 D8A答题:A.B.C.D.(已提交)参考答案:C问题解析:11.(单选题) 十进制数-1用8位二进制补码表示,写成十六进制数
4、为 ( ) 。 AFF BFE C81 D01答题:A.B.C.D.(已提交)参考答案:A问题解析:12.(单选题) 用8421BCD码表示十进制数52,则相应的二进制代码为 ( ) 。 A101010 B01010010 C110100 D00110100答题:A.B.C.D.(已提交)参考答案:B问题解析:13.(单选题)的原码、反码、补码分别是( )。A11011、00100、00101 B11011、10100、10101C01011、00100、00101 D01011、10100、10101答题:A.B.C.D.(已提交)参考答案:B问题解析:14.(单选题) 采用二进制补码运算,
5、(-1011-1001)的运算结果,其补码、原码分别为( )。 A101100 010100 B001100 110100 C001100 0110100 D101100 110100答题:A.B.C.D.(已提交)参考答案:D问题解析:15.(单选题) 5421BCD码中表示十进制数9的编码为( )。 A1010 B1001 C1100 D1101答题:A.B.C.D.(已提交)参考答案:C问题解析:16.(单选题) 8421BCD码中表示十进制数9的编码为( )。 A1010 B1001 C1100 D1101答题:A.B.C.D.(已提交)参考答案:B问题解析:17.(单选题) 十进制数
6、27若用余3BCD码表示,可写成( )。 A0 1 0 1 1 0 1 0 B0 0 1 0 0 1 1 1 C0 0 1 0 1 0 1 0 D0 1 0 1 0 1 1 1答题:A.B.C.D.(已提交)参考答案:A问题解析:第二章逻辑代数基础1.(单选题) 将函数式化成最小项之和的形式为( )。答题:A.B.C.D.(已提交)参考答案:D问题解析:2.(单选题) 函数的反函数为( )。答题:A.B.C.D.(已提交)参考答案:B问题解析:3.(单选题) 将函数式化成最小项之和的形式为( )。答题:A.B.C.D.(已提交)参考答案:A问题解析:4.(单选题) 函数的反函数为( )。答题:
7、A.B.C.D.(已提交)参考答案:B问题解析:5.(单选题) 已知函数的卡诺图如图2-1所示, 则其最简与或表达式为( )。答题:A.B.C.D.(已提交)参考答案:A问题解析:6.(单选题) 某电路当输入端A或B任意一个为高电平时,输出Y为高电平,当A和B均为低电平时输出为低电平,则输出Y与输入A、B之间的逻辑关系为Y( )。答题:A.B.C.D.(已提交)参考答案:B问题解析:7.(单选题) 全体最小项之和为( )。答题:A.B.C.D.(已提交)参考答案:C问题解析:8.(单选题) 以下与逻辑表达式相等的式子是( )。答题:A.B.C.D.(已提交)参考答案:D问题解析:9.(单选题)
8、 和与非-与非逻辑表达式相等的式子是( )。答题:A.B.C.D.(已提交)参考答案:C问题解析:10.(单选题) 由一个三极管和若干电阻元件可以构成下列门电路中的( )。 A与门 B或门 C非门 D与或非门答题:A.B.C.D.(已提交)参考答案:C问题解析:11.(单选题) 某电路当输入端A或B任意一个为低电平时,输出Y为低电平,当A和B均为高电平时输出为高电平,则输出Y与输入A、B之间的逻辑关系为Y( )。答题:A.B.C.D.(已提交)参考答案:A问题解析:12.(单选题) 任何两个最小项的乘积为( )。答题:A.B.C.D.(已提交)参考答案:A问题解析:13.(单选题) 以下与逻辑
9、表达式相等的式子是( )。答题:A.B.C.D.(已提交)参考答案:D问题解析:14.(单选题) 以下和与非-与非逻辑表达式相等的式子是( )。答题:A.B.C.D.(已提交)参考答案:B问题解析:15.(单选题) 仅由二极管和电阻元件可以构成下列门电路中的( )。 A与非门 B或非门 C异或门 D或门答题:A.B.C.D.(已提交)参考答案:D问题解析:16.(单选题) 16、函数的卡诺图如图2-2所示,其最简“与或”表达式为( )。答题:A.B.C.D.(已提交)参考答案:C问题解析:17.(单选题) 函数式的对偶式为( )答题:A.B.C.D.(已提交)参考答案:B问题解析:18.(单选
10、题) 函数转换成与非与非表达式为( )。答题:A.B.C.D.(已提交)参考答案:C问题解析:19.(单选题) 函数转换成或非或非式为( )。答题:A.B.C.D.(已提交)参考答案:B问题解析:20.(单选题) 某逻辑电路的状态表如图2-3所示,其输入变量为A,B,C,输出为F,则F的逻辑式为( )。答题:A.B.C.D.(已提交)参考答案:C问题解析:第三章门电路1.(单选题)答题:A.B.C.D.(已提交)参考答案:D问题解析:2.(单选题) 图3-2中由74系列TTL或非门组成的电路中,门G输出高电平/低电平时流出其输出端的电流分别为( )。已知或非门的输入电流为答题:A.B.C.D.
11、(已提交)参考答案:B问题解析:3.(单选题) 图3-3中由74系列TTL与非门组成的电路中,门G输出高电平/低电平时流出其输出端的电流分别为( )。已知与非门的输入电流为答题:A.B.C.D.(已提交)参考答案:C问题解析:4.(单选题) 图3-4中由74HC系列CMOS或非门组成的电路中,门G输出高电平/低电平时流出其输出端的电流分别为( )。已知或非门的输入电流为答题:A.B.C.D.(已提交)参考答案:B问题解析:5.(单选题) 在TTL门电路中,以下能实现总线连接方式的是( )。 A. 一般与非门 B. OC门 C.三态门 D. 一般异或门答题:A.B.C.D.(已提交)参考答案:C
12、问题解析:6.(单选题) 下列说法正确的是( )。 A双极型数字集成门电路是以场效应管为基本器件构成的集成电路 BTTL逻辑门电路和CMOS集成门电路不能混合使用 CCMOS集成门电路集成度高,但功耗较高 DTTL逻辑门电路是以晶体管为基本器件构成的集成电路答题:A.B.C.D.(已提交)参考答案:D问题解析:7.(单选题) 图3-5所示CMOS电路输出F与输入A、B、C之间的正确关系式为( )。答题:A.B.C.D.(已提交)参考答案:B问题解析:8.(单选题) TTL门电路组成的电路如图3-6所示,以下关于其输出F的正确描述是( )。答题:A.B.C.D.(已提交)参考答案:A问题解析:9
13、.(单选题) 图3-7所示CMOS电路输出F与输入A、B、C之间的正确关系式为( )。答题:A.B.C.D.(已提交)参考答案:B问题解析:10.(单选题) TTL门电路组成的电路如图3-8所示,以下关于其输出F的正确描述是( )。答题:A.B.C.D.(已提交)参考答案:A问题解析:11.(单选题) 在CMOS门电路中,以下能实现“线与”逻辑功能的是( )。 A. 一般与非门 B. 三态门 C. OD门 D. 一般异或门答题:A.B.C.D.(已提交)参考答案:C问题解析:12.(单选题) 已知CMOS集成电路的电源电压为5V,则其阈值电压为( )。 A 0V B 1.4V C 2.5V D
14、 5V答题:A.B.C.D.(已提交)参考答案:C问题解析:13.(单选题) 、当TTL集成电路的输出端输出低电平时,随着输出电流绝对值的增加,输出低电平的变化趋势是( )。 A 增加 B 减小 C 不变 D 不能确定答题:A.B.C.D.(已提交)参考答案:A问题解析:14.(单选题) 对于三态门,以下讲法中正确的是( )。 A需要外接上拉电阻 B可以实现“线与” C控制端有效时输出高阻抗状态 D控制端无效时输出高阻抗状态答题:A.B.C.D.(已提交)参考答案:D问题解析:15.(单选题) 对于TTL电路,以下应该当作低电平“0”来看待的电压数值是( )。 A 0.7V B 2.0V C
15、3.6V D 5.0V答题:A.B.C.D.(已提交)参考答案:A问题解析:16.(单选题) 当TTL集成电路的输出端输出高电平时,随着输出电流绝对值的增加,输出高电平的变化趋势是( )。 A 增加 B 减小 C 不变 D 不能确定答题:A.B.C.D.(已提交)参考答案:B问题解析:17.(单选题) 对于OC门,以下讲法中正确的是( )。 A可以实现“线或” B可以实现“线与” C可以输出高阻抗状态 D具有控制端EN答题:A.B.C.D.(已提交)参考答案:B问题解析:18.(单选题) 图3-9(a)、(b)、(c)、(d)中74系列TTL门电路的输出状态为低电平的是( )。答题:A.B.C
16、.D.(已提交)参考答案:C问题解析:19.(单选题) 图3-10(a)、(b)、(c)、(d)中74HC系列CMOS门电路的输出状态为低电平的是( )。答题:A.B.C.D.(已提交)参考答案:A问题解析:20.(单选题) TTL或非门多余的输入端在使用时( )。 A应该接高电平1 B应该接低电平0 C可以接高电平1也可以接低电平0 D可以与其它有用端并联也可以悬空答题:A.B.C.D.(已提交)参考答案:B问题解析:21.(单选题) CMOS与非门多余的输入端在使用时( )。 A应该接高电平1 B可以接低电平0也可以接高电平1 C应该接低电平0 D可以与其它有用端并联也可以通过一个51W的
17、电阻接地答题:A.B.C.D.(已提交)参考答案:A问题解析:22.(单选题) 和CMOS电路相比, TTL电路最突出的优势在于( )。 A可靠性高 B抗干扰能力强 C速度快 D功耗低答题:A.B.C.D.(已提交)参考答案:C问题解析:23.(单选题) 和TTL电路相比,CMOS电路最突出的优势在于( )。 A可靠性高 B抗干扰能力强 C速度快 D功耗低答题:A.B.C.D.(已提交)参考答案:D问题解析:24.(单选题) 在TTL门电路中,能实现“线与”逻辑功能的门为( )。 A三态门 BOC门 C与非门 D异或门答题:A.B.C.D.(已提交)参考答案:B问题解析:25.(单选题) 欲使
18、漏极开路的CMOS 门电路实现“线与”,则其输出端应该( )。 A并联 B并联且外接上拉电阻和电源 C外接上拉电阻和电源但不需并联 D无需并联也无需外接上拉电阻和电源答题:A.B.C.D.(已提交)参考答案:B问题解析:26.(单选题) 三态输出的门电路其输出端( )。 A可以并联且实现“线与” B不能并联也不能实现“线与” C可以并联但不能实现“线与” D无需并联但可以实现“线与”答题:A.B.C.D.(已提交)参考答案:C问题解析:27.(单选题) 某集成电路芯片,查手册知其最大输出低电平,最大输入低电平,最小输出高电平,最小输入高电平则其低电平噪声容限等于( )。A0.4V B0.6V
19、C0.3V D1.2V答题:A.B.C.D.(已提交)参考答案:C问题解析:第四章组合逻辑电路1.(单选题) 组合逻辑电路中的竞争冒险现象是由于( )引起的。 A电路未达到最简 B电路有多个输出 C逻辑门类型不同 D电路中的时延答题:A.B.C.D.(已提交)参考答案:D问题解析:2.(单选题) 在下列逻辑电路中,不是时序逻辑电路的有( )。 A寄存器 B计数器 C触发器 D译码器答题:A.B.C.D.(已提交)参考答案:D问题解析:3.(单选题) 一个16选1的数据选择器,其地址输入端的个数应为( )。 A 1 B2 C4 D16答题:A.B.C.D.(已提交)参考答案:C问题解析:4.(单
20、选题) 3位二进制编码器的输入信号和输出信号分别为()。 A. 输入8个信号,输出3位二进制代码 B. 输入3个信号,输出3位二进制代码 C. 输入8个信号,输出8位二进制代码 D. 输入3个信号,输出8位二进制代码答题:A.B.C.D.(已提交)参考答案:A问题解析:5.(单选题) LED数码管与LCD液晶显示相比,以下讲法中正确的是( )。 A. LCD功耗大 B. LCD亮度高 C. LCD价格便宜 D. LCD寿命短答题:A.B.C.D.(已提交)参考答案:D问题解析:6.(单选题) 七段显示译码器的输入信号和输出信号分别为( )。 A. 输入10个信号,输出7个控制信号 B. 输入B
21、CD码,输出10个控制信号 C. 输入7个信号,输出7个控制信号 D. 输入BCD码,输出7个控制信号答题:A.B.C.D.(已提交)参考答案:D问题解析:7.(单选题) 共阳极LED数码管的控制方式为( )。 A. 公共端接地,控制端加高电平 B. 公共端接电源,控制端加低电平 C. 公共端接电源,控制端加高电平 D. 公共端接地,控制端加低电平答题:A.B.C.D.(已提交)参考答案:B问题解析:8.(单选题)8、图4-1中Y的逻辑函数式为( )。答题:A.B.C.D.(已提交)参考答案:D问题解析:9.(单选题) 用3线-8线译码器74HC138设计的逻辑电路如图4-2所示,74HC13
22、8的功能表如图4-3所示。、则输出的函数式分别为( )。答题:A.B.C.D.(已提交)参考答案:A问题解析:10.(单选题) 用8选1数据选择器74LS152设计的逻辑电路如图4-4所示,74LS152的功能表如图4-5所示。则其输出F的函数式为( )。答题:A.B.C.D.(已提交)参考答案:C问题解析:第五章触发器1.(单选题) 已知JK触发器的输入信号为J0,K1,且触发器的输出初始状态为Q,则在时钟脉冲的作用下该触发器的输出为()。答题:A.B.C.D.(已提交)参考答案:A问题解析:2.(单选题) 电平触发的SR触发器(同步RS触发器)的主要特点是( )。 A. 直接控制 B. 时
23、钟电平控制 C. 时钟边沿控制 D. 可靠性高答题:A.B.C.D.(已提交)参考答案:B问题解析:3.(单选题) 已知JK触发器的输入信号为J1,K0,且触发器的输出初始状态为Q,则在时钟脉冲的作用下该触发器的输出为( )。答题:A.B.C.D.(已提交)参考答案:B问题解析:4.(单选题) 逻辑电路如图5-1所示,A=“1”时,脉冲来到后D触发器( )。A具有计数器功能 B置“0” C置“1” D保持原状态答题:A.B.C.D.(已提交)参考答案:D问题解析:5.(单选题) 逻辑电路如图5-2所示,当A=“0”,B=“1”时,CLK脉冲来到后D触发器( )。A具有计数功能 B保持原状态 C
24、置“0” D置“1”答题:A.B.C.D.(已提交)参考答案:A问题解析:6.(单选题) 时钟信号到来时触发器输出的状态取决于( )。 A. 输入信号 B电路的初始状态 C. 时钟信号 D输入信号和电路的原始状态答题:A.B.C.D.(已提交)参考答案:D问题解析:7.(单选题) 假设JK触发器的现态Q=0,要求次态,则应使( )。AJ=,K=0 BJ=0,K=CJ=1,K= DJ=K=1答题:A.B.C.D.(已提交)参考答案:B问题解析:8.(单选题) T触发器的功能是( )。 A翻转、置“0” B保持、置“1” C置“1”、置“0” D翻转、保持答题:A.B.C.D.(已提交)参考答案:
25、D问题解析:9.(单选题) 设图5-3所示电路的初态,试问加入3个时钟正脉冲后,电路的状态将变为( )。答题:A.B.C.D.(已提交)参考答案:B问题解析:第六章时序逻辑电路1.(单选题) 在下列逻辑电路中,不是组合逻辑电路的有( )。 A译码器 B编码器 C全加器 D寄存器答题:A.B.C.D.(已提交)参考答案:D问题解析:2.(单选题) 某同步时序逻辑电路,若有7个有效循环状态,则至少含有( )个触发器。 A2 B3 C4 D5答题:A.B.C.D.(已提交)参考答案:B问题解析:3.(单选题) 逻辑电路如图6-1所示,该电路的功能为( )。A不能自启动同步五进制加法计数器 B可自启动
26、异步五进制加法计数器C不能自启动异步五进制减法计数器 D可自启动同步五进制减法计数器答题:A.B.C.D.(已提交)参考答案:D问题解析:4.(单选题) 由同步十进制计数器74LS160和门电路组成的计数器电路如图6-2所示。74LS160的功能表和逻辑符号分别如图6-3、图6-4所示。该电路的功能为( )。A8进制减法计数器 B8进制加法计数器C9进制减法计数器 D9进制加法计数器答题:A.B.C.D.(已提交)参考答案:B问题解析:5.(单选题) 由同步十六进制计数器74LS161和门电路组成的计数器电路如图6-5所示。74LS161的功能表和逻辑符号分别如图6-6、图6-7所示。该电路的
27、功能为( )。A11进制加法计数器 B11进制减法计数器C10进制加法计数器 D10进制减法计数器答题:A.B.C.D.(已提交)参考答案:A问题解析:第七章半导体存储器1.(单选题) 快闪存储器(Flash Memory)的主要用途是( )。 A. 存储变量 B. 存储数据 C. 存储程序和变量 D. 存储程序和常量答题:A.B.C.D.(已提交)参考答案:D问题解析:2.(单选题) 以下属于组合逻辑电路的半导体存储器是( )。 A. ROM B. SRAM C. DRAM D. SDRAM答题:A.B.C.D.(已提交)参考答案:A问题解析:3.(单选题) 从数据存储特征来看,寄存器相当于
28、只能存储一组二进制数据的( )。 A. ROM B. Flash Memory C. SRAM D. DRAM答题:A.B.C.D.(已提交)参考答案:C问题解析:4.(单选题) 若存储器容量为512K8位,则地址代码应取( )位。 A. 17 B. 18 C. 19 D. 20答题:A.B.C.D.(已提交)参考答案:C问题解析:5.(单选题) 快闪存储器属于( )器件。 A掩模ROM B可擦写ROM C动态RAM D静态RAM答题:A.B.C.D.(已提交)参考答案:B问题解析:6.(单选题) 以下适于存放掉电不丢失但有时需要修改的固定参数的半导体存储器是( )。 A. PROM B. E
29、EPROM C. SRAM D. DRAM答题:A.B.C.D.(已提交)参考答案:B问题解析:7.(单选题) 数据通过( )存储在存储器中。 A读操作 B启动操作 C写操作 D寻址操作答题:A.B.C.D.(已提交)参考答案:C问题解析:8.(单选题) 下列说法不正确的是( )。 A半导体存储器的基本结构都是由地址译码器、存储矩阵和读写控制电路三大部分构成 BROM的主要特点是在工作电源下可以随机地写入或读出数据 C静态RAM存储单元的主体是由一对具有互为反馈的倒相器组成的双稳态电路 D动态RAM存储单元的结构比静态RAM存储单元的结构简单答题:A.B.C.D.(已提交)参考答案:B问题解析
30、:9.(单选题) 一片256K4的ROM,它的存储单元数和数据线数分别为( )。答题:A.B.C.D.(已提交)参考答案:C问题解析:第八章可编程逻辑器件1.(单选题) 以下不能直接实现时序逻辑电路的器件是( )。 A. ROM B. 时序逻辑型PLA C. CPLD D. FPGA答题:A.B.C.D.(已提交)参考答案:A问题解析:2.(单选题) 可编程逻辑器件的基本特征在于( )。 A通用性强 B其逻辑功能可以由用户编程设定 C可靠性好 D集成度高答题:A.B.C.D.(已提交)参考答案:B问题解析:3.(单选题) 通用阵列逻辑GAL器件的通用性,是指其输出电路的工作模式,可通过对( )
31、进行编程实现。 A输出逻辑宏单元OLMC B与门阵列 C或门阵列 D与门阵列和或门阵列答题:A.B.C.D.(已提交)参考答案:A问题解析:4.(单选题) PLD的开发需要有( )的支持。A硬件和相应的开发软件 B 硬件和专用的编程语言 C开发软件 D专用的编程语言答题:A.B.C.D.(已提交)参考答案:A问题解析:5.(单选题) PAL器件与阵列、或阵列的特点分别为( )。 A.固定、可编程 B.可编程、可编程 C.固定、固定 D.可编程、固定答题:A.B.C.D.(已提交)参考答案:D问题解析:6.(单选题) 产品研制过程中需要不断修改的中、小规模逻辑电路中选用( )最为合适。 APAL
32、 BGAL CEPLD DFPGA答题:A.B.C.D.(已提交)参考答案:B问题解析:7.(单选题) 图8-1所示电路是PAL的一种异或输出结构,其输出Y的最小项之和表达式为( )。答题:A.B.C.D.(已提交)参考答案:A问题解析:第十章脉冲波形的产生和整形1.(单选题) 接通电源后能自动产生矩形波脉冲信号的是( )。 A施密特触发器 B单稳态触发器 CT触发器 D多谐振荡器答题:A.B.C.D.(已提交)参考答案:D问题解析:2.(单选题) 欲得到一个频率高度稳定的矩形波, 应采用( )。 A.计数器 B.单稳态触发器 C.石英晶体多谐振荡器 D.施密特触发器答题:A.B.C.D.(已
33、提交)参考答案:C问题解析:3.(单选题) 将三角波变换为矩形波,需选用( )。 A单稳态触发器 B施密特触发器 C微分电路 D双稳态触发器答题:A.B.C.D.(已提交)参考答案:B问题解析:4.(单选题) 单稳态触发器输出脉冲的宽度取决于( )。 A触发脉冲的宽度 B触发脉冲的幅度 C电源电压的数值 D电路本身的电阻、电容参数答题:A.B.C.D.(已提交)参考答案:D问题解析:5.(单选题) 为了提高对称式多谐振荡器振荡频率的稳定性,最有效的方法是( )。 A提高电阻、电容的精度 B提高电源的稳定度 C接入石英晶体 D保持环境温度不变答题:A.B.C.D.(已提交)参考答案:C问题解析:
34、6.(单选题) 多谐振荡器与单稳态触发器的区别之一是( )。 A前者有2个稳态,后者只有1个稳态 B前者没有稳态,后者有2个稳态 C前者没有稳态,后者只有1个稳态 D两者均只有1个稳态,但后者的稳态需要一定的外界信号维持答题:A.B.C.D.(已提交)参考答案:C问题解析:第十一章 数模和模数转换1.(单选题) 如果用数字系统通过控制直流电动机的电枢电压来控制转速,则需要用到以下电路中的( )。 A. 电压比较器 B. 加法器 C. A/D转换器 D. D/A转换器答题:A.B.C.D.(已提交)参考答案:D问题解析:2.(单选题) 权电阻网络D/A转换器的电路本质为( )。 A由数字量控制的
35、求和放大器 B 电压比较器 C 触发器 D 编码器答题:A.B.C.D.(已提交)参考答案:A问题解析:3.(单选题) 假设单极性3位A/D转换器的参考电压为,采用均匀量化,即,则当输入电压时输出数字量为( )。A 001 B 010 C 011 D 100答题:A.B.C.D.(已提交)参考答案:B问题解析:4.(单选题) 手机的录音功能在录音时需要用到以下电路中的( )。 A. A/D转换器 B. D/A转换器 C. 施密特触发电路 D. 单稳态触发电路答题:A.B.C.D.(已提交)参考答案:A问题解析:5.(单选题) 以下各种A/D转换器电路中转换速度最快的是( )。A并联比较型 B逐
36、次渐近型 C双积分型 D计数型答题:A.B.C.D.(已提交)参考答案:A问题解析:6.(单选题) 8位D/A转换器当输入数字量只有最低位为1时,输出电压为0.02V,若输入数字量为01001100时,其输出电压为( )。 A. 0.76V B. 3.04V C. 1.40V D. 1.52V答题:A.B.C.D.(已提交)参考答案:D问题解析:7.(单选题) 以下ADC中转换速度最慢的是( )。 A并联比较型 B逐次渐近型 C计数型 D双积分型答题:A.B.C.D.(已提交)参考答案:D问题解析:8.(单选题) 某DAC的分辨率约为其满量程的0.4%,则它是一个( )。 A. 8位转换器 B. 10位转换器 C. 12位转换器 D. 16位转换器答题:A.B.C.D.(已提交)参考答案:A问题解析:9.(单选题) D/A转换器的主要参数有( )、转换精度和转换速度。 A分辨率 B输入电阻 C输出电阻 D参考电压答题:A.B.C.D.(已提交)参考答案:A问题解析:10.(单选题) 设8位单极性权电阻网络D/A转换器的参考电压,则输出电压的非零最小值为( )。A1mV B5mV C 19.53mV D50mV答题:A.B.C.D.(已提交)参考答案:C问题解析: