1、English in Electric AutomationSunny Shen4 Digital Electronics prime praim n.上撇号上撇号trigger trig v.引起,触发引起,触发inversion inv:n n.反相,反相,反转反转quadruple kwdrupl adj.四合一四合一fabricate fbrikeit v.制造制造integrated circuit 集成电路集成电路capsule kpsju:l n.封装封装compatible kmptbl adj.兼容的兼容的obsolete bsli:t adj.废弃的废弃的threshold
2、 rehuld n.阀门,阀门,门限门限zener diode 齐纳二极管齐纳二极管adjacent deisnt adj.邻近邻近的,接近的的,接近的arc welding 电弧焊电弧焊intimately intimitli adv.密切地密切地recast ri:k:st v.重做重做bistable circuit 双稳电路双稳电路cutoff kt:f 截止,关闭截止,关闭Vocabulary patriot peitrit,pt-n.爱国者爱国者envision invin v.预见预见alphabet lfbet n.字母表字母表validity vliditi n.正确性正确性
3、proposition .prpzin n.命题命题binary bainri n.二进制二进制nevertheless .nevles conj.然然而而reveal rivi:l v.展现,揭示展现,揭示complement kmplimnt n.补码补码truth table 真值表真值表algebraical adj.代数的代数的trial and error 试错法,试凑法试错法,试凑法mechanism meknizm n.机机械装置,机构械装置,机构elapse ilps v.(时间)流逝(时间)流逝enumerate inju:mreit v.列举列举expire ikspai
4、,eks-v.期满,终期满,终止止brute bru:t adj.僵化的僵化的symmetry simitri n.对称对称label leibl v.为为标号标号equilibria n.平衡平衡lever li:v,lev n.杆,杠杆杆,杠杆latch circuit 锁存电路锁存电路memory memri n.存储器存储器depress dipres v.压下压下set set v.置位置位calculator klkjuleit n.计算器计算器flip-flop flipflp n.触发器触发器glitch glit n.干扰干扰synchronize sikrnaiz v.同步
5、同步leading edge 上升沿上升沿lagging(trailing)edge lgi 下降沿下降沿inhibit inhibit v.禁止禁止hitherto .hitu:adv.迄今,至今迄今,至今toggle tgl v.(来回)切换(来回)切换Impulse impls n.推动力推动力 lever actuated switch杠杆传动开关杠杆传动开关toggle switch:扳钮开关、拨动开关:扳钮开关、拨动开关frequency devider分频器分频器 HTL=high threshold logic:高阈值逻高阈值逻辑、辑、DTL=diode transistor
6、logic:二极管二极管晶体管逻辑、晶体管逻辑、TTL=Transistor-Transistor Logic:晶晶体管体管-晶体管逻辑晶体管逻辑(电路电路)CMOS=Complementary Metal-Oxide-Semiconductor Transistor:互互补金属氧化物半导体补金属氧化物半导体、ECL Emitter-coupled logic:射极耦:射极耦合逻辑合逻辑 vice versa 反之亦然反之亦然make out of 用用.制造出制造出.lower 早期的早期的Gate and Clocked Flip-Flops:门控和门控和钟控触发器钟控触发器 timing
7、 problems定时问题(竞争冒险)定时问题(竞争冒险)cross coupled交叉耦合交叉耦合gating 选通选通,开启开启 gating pulse 选通脉冲选通脉冲 gating signal 选通信号选通信号 coupling capacitors 耦合电容耦合电容A Historical Example.“Listen my children and you s h a l l h e a r /O f t h e m i d n i g h t r i d e o f P a u l Revere”According to Longfellow s poem,Paul Rev
8、ere was sent riding through the New England countryside by a signal from the bell tower of the Old North Church in Boston.“One if by land and two if by sea.That is,one light was to be displayed if the British forces were advancing toward Concord by the road from Boston,and two lights were to be disp
9、layed if they were crossing the Mystic River to take an indirect route.这是一个历史上的例子,这是一个历史上的例子,“听吧,我的孩子们,你们将听吧,我的孩子们,你们将会听到会听到/黑夜里保罗黑夜里保罗里维尔的马蹄声里维尔的马蹄声”朗费罗的诗歌中描述,朗费罗的诗歌中描述,保罗保罗里维尔将根据波士顿老北教堂钟楼的信号骑马越过新英里维尔将根据波士顿老北教堂钟楼的信号骑马越过新英格兰乡间格兰乡间,“一盏灯是陆地,两盏灯是水路一盏灯是陆地,两盏灯是水路”,也就是说,如,也就是说,如果英国军队通过陆地从波士顿开往康珂,就用一盏灯表示;如
10、果英国军队通过陆地从波士顿开往康珂,就用一盏灯表示;如果他们越过神秘河走捷径的话就用两盏灯表示。果他们越过神秘河走捷径的话就用两盏灯表示。难句参考翻译难句参考翻译BackgroundThis is a historical story about the War of Independence of AmericaRelative materials:Road to Revolution.txtRoad to Revolution.mp3The message received by the Patriot was coded in digital form.We would say toda
11、y that the two“bits”of information were conveyed by the code(strictly speaking,two bits could indicate four possible message and would require distinguishable lights,say one red and one white).The first light signaled that the British were advancing.The second light indicated by what route they were
12、 coming.Because only two routes of advance were envisioned,this second bit of information could be interpreted as indicating one of the two routes.爱国者们收到的信号是数字编码的形式,今天我们将说,爱国者们收到的信号是数字编码的形式,今天我们将说,是用编码表示两位信息(严格地说,两位可以显示四种可能的是用编码表示两位信息(严格地说,两位可以显示四种可能的信息,并且要求两种不同的灯,信息,并且要求两种不同的灯,比如比如一盏为红一盏为白)。第一盏为红一盏
13、为白)。第一盏灯表示英国人已经出发,第二盏灯表示他们所走的路径。一盏灯表示英国人已经出发,第二盏灯表示他们所走的路径。因为只有两条可预见的路线,信息的第二位可以解释为指示两因为只有两条可预见的路线,信息的第二位可以解释为指示两条路径中的一条。条路径中的一条。Information can be communicate in digital form if the massage is capable of being defined by a series of yes/no statements.There can be only two states of each variable us
14、ed in conveying the information.Reducing information to a series of yes/no statements might appear to be a severe limitation on this method,but the method is in fact quite powerful.Numbers can be represented in base 2 and the alphabet by a digital code.如果信息可以被定义为一系列的是如果信息可以被定义为一系列的是否状态,那么信息就否状态,那么信息
15、就可以用数字的形式进行通信。每个变量只有两种状态用于表达可以用数字的形式进行通信。每个变量只有两种状态用于表达信息。将信息简化为一系列的是信息。将信息简化为一系列的是否状态似乎是一种严格的限否状态似乎是一种严格的限制,但事实上它却是一种非常有效的方法。数字能以制,但事实上它却是一种非常有效的方法。数字能以2为基数为基数表示,而且字母也可以用它编码。表示,而且字母也可以用它编码。Indeed,any situation with a finite number of outcomes can be reduced to a digital code.Specifically,n digital
16、bits can represent 2n states of possible outcomes.Digital communication takes a well-defined code known to the parties at both ends,as in our historical example.毫无疑问的是,任何具有有限位数字的结果都可以用数字毫无疑问的是,任何具有有限位数字的结果都可以用数字编码表示。明显地,编码表示。明显地,2n数字位可以表示结果的数字位可以表示结果的2n种可能的状态。种可能的状态。像我们的历史上的例子一样,像我们的历史上的例子一样,两端的参与者使
17、用明确定义的编两端的参与者使用明确定义的编码进行通信。码进行通信。That is,it is desirable to broaden the range of values in the regions for 1 and 0 to allow for variations in transistors,power supply voltage,noise that might get mixed in with the signal,and the like.也就是希望扩展也就是希望扩展1和和0区间的有效范围,区间的有效范围,以考虑到晶体管、以考虑到晶体管、电源电压、混杂在信号中的噪声、以
18、及类似因素的变化电源电压、混杂在信号中的噪声、以及类似因素的变化。allow vi 提供可能性,顾及,考虑到某种可能性提供可能性,顾及,考虑到某种可能性The door on a typical elevator has a timer on it which closes the door automatically if no one enters the elevator and pushes a button for another floor.典型的电梯门上有一个定时器,典型的电梯门上有一个定时器,其作用是其作用是当没有人进入当没有人进入电梯,并且按下到其它楼层的按钮时可自动关闭电梯
19、门。电梯,并且按下到其它楼层的按钮时可自动关闭电梯门。This accounts of four of the eight states.这这考虑到考虑到八个状态中的四个。八个状态中的四个。The truth-table method is a brute-force way for describing a binary function.真值表是一种描述二进制功能的真值表是一种描述二进制功能的僵化僵化方法。方法。The NOT S function is represented algebraically by a prime added to the variable or expres
20、sion to be NOTed:S means NOT S.对对S取反的代数表达法是在变量或要取反的表达式上加取反的代数表达法是在变量或要取反的表达式上加撇号:撇号:S表示对表示对S取反。取反。If we were to draw a circuit diagram for such a system,including all the resistors,diodes,transistors,and interconnections,we would face an overwhelming task,and an unnecessary one.The task would be unn
21、ecessary because anyone who read the circuit diagram would in their mind group the components together into standard circuits and think in terms of the“system”functions of the individual gates.如果我们画出这种系统的电路图,包括所有三极管、如果我们画出这种系统的电路图,包括所有三极管、二极管和相互连接,我们将面临的是一个不可能完成的,二极管和相互连接,我们将面临的是一个不可能完成的,而且是不必要的任务,之
22、所以说是不必要,是因为任何读而且是不必要的任务,之所以说是不必要,是因为任何读电路的人都会在心中将这些元器件组织在一起成为标准电电路的人都会在心中将这些元器件组织在一起成为标准电路,路,并且从每个门电路的并且从每个门电路的“系统系统”功能角度来考虑问题。功能角度来考虑问题。第一句中使用了虚拟语气,表示不会有人真的会这么第一句中使用了虚拟语气,表示不会有人真的会这么做。做。What will happen if we connect the output of the two-stage amplifier to its input?Fig.4.16(a)shows the circuit re
23、drawn with this connection made and with turned around to emphasize the symmetry of the resulting circuit.We have also added inputs,which we shall discuss presently.如果我们将两级放大器的输入和输出相连,如果我们将两级放大器的输入和输出相连,将会发生什么呢?图将会发生什么呢?图4.16(a)给出了这样一个)给出了这样一个电路,它为了强调改动后电路的对称性而重新绘电路,它为了强调改动后电路的对称性而重新绘制过。我们还增加了输入端,我们
24、不久将对此加制过。我们还增加了输入端,我们不久将对此加以讨论。以讨论。Mathematically,this connection requires Ui=U0,which defines a straight lines passing through the origin and having a slope of unity.In Fig.4.16(b)we have drawn this line on the amplifier characteristic,which also has to be satisfied.This straight line is not a load
25、 line,but the same reasoning applies here as we followed in thinking about load lines:to satisfy both characteristics,the solution must lie at their intersection(S).从数学上看,这种连接要求从数学上看,这种连接要求Ui=Uo,它定义了一条通过原,它定义了一条通过原点,具有相同斜率的点,具有相同斜率的直线直线,图,图4.16(b)中,我们在放大器特)中,我们在放大器特性中画出了这条直线,而放大特性也应当被满足。这条直线不性中画出了这条
26、直线,而放大特性也应当被满足。这条直线不是负载线,但是我们在考虑负载线时所遵守的同样的是负载线,但是我们在考虑负载线时所遵守的同样的前提前提也适也适合于这里:要满足两种特性,解必须位于它们的交点(合于这里:要满足两种特性,解必须位于它们的交点(S)。)。as we followed in thinking about load lines为状语从为状语从句。句。reasoning:前提:前提follow:遵守,遵守,follow the rules;follow ones instincts.遵守规则;顺从直觉遵守规则;顺从直觉This logic family is useful where
27、 electrical noise is a problem,to prevent moderate noise signals,which might leak into the circuit,from affecting the circuit as valid digital signals.当电噪声成为问题时,这个系列的逻辑器件可用于抑制当电噪声成为问题时,这个系列的逻辑器件可用于抑制适度的进入电路的噪声信号,以避免其成为有效数字信号而适度的进入电路的噪声信号,以避免其成为有效数字信号而影响电路的性能。影响电路的性能。We may accomplish a simpler reali
28、zation by manipulating the expression for D into a more convenient form.通过将表达式通过将表达式D变换为一种更方便的形式可以获得一个变换为一种更方便的形式可以获得一个更简单的(电路)实现方法。更简单的(电路)实现方法。英语中,后置的定语、状语等在翻译时一般应当前置。英语中,后置的定语、状语等在翻译时一般应当前置。D=(T+B)S=(T+B)+S=(T+B)+S In Eq.(4.2)the first form is the same expression for D as in Fig.4.12,except that
29、we NOTed it twice.We do this because we want the final result for D to be primed,that is,to be the NOT of something.This is required if we are to realize the final operation with a NOR or NAND gates.The second form results from using De Morgans theorem to distribute one of the NOTs to the individual
30、 terms.The third form is the same as the second,except that we have removed the double complement from S.方程方程4.2中第一个表达式(步)除了我们取了两次非以中第一个表达式(步)除了我们取了两次非以外,与图外,与图4.12中中D的表达式一样,这么做是因为如果我们要的表达式一样,这么做是因为如果我们要用与用与“非和非和”和和“与或与或”门实现最终的运算的话,我们要将门实现最终的运算的话,我们要将最后的最后的D的结果加的结果加“撇撇”,也就是取反。,也就是取反。第二个表达式来源第二个表达式来源
31、于德摩根定理的应用,以将于德摩根定理的应用,以将“非非”用于单独的各项。用于单独的各项。第三步第三步除了我们从除了我们从S中去掉了双取反号外,与第二步一样。中去掉了双取反号外,与第二步一样。This final form proves convenient for realization with NOR gates.Fig.4.13 shows the realization.Note that we made a NOT out of NOR similar to the way we realized a NOT with a NAND earlier.De Morgans theore
32、m thus leads to a simpler realization.这一最后的表达式能很方便地用或非门实现。注意我们这一最后的表达式能很方便地用或非门实现。注意我们用或非门得到非门的方法与早前用与非门得到非门的方法类用或非门得到非门的方法与早前用与非门得到非门的方法类似,从而德摩根定理导致了更简单的电路实现。似,从而德摩根定理导致了更简单的电路实现。In this section we show how memory is developed in logic circuits and how memory elements increase greatly the possible
33、applications of logic circuits.在这一节中,我们将展示在逻辑电路中存储器如何被在这一节中,我们将展示在逻辑电路中存储器如何被逐逐步引入步引入,以及存储单元如何大大地增加了逻辑电路的应用可,以及存储单元如何大大地增加了逻辑电路的应用可能性。能性。Another problem with the basic R-S flip-flop is the forbidden state at the input.This can be eliminated by ANDing the inputs with the output of the flip-flop,thus
34、blocking one of the inputs,as shown in Fig.4.23.基本基本RS触发器的另一个问题是输入的禁止状态,这可以触发器的另一个问题是输入的禁止状态,这可以通将触发器的输出和输入进行与运算,封锁其中一个输入的方通将触发器的输出和输入进行与运算,封锁其中一个输入的方法来消除,如图法来消除,如图4.23。The symbol for an edge triggered(边缘触发)(边缘触发)flip-flop is shown in Fig.4.22 for both leading and lagging edge triggering.The disting
35、uishing mark for edge triggering is triangle at the clock input.Triggering at the edge of the waveforms limits the time during which the inputs are active and thus server to eliminate glitches.By using circuits that trigger at either the leading or trailing edges(上升或下降沿)(上升或下降沿),the designer can pas
36、s signals in a circuit at two times in each clock cycle.边缘触发触发器,包括上升沿触发和下降沿触发的符号边缘触发触发器,包括上升沿触发和下降沿触发的符号见图见图4.22,边缘触发的区别标志是时钟输入端的三角形。在,边缘触发的区别标志是时钟输入端的三角形。在触发的时间里输入打开,在波形的边缘触发限制了时间,因触发的时间里输入打开,在波形的边缘触发限制了时间,因此减少了干扰。通过在上升沿和下降沿使用电路,设计者可此减少了干扰。通过在上升沿和下降沿使用电路,设计者可以在每一个时钟周期内两次通过信号。以在每一个时钟周期内两次通过信号。The J-
37、K flip-flop thus gives us,in addition to a latched memory of the input,the capacity to“toggle”(A lever-actuated switch,like the ordinary light on-off switch,is called a toggle switch.Thus to toggle means to switch from one state to another)when both inputs are 1.This toggle feature reveals why we mu
38、st use edge triggering for this flip-flop;for if the clock pulse were extended in time,the state would oscillate back and forth and the eventual output would be indeterminent.The toggle mode of the J-K flip-flop is useful in counters and frequency dividers.因此,因此,J-K触发器除了锁存输入之外,当两个输入都为触发器除了锁存输入之外,当两个
39、输入都为1时,给我们带来了时,给我们带来了“切换切换”的能力(切换开关,就像普通的的能力(切换开关,就像普通的灯开关,被称为扳钮开关,这里切换意味着从一个状态到另灯开关,被称为扳钮开关,这里切换意味着从一个状态到另一个状态)。这种切换的特点揭示了为什么我们必须使用边一个状态)。这种切换的特点揭示了为什么我们必须使用边缘触发的原因:因为如果时钟脉冲在时间上延伸,状态将会缘触发的原因:因为如果时钟脉冲在时间上延伸,状态将会往复振荡,最终的输出将是不可预测的。往复振荡,最终的输出将是不可预测的。J-K触发器的切换触发器的切换模式对计数器和分频器非常有用。模式对计数器和分频器非常有用。Timing p
40、roblems in logic circuits can be further eliminated through the use of the master-slave configuration shown in Fig.4.28.In this configuration,two J-K flip-flops are used:the first receives the input state at the trailing edge of the clock pulse and passes that state to the“slave”flip-flop at the lea
41、ding edge of the next clock pulse.Notice that the clock pulse also gates the output of the master flip-flop to ensure that signals will be passed only at the correct time.逻辑电路的定时问题可以进一步通过应用如图逻辑电路的定时问题可以进一步通过应用如图4.28的的主主从结构从结构解决。在这种结构中,应用了两个解决。在这种结构中,应用了两个J-K触发器:第触发器:第一个在时钟脉冲的下降沿接受输入状态,并且在下一个时钟一个在时钟脉冲的下降沿接受输入状态,并且在下一个时钟脉冲的下降沿传送给从触发器。注意时钟脉冲也用于门控主脉冲的下降沿传送给从触发器。注意时钟脉冲也用于门控主触发器的输出以确保信号只在正确的时间传送。触发器的输出以确保信号只在正确的时间传送。