现代CMOS工艺基本流程(共148张)课件.ppt

上传人(卖家):晟晟文业 文档编号:3727920 上传时间:2022-10-07 格式:PPT 页数:148 大小:5.69MB
下载 相关 举报
现代CMOS工艺基本流程(共148张)课件.ppt_第1页
第1页 / 共148页
现代CMOS工艺基本流程(共148张)课件.ppt_第2页
第2页 / 共148页
现代CMOS工艺基本流程(共148张)课件.ppt_第3页
第3页 / 共148页
现代CMOS工艺基本流程(共148张)课件.ppt_第4页
第4页 / 共148页
现代CMOS工艺基本流程(共148张)课件.ppt_第5页
第5页 / 共148页
点击查看更多>>
资源描述

1、第九章第九章 工艺集成工艺集成艺基本流程艺基本流程现代C MO S 工艺第九章 工艺集成艺基本流程1知识回顾n半导体衬底n掺杂n氧化n光刻技术n刻蚀技术n薄膜技术知识回顾半导体衬底2工艺集成工艺集成集成电路的工艺集成:集成电路的工艺集成:运用各类单项工艺技术(外延、氧化、气相沉积、光刻、扩散、运用各类单项工艺技术(外延、氧化、气相沉积、光刻、扩散、离子注入、刻蚀以及金属化等工艺)形成电路结构的制造过程。离子注入、刻蚀以及金属化等工艺)形成电路结构的制造过程。薄膜形成薄膜形成光刻光刻掺杂、刻蚀掺杂、刻蚀工艺集成集成电路的工艺集成:薄膜形成光刻工艺集成工艺集成 形成薄膜:化学反应,形成薄膜:化学反

2、应,PVDPVD,CVDCVD,旋涂,电镀;,旋涂,电镀;光刻:实现图形的过渡转移;光刻:实现图形的过渡转移;改变薄膜:注入,扩散,退火;改变薄膜:注入,扩散,退火;刻蚀:最后图形的转移;刻蚀:最后图形的转移;器件的制备:器件的制备:各种工艺的集成各种工艺的集成 MOSMOS,CMOSCMOS,工艺目的:工艺目的:工艺集成形成薄膜:化学反应,P V D,C V D,旋涂,电镀;刻蚀工艺的选择工艺的选择工艺条件:工艺条件:温度温度,压强压强,时间时间,功率功率,剂量剂量,气体流量气体流量,工艺参数:工艺参数:厚度厚度,介电常数介电常数,应力应力,浓度浓度,速度速度,器件参数器件参数:阈值电压阈值

3、电压,击穿电压击穿电压,漏电流漏电流,增益增益,工艺的选择工艺条件:工艺参数:器件参数:5一、集成电路中器件的隔离一、集成电路中器件的隔离 由于MOSFET的源、漏与衬底的导电类型不同,所以本身就是被PN结所隔离,即自隔离(self-isolated);MOSFETMOSFET晶体管是自隔离,可有较高的密度,但邻近的器件会有寄生效应;一、集成电路中器件的隔离由于MO S F E T 的源、漏与衬底的导电LOCOS 隔离隔离希望场区的V VT T大,保证寄生MOSFETMOSFET的电流小于1pA1pA;增加场区V VT T 的方法:场氧化层增厚:栅氧化层的7-107-10倍;增加场氧化区下面掺

4、杂浓度(Channel-Stop ImplantChannel-Stop Implant,沟道阻断注入);L O C O S 隔离希望场区的V T 大,保证寄生MO S F E T 的电流LOCOS隔离工艺隔离工艺氮化硅氮化硅P型型衬底衬底p+p+P型型衬底衬底氮化硅氮化硅p+p+SiO2L O C O S 隔离工艺氮化硅P 型衬底p+p+P 型衬底氮化硅p+pLOCOS隔离工艺Birds BeakL O C O S 隔离工艺B i r d s B e a k 9二、金属化与多层互连 金属及金属性材料在集成电路技术中的应用被称为金属化。金属及金属性材料在集成电路技术中的应用被称为金属化。按其在

5、集成电路中的功能划分,按其在集成电路中的功能划分,金属材料可分为三大类:金属材料可分为三大类:MOSFET栅电极材料:栅电极材料:早期早期nMOS集成电路工艺中使用较多的是集成电路工艺中使用较多的是铝栅铝栅,目前目前CMOS集成电路工艺技术中最常用的是集成电路工艺技术中最常用的是多晶硅栅多晶硅栅。互连材料:互连材料:将芯片内的各独立元器件连接成具有一定功能的电路模块。将芯片内的各独立元器件连接成具有一定功能的电路模块。铝铝是广泛使用的互连金属材料,目前在是广泛使用的互连金属材料,目前在ULSI中,中,铜铜互连金属材料得到了越来互连金属材料得到了越来越广泛的运用。越广泛的运用。二、金属化与多层互

6、连 金属及金属性材料在集成电路技 接触材料:直接与半导体接触,并提供与外部相连的连接点。铝是一种常用的接触材料,但目前应用较广泛的接触材料是硅化物,如铂硅(PtSi)和钴硅(CoSi2)等。集成电路中使用的金属材料,除了常用的金属如Al,Cu,Pt,W等以外,还包括重掺杂多晶硅、金属硅化物、金属合金等金属性材料。接触材料:直接与半导体接触,并提供与外部相连的连接点。铝是2.1、集成电路对金属化材料特性的要求 与与n+,p+硅或多晶硅能够硅或多晶硅能够形成欧姆接触形成欧姆接触,接触电阻小;,接触电阻小;长时期在较高电流密度负荷下,长时期在较高电流密度负荷下,抗电迁移抗电迁移性能要好;性能要好;与

7、绝缘体(如与绝缘体(如SiO2)有良好的)有良好的附着性附着性;耐腐蚀耐腐蚀;易于淀积和刻蚀易于淀积和刻蚀;易于键合易于键合,而且键合点能经受长期工作;,而且键合点能经受长期工作;多层互连要求多层互连要求层与层之间绝缘性好层与层之间绝缘性好,不互相渗透和扩散。,不互相渗透和扩散。2.1、集成电路对金属化材料特性的要求1 2 1.1 铝是一种经常被采用的金属互连材料,主要优点是铝是一种经常被采用的金属互连材料,主要优点是:在室温下的电阻率仅为在室温下的电阻率仅为2.7cm;与与n+、p+硅或多晶硅的欧姆接触电阻可低至硅或多晶硅的欧姆接触电阻可低至10-6/cm2;与硅和磷硅玻璃的附着性很好;与硅

8、和磷硅玻璃的附着性很好;经过短时间热处理后,与经过短时间热处理后,与SiO2、Si3N4等绝缘层的黏附性很好;等绝缘层的黏附性很好;易于淀积和刻蚀。易于淀积和刻蚀。金属铝膜的制备方法 铝应用于集成电路中的互连引线,主要是采用铝应用于集成电路中的互连引线,主要是采用溅射方法制备溅射方法制备,淀积速率快、厚度均,淀积速率快、厚度均匀、台阶覆盖能力强。匀、台阶覆盖能力强。2.1.1 铝铝 1.1 铝是一种经常被采用的金属互连材料,主要优点是Al/Si接触中的几个物理现象接触中的几个物理现象 (1)Si在在Al中的扩散中的扩散 Si在在Al中的溶解度比较高,中的溶解度比较高,在在Al与与Si接触处,接

9、触处,在退火过程中,会有在退火过程中,会有大量大量的的Si原子溶到原子溶到Al中中。溶解溶解量量不仅与退火温度下的溶解度有关不仅与退火温度下的溶解度有关,还与还与Si在在Al中中的扩散情况有关。的扩散情况有关。在在400-500退火温度范围内,退火温度范围内,Si在在Al薄膜中的扩散系数比在晶体薄膜中的扩散系数比在晶体Al中大中大40倍。这是因为倍。这是因为Al薄膜通常为多晶,杂质在晶界的扩散系数远大于在晶粒内薄膜通常为多晶,杂质在晶界的扩散系数远大于在晶粒内的扩散系数。的扩散系数。A l/S i 接触中的几个物理现象 (1)S i 在A l 中的(2)Al与与SiO2的反应的反应Al与与Si

10、O2反应对于反应对于Al在集成电路中的应用十分重要:在集成电路中的应用十分重要:Al与与Si接触时,可以接触时,可以“吃吃”掉掉Si表面的自然氧化层,使表面的自然氧化层,使Al/Si的欧的欧姆接触电阻降低;姆接触电阻降低;Al与与SiO2的作用改善了集成电路中的作用改善了集成电路中Al引线与下面引线与下面SiO2的黏附性。的黏附性。3222343OAlSiAlSiO(2)A l 与S i O 2 的反应在多晶硅表面生长薄氧化层厚度比较厚,用于阻挡离子注入因此在Cu互连集成工艺中,向通孔和沟槽中填充Cu的工艺,目前普遍采用的是具有良好台阶覆盖性、高淀积速率的电镀或化学镀的方法。90年代中:ICP

11、的出现促进体硅工艺的快速发展Silicon Epi Layer P-W Contact PlugW Via PlugSilicon Epi Layer P-Silicon Epi Layer P-采用CMOS技术可以将成对的金属氧化物半导体场效应晶体管(MOSFET)集成在一块硅片上。Channel LengthSilicon Substrate P+Trench OxideSacrificial Oxide改变薄膜:注入,扩散,退火;Silicon Epi Layer P-Al/Si接触中的尖楔现象接触中的尖楔现象宽度为w,厚度为d的铝引线,与硅接触的接触孔面积为A,如图所示。尖楔现象:尖楔

12、现象:由于硅在铝中的溶解度较大,在由于硅在铝中的溶解度较大,在Al/Si接触中,接触中,Si在在Al膜的晶粒膜的晶粒间界中快间界中快速扩散离开接触孔的同时,速扩散离开接触孔的同时,Al也会向接触孔内运动、填充因也会向接触孔内运动、填充因Si离开而留下的空间。离开而留下的空间。如果如果Si在接触孔内不是均匀消耗,在接触孔内不是均匀消耗,Al就会在某些接触点,像尖钉一样楔进就会在某些接触点,像尖钉一样楔进Si衬底中衬底中去,如果尖楔深度大于结深,就会使去,如果尖楔深度大于结深,就会使pn结失效,这种现象就是结失效,这种现象就是Al/Si接触中的尖楔现象。接触中的尖楔现象。在多晶硅表面生长薄氧化层A

13、 l/S i 接触中的尖楔现象宽度为w,1、Al-Si合金 金属化引线 为了解决Al的尖楔问题,在纯Al中加入硅至饱和,形成Al-Si合金,代替纯Al作为接触和互连材料。但是,在较高合金退火温度时溶解在Al中的硅,冷却过程中又从Al中析出。硅从Al-Si合金薄膜中析出是Al-Si合金在集成电路中应用的主要限制:2、铝-掺杂多晶硅双层金属化结构 淀积铝薄膜之前,先淀积一层重磷或重砷掺杂的多晶硅薄膜,构成Al-重磷(砷)掺杂多晶硅双层金属化结构。Al-掺杂多晶硅双层金属化结构已成功地应用于nMOS工艺中。3、铝-阻挡层结构在铝与硅之间淀积一个薄金属层,替代重磷掺杂多晶硅层,阻止铝与硅之间的作用,从

14、而抑制Al尖楔现象。这层金属称为阻挡层。为了形成好的欧姆接触,一般采用双层结构,硅化物作为欧姆接触,TiN、TaN或WN作为阻挡层。Al/Si接触中的改进 1、A l-S i 合金 金属化引线A l/S i 接触中的改进作为互连材料 Cu的性质与铝不同的性质与铝不同,不能采用传统的以铝作为互连材料的不能采用传统的以铝作为互连材料的布布线工艺。以线工艺。以Cu作为互作为互连连的的集成技术是集成技术是IC制造技术进入到制造技术进入到0.18m及其以下时代必须面对及其以下时代必须面对的的挑战之一。挑战之一。对以对以Cu作为互连的工艺来说,目前被人们看好并被普遍采用作为互连的工艺来说,目前被人们看好并

15、被普遍采用的的技术方案是技术方案是双大马士双大马士革革(Dual Damascene)(双双镶嵌镶嵌)工艺工艺。主要特点主要特点:对任何一层进行对任何一层进行互连材料淀积互连材料淀积的同时的同时,也对该层与下层,也对该层与下层之间之间的的通孔通孔(Via)进行填充进行填充,而而CMP平整平整化工艺只对导电金属层材料进行化工艺只对导电金属层材料进行。与传统的互连工艺相与传统的互连工艺相比,比,工艺工艺步骤得到简化,工艺成本也相应降低。步骤得到简化,工艺成本也相应降低。作为互连材料 C u 的性质与铝不同,不能采用传统的以铝作 利用溅射和利用溅射和CVD方法对沟槽和通孔进行金属方法对沟槽和通孔进行

16、金属Cu的填充淀积时,容易形成孔洞,的填充淀积时,容易形成孔洞,抗电迁移能力差。因此在抗电迁移能力差。因此在Cu互连集成工艺中,向通孔和沟槽中填充互连集成工艺中,向通孔和沟槽中填充Cu的工艺,的工艺,目前普遍采用的是目前普遍采用的是具有良好台阶覆盖性、高淀积速率的电镀或化学镀的方法具有良好台阶覆盖性、高淀积速率的电镀或化学镀的方法。电镀法电镀法 在电镀法填充在电镀法填充Cu的工艺中,一般是采用的工艺中,一般是采用CuSO4与与H2SiO4的混合溶液的混合溶液作为电镀液,硅作为电镀液,硅片与外电源的负极相接,通电后片与外电源的负极相接,通电后电镀液中的电镀液中的Cu2+由于受到负电极的作用被由于

17、受到负电极的作用被Cu籽晶层籽晶层吸引,从而实现了吸引,从而实现了Cu在籽晶层上的淀积在籽晶层上的淀积。为了保证高可靠性、高产率及低电阻的通孔淀积,为了保证高可靠性、高产率及低电阻的通孔淀积,通孔的预清洁工艺通孔的预清洁工艺、势垒层和籽势垒层和籽晶层的淀积工艺晶层的淀积工艺,通常需要在不中断真空的条件下、,通常需要在不中断真空的条件下、在同一个淀积系统中完成在同一个淀积系统中完成。利用溅射和C V D 方法对沟槽和通孔进行金属C u 的填充淀 化学镀与电镀工艺不同的是无需外接电源,它是化学镀与电镀工艺不同的是无需外接电源,它是通过金属离子、还原剂、复合通过金属离子、还原剂、复合剂、剂、pH调节

18、剂等在需要淀积的表面进行电化学反应实现调节剂等在需要淀积的表面进行电化学反应实现Cu的淀积的淀积。Cu-CVD工艺工艺 尽管利用尽管利用CVD方法向通孔和沟槽中填充方法向通孔和沟槽中填充Cu,可靠性比较差,但与电镀或化学镀工,可靠性比较差,但与电镀或化学镀工艺相比,采用艺相比,采用CVD方法与方法与CMOS工艺有更好的工艺兼容性。工艺有更好的工艺兼容性。因此,优化因此,优化Cu-CVD工艺,发展无空洞的厚膜淀积工艺,是工艺,发展无空洞的厚膜淀积工艺,是Cu-CVD工艺的一工艺的一个重要研究内容。个重要研究内容。化学镀与电镀工艺不同的是无需外接电源,它是通过金属离现代C MO S 工艺基本流程(

19、共1 4 8 张)课件三、平坦化 在集成电路制造过程中,经过多步加工工艺以后,硅片表面已经很不平整,特在集成电路制造过程中,经过多步加工工艺以后,硅片表面已经很不平整,特别是在金属化引线孔边缘处会形成很高的台阶。别是在金属化引线孔边缘处会形成很高的台阶。台阶的存在将会影响淀积薄膜的覆盖效果,在底角处,薄膜有可能淀积不到,使金台阶的存在将会影响淀积薄膜的覆盖效果,在底角处,薄膜有可能淀积不到,使金属化引线发生断路,从而引起整个集成电路失效。台阶还可能导致薄膜淀积生长过程属化引线发生断路,从而引起整个集成电路失效。台阶还可能导致薄膜淀积生长过程中形成空洞。中形成空洞。随着互连层数的增加和工艺特征尺

20、寸的缩小,对硅片表面平整度的要求也越来超高,随着互连层数的增加和工艺特征尺寸的缩小,对硅片表面平整度的要求也越来超高,金属层和介质层都需要进行平坦化处理,以减小或消除台阶的影响,改善台阶覆金属层和介质层都需要进行平坦化处理,以减小或消除台阶的影响,改善台阶覆盖的效果。盖的效果。三、平坦化 在集成电路制造过程中,经过多步加工工艺以 可以采用一些简单的方法改善硅片表面的平整度。可以采用一些简单的方法改善硅片表面的平整度。例如,对真空蒸发来说,改善台阶覆盖的方法,是使用例如,对真空蒸发来说,改善台阶覆盖的方法,是使用行星旋转式真空淀积装行星旋转式真空淀积装置,置,通过蒸发源和衬底相对方向的连续改变,

21、有效地消除蒸发死角,从而增加通过蒸发源和衬底相对方向的连续改变,有效地消除蒸发死角,从而增加淀积率的均匀性。淀积率的均匀性。也可采用也可采用磷硅玻璃磷硅玻璃(PSG)或硼磷硅玻璃或硼磷硅玻璃(BPSG)回流回流,使锐利的台阶变得平滑,使锐利的台阶变得平滑,大大改善台阶覆盖状况。大大改善台阶覆盖状况。可以采用一些简单的方法改善硅片表面的平整度。2 3 图图(a)是没有平坦化图形;是没有平坦化图形;图图(b)是第一类平坦化技术,是第一类平坦化技术,只是使只是使锐利的台阶改变为平滑,台阶高度锐利的台阶改变为平滑,台阶高度没有减小没有减小;图图(c)是第二类平坦化技术,是第二类平坦化技术,可以使可以使

22、锐利的台阶变为平滑,同时台阶高度锐利的台阶变为平滑,同时台阶高度减小。减小。通过再淀积一层通过再淀积一层半平坦化的介质层半平坦化的介质层作为覆盖层作为覆盖层,即可达到这种效果,即可达到这种效果,如在多晶硅上淀积如在多晶硅上淀积BPSG;平坦化技术平坦化技术 图(a)是没有平坦化图形;平坦化技术 图图(d)是第三类平坦化技术,是使是第三类平坦化技术,是使局域达到完全平坦化局域达到完全平坦化,使用牺牲层,使用牺牲层技术可以实现局域完全平坦化;技术可以实现局域完全平坦化;图图(e)是第四类平坦化技术,是第四类平坦化技术,是整个硅片表面平坦化,化学是整个硅片表面平坦化,化学机械抛光机械抛光(CMP)方

23、法就是可实现方法就是可实现整个硅片平坦化的方法。整个硅片平坦化的方法。图(d)是第三类平坦化技术,是使局域达到完全平坦化,使用牺四、CMOS工艺 CMOS,全称Complementary Metal Oxide Semiconductor,即互补金属氧化物半导体,是一种大规模应用于集成电路芯片制造的原料。采用CMOS技术可以将成对的金属氧化物半导体场效应晶体管(MOSFET)集成在一块硅片上。四、C MO S 工艺 C MO S,全称C o m p l eSilicon Substrate P+2um725umSilicon Epi Layer P选择衬底 晶圆的选择 掺杂类型(N或P)电阻率

24、(掺杂浓度)晶向 高掺杂(P+)的Si晶圆 低掺杂(P)的Si外延层S i l i c o n S u b s t r a t e P+2 u m 7 2 5 uSilicon Substrate P+Silicon Epi Layer P Pad Oxide热氧化 热氧化 形成一个SiO2薄层,厚度约20nm 高温,H2O或O2气氛 缓解后续步骤形成的Si3N4对Si衬底造成的应力S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-Silicon NitrideSi3

25、N4淀积 Si3N4淀积 厚度约250nm 化学气相淀积(CVD)作为后续CMP的停止层S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-Silicon NitridePhotoresist光刻胶成形 光刻胶成形 厚度约0.51.0um 光刻胶涂敷、曝光和显影 用于隔离浅槽的定义S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-Silicon

26、 NitridePhotoresistSi3N4和SiO2刻蚀 Si3N4和SiO2刻蚀 基于氟的反应离子刻蚀(RIE)S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-Silicon NitridePhotoresistTransistor Active AreasIsolation Trenches隔离浅槽刻蚀 隔离浅槽刻蚀 基于氟的反应离子刻蚀(RIE)定义晶体管有源区S i l i c o n S u b s t r a t e P+S i l i c o n

27、 ESilicon Substrate P+Silicon Epi Layer P-Silicon NitrideTransistor Active AreasIsolation Trenches除去光刻胶 除去光刻胶 氧等离子体去胶,把光刻胶成分氧化为气体S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-Silicon NitrideFuture PMOS TransistorSilicon DioxideFuture NMOS TransistorNo curre

28、nt can flow through here!SiO2淀积 SiO2淀积 用氧化物填充隔离浅槽 厚度约为0.51.0um,和浅槽深度和几何形状有关 化学气相淀积(CVD)S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-Silicon NitrideFuture PMOS TransistorFuture NMOS TransistorNo current can flow through here!化学机械抛光 化学机械抛光(CMP)CMP除去表面的氧化层 到S

29、i3N4层为止S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-Future PMOS TransistorFuture NMOS Transistor除去Si3N4 除去Si3N4 热磷酸(H3PO4)湿法刻蚀,约180S i l i c o n S u b s t r a t e P+S i l i c o n ETrench OxideCross SectionBare Silicon平面视图 完成浅槽隔离(STI)T r e n c h O x i d e C

30、 r o s s S e c t i o n B a r e Silicon Substrate P+Silicon Epi Layer P-Future PMOS TransistorFuture NMOS TransistorPhotoresist光刻胶成形 光刻胶成形 厚度比较厚,用于阻挡离子注入 用于N-阱的定义S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-Future NMOS TransistorPhotoresistN-WellPhosphorous

31、(-)Ions磷离子注入 磷离子注入 高能磷离子注入 形成局部N型区域,用于制造PMOS管S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-Future NMOS TransistorN-Well除去光刻胶S i l i c o n S u b s t r a t e P+S i l i c o n EPhotoresistSilicon Substrate P+Silicon Epi Layer P-Future NMOS TransistorN-Well光刻胶成形

32、 光刻胶成形 厚度比较厚,用于阻挡离子注入 用于P-阱的定义P h o t o r e s i s t S i l i c o n S u b s t r a t e Silicon Substrate P+Silicon Epi Layer P-PhotoresistN-WellBoron(+)IonsP-Well 硼离子注入 高能硼离子注入 形成局部P型区域,用于制造NMOS管硼离子注入S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-N-WellP-Well除去

33、光刻胶S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-P-WellN-Well退火 退火 在6001000的H2环境中加热 修复离子注入造成的Si表面晶体损伤 注入杂质的电激活 同时会造成杂质的进一步扩散 快速加热工艺(RTP)可以减少杂质的扩散S i l i c o n S u b s t r a t e P+S i l i c o n ETrench OxideN-WellP-WellCross Section 完成N-阱和P-阱平面视图T r e n c h

34、O x i d e N-We l l P-We l l C r o sSilicon Substrate P+Silicon Epi Layer P-P-WellN-Well Sacrificial Oxide牺牲氧化层生长 牺牲氧化层生长 厚度约25nm 用来捕获Si表面的缺陷S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-P-WellN-Well除去牺牲氧化层 除去牺牲氧化层 HF溶液湿法刻蚀 剩下洁净的Si表面S i l i c o n S u b s t r

35、 a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-P-WellN-Well Gate Oxide栅氧化层生长 栅氧化层生长 工艺中最关键的一步 厚度210nm 要求非常洁净,厚度精确(1)用作晶体管的栅绝缘层S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-P-WellN-WellPolysilicon多晶硅淀积 多晶硅淀积 厚度150300nm 化学气相淀积(CVD)S i l i c o

36、 n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-P-WellN-WellPhotoresistChannel LengthPolysilicon光刻胶成形 光刻胶成形 工艺中最关键的图形转移步骤 栅长的精确性是晶体管开关速度的首要决定因素 使用最先进的曝光技术深紫外光(DUV)光刻胶厚度比其他步骤薄S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-P-WellN

37、-WellPhotoresistChannel Length多晶硅刻蚀 多晶硅刻蚀 基于氟的反应离子刻蚀(RIE)必须精确的从光刻胶得到多晶硅的形状S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-P-WellN-Well Gate Oxide Poly Gate Electrode除去光刻胶S i l i c o n S u b s t r a t e P+S i l i c o n ETrench OxideN-WellP-WellCross SectionPol

38、ysilicon平面视图 完成栅极T r e n c h O x i d e N-We l l P-We l l C r o sSilicon Substrate P+Silicon Epi Layer P-P-WellN-Well Gate Oxide Poly Gate Electrode Poly Re-oxidation多晶硅氧化 多晶硅氧化 在多晶硅表面生长薄氧化层 用于缓冲隔离多晶硅和后续步骤形成的Si3N4S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P

39、-P-WellN-WellPhotoresist光刻胶成形 光刻胶成形 用于控制NMOS管的衔接注入S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-P-WellN-WellPhotoresistArsenic(-)IonsN TipNMOS管衔接注入 NMOS管衔接注入 低能量、浅深度、低掺杂的砷离子注入 衔接注入用于削弱栅区的热载流子效应S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substra

40、te P+Silicon Epi Layer P-P-WellN-WellN Tip除去光刻胶S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-P-WellN-WellPhotoresistN Tip光刻胶成形 光刻胶成形 用于控制PMOS管的衔接注入S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-P-WellN-WellPhotoresi

41、stBF2(+)IonsN TipP Tip PMOS管衔接注入 低能量、浅深度、低掺杂的BF2+离子注入 衔接注入用于削弱栅区的热载流子效应PMOS管衔接注入S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-P-WellN-WellN TipP Tip除去光刻胶S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-P-WellN-WellSil

42、icon NitrideThinner HereThicker HereN TipP TipP TipSi3N4淀积 Si3N4淀积 厚度120180nm CVDS i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-P-WellN-WellSpacer SidewallN TipP TipP TipSi3N4刻蚀 Si3N4刻蚀 水平表面的薄层Si3N4被刻蚀,留下隔离侧墙 侧墙精确定位晶体管源区和漏区的离子注入 RIES i l i c o n S u b s t r

43、a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-P-WellN-WellPhotoresistN TipP Tip光刻胶成形 光刻胶成形 用于控制NMOS管的源/漏区注入S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-P-WellN-WellPhotoresistArsenic(-)IonsN+DrainN+SourceP TipNMOS管源/漏注入 NMOS管源/漏注入 浅深度、重掺杂的

44、砷离子注入,形成了重掺杂的源/漏区 隔离侧墙阻挡了栅区附近的注入S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-P-WellN-WellN+DrainN+SourceP Tip除去光刻胶S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-P-WellN-WellN+DrainN+SourcePhotoresistP Tip光刻胶成形 光刻胶成

45、形 用于控制PMOS管的源/漏区注入S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-P-WellN-WellBF2(+)IonsPhotoresistN+DrainN+SourceP+SourceP+DrainPMOS管源/漏注入 PMOS管源/漏注入 浅深度、重掺杂的BF2+离子注入,形成了重掺杂的源/漏区 隔离侧墙阻挡了栅区附近的注入S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrat

46、e P+Silicon Epi Layer P-P-WellN-WellN+DrainN+SourceP+SourceP+DrainLightly Doped“Tips”除去光刻胶和退火 除去光刻胶和退火 用RTP工艺,消除杂质在源/漏区的迁移S i l i c o n S u b s t r a t e P+S i l i c o n ETrench OxidePolysiliconCross SectionN-WellP-WellN+Source/DrainP+Source/DrainSpacer平面视图 完成晶体管源/漏极,电子器件形成T r e n c h O x i d e P o

47、l y s i l i c o n C r o s s SSilicon Substrate P+Silicon Epi Layer P-P-WellN-WellN+DrainN+SourceP+DrainP+Source除去表面氧化物 除去表面氧化物 在HF溶液中快速浸泡,使栅、源、漏区的Si暴露出来S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-P-WellN-WellN+DrainN+SourceP+DrainP+SourceTitaniumTi淀积 Ti淀积

48、 厚度2040nm 溅射工艺 Ti淀积在整个晶圆表面S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-P-WellN-WellN+DrainN+SourceP+DrainP+SourceTitanium SilicideUnreacted TitaniumTiSi2形成 TiSi2形成 RTP工艺,N2气氛,800 在Ti和Si接触的区域,形成TiSi2其他区域的Ti没有变化称为自对准硅化物工艺(Salicide)S i l i c o n S u b s t r a

49、 t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-P-WellN-WellN+DrainN+SourceP+DrainP+SourceTitanium SilicideTi刻蚀 Ti刻蚀 NH4OH+H2O2湿法刻蚀 未参加反应的Ti被刻蚀 TiSi2保留下来,形成Si和金属之间的欧姆接触S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-P-WellN-WellN+DrainN+SourceP+

50、DrainP+SourceBPSGBPSG淀积 硼磷硅玻璃(BPSG)淀积 CVD,厚度约1um SiO2并掺杂少量硼和磷 改善薄膜的流动性和禁锢污染物的性能 这一层绝缘隔离器件和第一层金属S i l i c o n S u b s t r a t e P+S i l i c o n ESilicon Substrate P+Silicon Epi Layer P-P-WellN-WellN+DrainN+SourceP+DrainP+SourceBPSGBPSG抛光 硼磷硅玻璃(BPSG)抛光 CMP 在BPSG层上获得一个光滑的表面S i l i c o n S u b s t r a t

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 办公、行业 > 各类PPT课件(模板)
版权提示 | 免责声明

1,本文(现代CMOS工艺基本流程(共148张)课件.ppt)为本站会员(晟晟文业)主动上传,163文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。
2,用户下载本文档,所消耗的文币(积分)将全额增加到上传者的账号。
3, 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(发送邮件至3464097650@qq.com或直接QQ联系客服),我们立即给予删除!


侵权处理QQ:3464097650--上传资料QQ:3464097650

【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。


163文库-Www.163Wenku.Com |网站地图|