1、11.对应于图(a)(b)所示的各种情况,分别画出输出Y的波形。2.按照要求化简。1)用布尔代数2)用卡诺图3试分析如图所示电路的逻辑功能,写出输出函数Y的表达式。CABCBBCAACYDCACBADCDCAABDABCY2)7,5,3,0(m)15,11,9,7,2,1(m4试用四选一数据选择器产生逻辑函数。(仅限用该数据选择器若干和逻辑门若干)(1)Y=AB (2)Y=(3)Y=5.根据图中所示电路和波形,画出Q和D端的波形。设Q的初态为0。3CCABCCABBBACY)(1.2.DCAY43.CDABY4.500672设计一个半加器电路(要求:列出真值表,写出逻辑式,画出逻辑电路)。1写
2、出图(a)、图(b)电路的逻辑函数表达式,并将结果化为最简与或表达式的形式。83试分析图中所示计数器电路。(1)写出驱动方程和状态方程;(2)假设初始状态Q2Q1Q0=000,试画出状态转换图,并判断它是几进制计数器;(3)判断能否自启动。4由TTL与非门和二极管D组成的施密特触发器电路如图所示,已知与非门输出的高、低电平为VOH,VOL,阈值电压为VT,二极管的导通电压为VD。试写出电路的正、负触发电压VT+、VT和回差电压V的计算公式。95如图所示的无符号8位二进制码DAC,当输入的二进制码d7d6d5d4 d3d2d1d0=100000 00时,试求输出的电压vO。6.分析如图所示由55
3、5定时器构成的多谐振荡器。1)若R1=20K,R2=10K,C=2000pF,计算其振荡周期;2)若要产生占空比为50%的方波,R1和R2的关系如何?84351267555R1R2+UCCuCo10BABABABAABBABAABBABAz)(11.CBACBAz22.BABASBAC113.(1)驱动方程:1,020KQJ111 KJ1,2102KQQJ 状态方程:nnnQQQ0210nnQQ111nnnnQQQQ01212时钟方程:CPCPCP2001QCP(2)状态转换图五进制计数器(3)能够自启动。1222RVVIOLTR12RRVVVVVOLTDTT12RRVVVVOLTD解:由于解
4、:由于 V=VT+VT稳态稳态1:当:当vI=0 时,门时,门G1输出高电平,门输出高电平,门G2输出低电平,输出低电平,VO=0稳态稳态2:随:随vI上升,上升,vA也上升,当也上升,当vA升至升至VT时,时,G1开,门开,门G1输出低电平,输出低电平,G2关,关,VO=1为电路稳态为电路稳态2。在在 vA=VT瞬间,输入电压瞬间,输入电压vI应为应为 vI=IR1R1+VD+vA因因 vA接近接近VT时,流入时,流入G1门的电流门的电流IIH很小,所以很小,所以 IR1 IR2而而 则可得则可得 vI继续上升,继续上升,VO状态不受影响。而当状态不受影响。而当vI下降至接近下降至接近VT时
5、,时,G1门关,门关,G2门开,门开,VO返回稳态返回稳态1为为0的状态。由此得的状态。由此得VT值应为值应为 VT=VT回差电压回差电压V的计算公式的计算公式 13-5V22)2/(ii708REFFOREFiVdVRiv输出模拟电压量:5.2ln00lnln212121)CR(R VVCR VVVVCR ttTTTTCCTCC6.=41.59kHz%50211RRRq21RR 141.十进制计数器74160构成的计数器电路如图所示,试分析该电路是几进制计数器,画出状态转换图。74160的功能表见下表。157进制加法计数器 16CT2CD1QQ121CP2试分析图中电路。(1)写出驱动方程和
6、状态方程;(2)假设初始状态Q2Q1=00,试画出状态转换图;(3)分析电路功能。CD2CD1QQ12XZ&cp171221QCPT,CPCPQD111,0 0 x 0 10 1 1 01 0 x 1 11 1 0 0现态 时钟 次态Q2 Q1 C2 C1 Q2(n+1)Q1(n+1)212QQn111QQn异步4进制加计数器 00 01 10 11 18CPQCPQD1222,CPCPQD121,0 0 x 0 1 00 1 1 1 01 0 x 1 0 01 1 0 0 1现态 时钟 次态 输出Q2 Q1 C2 C1 Q2(n+1)Q1(n+1)Z212QQn211QQn异步3进制加计数器
7、,不能自启动CPQQZ12 00 01 11 10/0/0/1/0193.已知四位二进制同步可逆计数器T4193。用其构成模11减法计数器和模10加法计数器。QAQB QCQDCPDCPUT4193LD A B C DQCBQCC Cr引脚名称功能输入端CrLDD、C、B、ACPUCPD异步清零异步预置预置初始值累加计数脉冲累减计数脉冲输出端QD QCQBQAQCBQCC计数值进位输出借位输出逻辑图引脚功能表20QAQB QCQDCPDCPUT4193LD A B C DQCBQCC Cr11CP&QAQB QCQDCPDCPUT4193LD A B C DQCBQCC Cr1 1 1 11C
8、P 1&0起始置位214.用D触发器作为存储元件设计一个模5计数器。该计数器在X控制下实现加1、加2计数器。当X=0时,计数规律为000001010011100000;当X=1时,计数规律为000010100001011000。(要求:(1)画出状态转移真值表(即激励表)(2)写出激励方程(3)检查能否自启动,并画出逻辑图。220 0 0 0 0 0 10 0 0 1 0 1 00 0 1 0 0 1 10 0 1 1 1 0 0 0 1 0 0 0 0 0输入 现态 次态x y2 y1 y0 y2(n+1)y1(n+1)y0(n+1)1 0 0 0 0 1 01 0 1 0 1 0 01 1
9、 0 0 0 0 11 0 0 1 0 1 1 1 0 1 1 0 0 0Xy2y1y000000101111000000 x0 x11101xx00 xx10101)1(2yxyyyxyn23Xy2y1y000000101111000101x1x11100 xx01xx0011201)1(1yyyyxyyxynXy2y1y000000101111010010 x1x11100 xx01xx020102)1(0 xyyyxyyxyn240 1 0 1 0 1 00 1 1 0 0 1 00 1 1 1 1 0 0输入 现态 次态x y2 y1 y0 y2(n+1)y1(n+1)y0(n+1)1
10、 1 0 1 0 1 11 1 1 0 1 0 11 1 1 1 0 0 10101)1(2yxyyyxyn011201)1(1yyyyxyyxyn20102)1(0 xyyyxyyxyn可以自启动。251.数制转换。1)将(2FC.5)16和(1011011.11)2转换为十进制数;2)将(46.0625)10转换为二进制和十六进制数。2.求图所示电路中F 的逻辑表达式,化简成最简与或式,列出真值表,分析其逻辑功能,设计出全部改用与非门实现这一逻辑功能的电路261.(2FC.5)16=(764.3125)10 (1011011.11)2=(91.75)10(46.0625)10=(10111
11、0.0001)2=(2E.1)162.27ABCCBAABCCBAF283.利用3线-8线译码器电路,设计一个路灯控制电路。要求由四个开关在不同的地方都能控制路灯的亮和灭,当一个开关动作后灯亮,另一个开关动作后灯灭。4.画出把642 RAM扩展成2562 RAM的连接图,并说明各片RAM地址范围。5.四位逐次比较A/D转换器中,若Vref=10 V,Vin=8.26 V,求输出数字量。293.30314.32 结果结果 第一次第一次55 8.26,5保留保留1第二次第二次再加再加2.57.5 8.26,1.25撤除撤除0第四次第四次再加再加0.6258.125 8.26,0.625保留保留15.336.电路及输入波形Vi如图所示,Vcc=12V。对应Vi画出Q1、Q2波形。34VccV32TVccV31TmsRCRCT441.13lnw35