数字逻辑电路-课件.ppt

上传人(卖家):ziliao2023 文档编号:6489129 上传时间:2023-07-16 格式:PPT 页数:89 大小:3.49MB
下载 相关 举报
数字逻辑电路-课件.ppt_第1页
第1页 / 共89页
数字逻辑电路-课件.ppt_第2页
第2页 / 共89页
数字逻辑电路-课件.ppt_第3页
第3页 / 共89页
数字逻辑电路-课件.ppt_第4页
第4页 / 共89页
数字逻辑电路-课件.ppt_第5页
第5页 / 共89页
点击查看更多>>
资源描述

1、数字逻辑电路数字逻辑电路 前面学习了能够处理前面学习了能够处理随时间连续变化的信随时间连续变化的信号号(模拟信号模拟信号)的模拟电路,本章将继续学习能的模拟电路,本章将继续学习能够处理够处理不连续的突变信号不连续的突变信号(数字信号数字信号)的数字电的数字电路路(digital circuit)。目前,数字电路正快速向多功能、高集成目前,数字电路正快速向多功能、高集成方向发展,其中电子计算机技术就是在此基础方向发展,其中电子计算机技术就是在此基础上发展起来的。数字电路与电子计算机技术已上发展起来的。数字电路与电子计算机技术已经被广泛应用在医疗仪器和设备中。本章主要经被广泛应用在医疗仪器和设备中

2、。本章主要阐述逻辑控制、脉冲计数和数字显示的基本原阐述逻辑控制、脉冲计数和数字显示的基本原理,介绍常用的计数器和理,介绍常用的计数器和A/D、D/A转换器。转换器。主要内容主要内容第一节第一节 基本逻辑电路基本逻辑电路第二节第二节 双稳态触发器双稳态触发器第三节第三节 脉冲的计数和显示脉冲的计数和显示第四节第四节 数模和模数转换数模和模数转换第一节第一节 基本逻辑电路基本逻辑电路 所谓逻辑是指所谓逻辑是指“条件条件”与与“结果结果”的的关系。关系。逻辑电路逻辑电路(logic circuit)是用电路的是用电路的输入信号反映输入信号反映“条件条件”,用电路的输出信,用电路的输出信号反映号反映“

3、结果结果”。电路的输出与输入之间。电路的输出与输入之间构成一定的逻辑关系。构成一定的逻辑关系。逻辑变量是指具有逻辑变量是指具有“真真”、“假假”两个两个值的量,在逻辑运算中用值的量,在逻辑运算中用0和和1两个数码代两个数码代表逻辑值,表逻辑值,0代表代表“假假”,1代表代表“真真”。在电子线路中,如果一个电压变量只取高、在电子线路中,如果一个电压变量只取高、低两个电平,且在这两个电平之间的转换都低两个电平,且在这两个电平之间的转换都是快速的,那么它们就可以作为逻辑变量。是快速的,那么它们就可以作为逻辑变量。在正逻辑中,把在正逻辑中,把低电平作为逻辑值低电平作为逻辑值0,把,把高高电平作为逻辑值

4、电平作为逻辑值1。而负逻辑则相反。以下。而负逻辑则相反。以下的内容只使用正逻辑。的内容只使用正逻辑。一一.基本逻辑门电路基本逻辑门电路 基本逻辑门电路有与门基本逻辑门电路有与门(AND gate)、或门、或门(OR gate)及非门及非门(NOT gate),分别可以完成,分别可以完成与、或、非三种逻辑运算。这三种逻辑运算可与、或、非三种逻辑运算。这三种逻辑运算可以用晶体二极管和晶体三极管等分立元件组成以用晶体二极管和晶体三极管等分立元件组成的电路来实现,也可以用集成电路来实现。的电路来实现,也可以用集成电路来实现。1.与门电路与门电路 上图为简单的具有两个输入端的二极管与门电上图为简单的具有

5、两个输入端的二极管与门电路、常用逻辑符号、逻辑表达式及真值表。路、常用逻辑符号、逻辑表达式及真值表。其中其中A、B分别为两个输入端,分别为两个输入端,F为输出端。这为输出端。这种电路之所以能实现与运算,是因为输出端的电种电路之所以能实现与运算,是因为输出端的电平被最低电平的输入端钳位,只有在输入端全为平被最低电平的输入端钳位,只有在输入端全为高电平时,输出端才能是高电平。也就是说高电平时,输出端才能是高电平。也就是说输入输入全为全为1时,输出才为时,输出才为1。从电路的结构来看,这种基本的与门电路有它的从电路的结构来看,这种基本的与门电路有它的局限性:局限性:输出低电平时,其值比输入端低电平高

6、一输出低电平时,其值比输入端低电平高一个二极管的正向电压降,因此一个逻辑量连续通过个二极管的正向电压降,因此一个逻辑量连续通过23个这样的门电路后,代表个这样的门电路后,代表0值的低电平就不再符值的低电平就不再符合要求。合要求。输出端为高电平时,向负载供应电流的能输出端为高电平时,向负载供应电流的能力受电阻力受电阻R的限制,负载电流过大时,的限制,负载电流过大时,R两端的压降两端的压降就不容忽视,代表就不容忽视,代表1值的高电平就不再符合要求。值的高电平就不再符合要求。当输入端电平变化时,输出端电平的变化总是要落后当输入端电平变化时,输出端电平的变化总是要落后一定的时间。此时间主要是由二极管在

7、导通状态和截一定的时间。此时间主要是由二极管在导通状态和截止状态之间的转换过程而产生的,称为门电路的延迟止状态之间的转换过程而产生的,称为门电路的延迟时间。时间。2.或门电路或门电路 上图为简单的具有两个输入端的二极管或门电路、常用上图为简单的具有两个输入端的二极管或门电路、常用逻辑符号、逻辑表达式及真值表。逻辑符号、逻辑表达式及真值表。其中其中A、B分别为两个输入端,分别为两个输入端,F为输出端。这种电路之为输出端。这种电路之所以能实现或运算,是因为输出端的电平被最高电平的输入所以能实现或运算,是因为输出端的电平被最高电平的输入端钳位,只要输入端有一个高电平时,输出就是高电平。也端钳位,只要

8、输入端有一个高电平时,输出就是高电平。也就是说就是说输入有一个为输入有一个为1时,输出即为时,输出即为1。输入端全为。输入端全为0时,输时,输出才为出才为0。这种或门电路的局限性与前面的与门相类似。这种或门电路的局限性与前面的与门相类似。3.非门电路非门电路 非门电路只有一输入端,输出端与输入端的状态总是相非门电路只有一输入端,输出端与输入端的状态总是相反。当输入端反。当输入端A是高电平时,输出端是高电平时,输出端F是低电平;当输入端是是低电平;当输入端是低电平时,输出端则是高电平。低电平时,输出端则是高电平。简单的非门电路实际就是一个反相器,适当选择简单的非门电路实际就是一个反相器,适当选择

9、RC和和RB,当输入端当输入端A为高电平时,三极管饱和导通,输出端为高电平时,三极管饱和导通,输出端F为低电平为低电平(约为约为02伏伏);当输入端;当输入端A为低电平时为低电平时(0伏左右伏左右),三极管截,三极管截止,输出端止,输出端F为高电子为高电子(约为约为Ec)。这就是说,。这就是说,输入输入1时,输出时,输出0;输入;输入 0时,输出时,输出1,实现了非运算。上图为电路、逻辑符,实现了非运算。上图为电路、逻辑符号、逻辑表达式及真值表。号、逻辑表达式及真值表。这种简单的非门电路具有如下特点:这种简单的非门电路具有如下特点:由由于晶体三极管是有源器件,输出电平不但不会于晶体三极管是有源

10、器件,输出电平不但不会逐级恶化,而且比输入端有所改善,作串联使逐级恶化,而且比输入端有所改善,作串联使用时无电平偏移。所以常用它和与门、或门组用时无电平偏移。所以常用它和与门、或门组成与非门及或非门。成与非门及或非门。这种电路向负载提供电这种电路向负载提供电流的能力一般比较差。流的能力一般比较差。电路的延时主要发生电路的延时主要发生在输出电平由在输出电平由0变变1时,这是由于三极管的延时时,这是由于三极管的延时主要产生在由饱和变为截止的恢复阶段上。主要产生在由饱和变为截止的恢复阶段上。为了扩展逻辑功能,由上述三种基本为了扩展逻辑功能,由上述三种基本逻辑门电路还可以组成多种逻辑门电路还可以组成多

11、种复合门电路复合门电路。如。如与门和非门串联可组成与门和非门串联可组成与非门与非门,或门和非门,或门和非门串联可组成串联可组成或非门或非门,与门、或门和非门串联,与门、或门和非门串联组成组成与或非门与或非门等。实际应用的逻辑系统往往等。实际应用的逻辑系统往往具有较复杂的逻辑关系。它需要用一些基本具有较复杂的逻辑关系。它需要用一些基本门电路和复合门电路组合起来,以实现一定门电路和复合门电路组合起来,以实现一定的逻辑功能。这种由若干个门电路组成的电的逻辑功能。这种由若干个门电路组成的电路称为路称为组合逻辑电路组合逻辑电路。常用的组合逻辑电路。常用的组合逻辑电路有编码器、译码器等,它们在数字电路中有

12、有编码器、译码器等,它们在数字电路中有着广泛的应用。着广泛的应用。上图是数字频率计控制电路,其中的与上图是数字频率计控制电路,其中的与门是用来控制脉冲信号能否进入计数器的开门是用来控制脉冲信号能否进入计数器的开关。它有两个输入端;被测信号(频率为关。它有两个输入端;被测信号(频率为fx)经脉冲形成电路变成计数脉冲(重复频率经脉冲形成电路变成计数脉冲(重复频率fx)加到加到A端;控制与门开和关的信号(门控制信端;控制与门开和关的信号(门控制信号)加到号)加到B端。端。二二.集成门电路集成门电路 集成门电路可分为两大类:集成门电路可分为两大类:一类是以半导体三极管为主要器件,称为一类是以半导体三极

13、管为主要器件,称为双极型集成门电路双极型集成门电路;另一类是以;另一类是以MOS型场效型场效应管为主要器件,称为应管为主要器件,称为MOS型或单极型集成型或单极型集成门电路。门电路。1.双极型集成门电路双极型集成门电路 双极型集成门电路以与非双极型集成门电路以与非门为基础。图为与非门的逻辑门为基础。图为与非门的逻辑符号及逻辑表达式,其逻辑关符号及逻辑表达式,其逻辑关系可解释为:当输入有低电平系可解释为:当输入有低电平“0”时,输出为高电平时,输出为高电平“1”;当输入全为高电平当输入全为高电平“1”时,输时,输出为低电平出为低电平“0”。由二极管和三极管组成的与非逻由二极管和三极管组成的与非逻

14、辑电路,简称辑电路,简称DTL与非门。前面与非门。前面的一组二极管起到与的作用,后的一组二极管起到与的作用,后面的三极管起到非的作用。面的三极管起到非的作用。由三极管和三极管组成的与非逻辑由三极管和三极管组成的与非逻辑电路,简称电路,简称TTL与非门。它主要有与非门。它主要有两个三极管组成,前一个多发射极两个三极管组成,前一个多发射极三极管完成与运算,后一个三极管三极管完成与运算,后一个三极管完成非运算。完成非运算。由于与非门是有源器件,当多级与非门串由于与非门是有源器件,当多级与非门串联使用时,每级都有能量补充,因此各级输出联使用时,每级都有能量补充,因此各级输出电平不会因负载增加而逐级恶化

15、。这样逻辑量电平不会因负载增加而逐级恶化。这样逻辑量可以连续通过多级门电路,但其级数还要受延可以连续通过多级门电路,但其级数还要受延时的限制。时的限制。TTL电路具有较快的开关速度,较强的抗电路具有较快的开关速度,较强的抗干扰能力以及足够大的输出摆幅,所以是目前干扰能力以及足够大的输出摆幅,所以是目前在各个领域包括医学电子设备中使用最广泛的在各个领域包括医学电子设备中使用最广泛的逻辑电路系统。实际的集成门电路比这里的要逻辑电路系统。实际的集成门电路比这里的要复杂些,在输出端还有放大器和跟随器,用来复杂些,在输出端还有放大器和跟随器,用来保证逻辑电平符合要求,增加负载能力。保证逻辑电平符合要求,

16、增加负载能力。在一个实际的数字系统中,往往需要能实现多种在一个实际的数字系统中,往往需要能实现多种多样逻辑功能的门电路,只有一种与非门作为基本单多样逻辑功能的门电路,只有一种与非门作为基本单元使用起来显然是不方便的。在元使用起来显然是不方便的。在TTL门电路的系列产门电路的系列产品中,常用的还有品中,常用的还有或非门或非门、与或非门与或非门、与门与门、或门或门等等等。虽然门电路的种类很多,但它们或者是由与非门等。虽然门电路的种类很多,但它们或者是由与非门稍加改动得到的,或者是由与非门中的若干部分组合稍加改动得到的,或者是由与非门中的若干部分组合成的,有的就是与非门的一部分。如,与非门只有一成的

17、,有的就是与非门的一部分。如,与非门只有一个输入端时成了非门;在与非门后再连一个非门成了个输入端时成了非门;在与非门后再连一个非门成了与门;在与非门前面对于每个输入端各接一个非门成与门;在与非门前面对于每个输入端各接一个非门成了或门。可以说与非门可以完成一切逻辑运算。因此,了或门。可以说与非门可以完成一切逻辑运算。因此,只要掌握与非门典型电路的工作原理和分析方法,就只要掌握与非门典型电路的工作原理和分析方法,就不难对其它形式的门电路进行分析了。不难对其它形式的门电路进行分析了。2.MOS型集成门电路型集成门电路 主要有三种类型,即主要有三种类型,即PMOS、NMOS和和CMOS集成门电路。集成

18、门电路。PMOS型门电路是由型门电路是由P沟道沟道MOS型场效应管构型场效应管构成的,其电流是从源极流向漏极,通常使用成的,其电流是从源极流向漏极,通常使用-15V或或-20V的负电源;的负电源;NMOS型门电路是由型门电路是由N沟道沟道 MOS型场效应管构成的,其电流是从漏极流向源极,使型场效应管构成的,其电流是从漏极流向源极,使用用5V正电源,可以与双极型门电路直接互相连接;正电源,可以与双极型门电路直接互相连接;CMOS型门电路是由型门电路是由P沟道沟道 MOS型场效应管和型场效应管和N沟沟道道MOS型场效应管组成的互补型型场效应管组成的互补型MOS门电路,门电路,具具有功耗极低、电源电

19、压范围宽有功耗极低、电源电压范围宽(515V)、抗干扰能、抗干扰能力强、工作速度较快力强、工作速度较快等优点,所以应用十分广泛。等优点,所以应用十分广泛。三三.门电路的主要性能门电路的主要性能1逻辑电平逻辑电平 包括逻辑包括逻辑0值和逻辑值和逻辑1值的输出电平和允许值的输出电平和允许输入电平。显然,输入电平。显然,0值的电平必须低于最高允值的电平必须低于最高允许输入的电平,许输入的电平,1值的电平必须高于最低允许值的电平必须高于最低允许输入的电平,以便能够区分这两个逻辑值。这输入的电平,以便能够区分这两个逻辑值。这种最高和最低电平之间的差值称为逻辑摆幅。种最高和最低电平之间的差值称为逻辑摆幅。

20、门电路的供电电源电压越高,摆幅越大,抗干门电路的供电电源电压越高,摆幅越大,抗干扰能力越强,但延迟时间也越长,导致运算速扰能力越强,但延迟时间也越长,导致运算速度慢。度慢。2输入电流和输入阻抗特性输入电流和输入阻抗特性 双极型门电路在输入为逻辑双极型门电路在输入为逻辑0值时,集射值时,集射结导通,输入电流约为结导通,输入电流约为1mA;输入为逻辑;输入为逻辑1值值时,输入电流约为几十微安。时,输入电流约为几十微安。MOS门电路在门电路在逻辑电平不改变时几乎不消耗电流;但在栅极逻辑电平不改变时几乎不消耗电流;但在栅极和源、漏极之间有数皮法的电容,在逻辑电平和源、漏极之间有数皮法的电容,在逻辑电平

21、转换时,由于此处电容的充放电将产生不到一转换时,由于此处电容的充放电将产生不到一微安的电流。双极型门电路输入阻抗很低,而微安的电流。双极型门电路输入阻抗很低,而MOS门电路的输入阻抗则很高门电路的输入阻抗则很高(108以上以上),体,体现了现了MOS门电路在性能上的优越性。门电路在性能上的优越性。3输出电流和输出阻抗特性输出电流和输出阻抗特性 输出电流的特性体现在门电路输出为逻辑输出电流的特性体现在门电路输出为逻辑0时吸收负载电流,输出为逻辑时吸收负载电流,输出为逻辑1时向负载提供时向负载提供电流。双极型门电路最大输出电流约为数毫安,电流。双极型门电路最大输出电流约为数毫安,而而MOS门电路最

22、大输出电流不到一毫安。双门电路最大输出电流不到一毫安。双极型门电路输出逻辑极型门电路输出逻辑0时,输出电阻约为时,输出电阻约为1020;输出逻辑;输出逻辑1时,输出电阻比输出逻辑时,输出电阻比输出逻辑0时大十倍。时大十倍。MOS门电路输出电阻约为数千欧。门电路输出电阻约为数千欧。4延迟时间和开关时间延迟时间和开关时间 延迟时间为输入信号电平转变为延迟时间为输入信号电平转变为50%到输到输出信号电平转变为出信号电平转变为50%的时间间隔。当输入方的时间间隔。当输入方波足够陡峭时,从输出信号上升幅值的波足够陡峭时,从输出信号上升幅值的10%到到 90%的时间为导通时间,从幅值的的时间为导通时间,从

23、幅值的90%下降到下降到10%的时间为截止时间。开关时间则是导通时的时间为截止时间。开关时间则是导通时间和截止时间的平均值。延迟时间略小于开关间和截止时间的平均值。延迟时间略小于开关时间,其中时间,其中TTL型门电路的开关时间为数纳秒,型门电路的开关时间为数纳秒,PMOS型门电路的开关时间略小于型门电路的开关时间略小于1s,NMOS、CMOS则还要小。则还要小。在各种集成门电路中,在各种集成门电路中,TTL电路和电路和CMOS电路应用最为普遍,现已被广泛应用在医学电电路应用最为普遍,现已被广泛应用在医学电子仪器中。两种电路有着它们各自的特点和用子仪器中。两种电路有着它们各自的特点和用途,只有在

24、了解工作原理的基础上,熟悉它们途,只有在了解工作原理的基础上,熟悉它们的逻辑功能、外特性、主要参数及使用时应注的逻辑功能、外特性、主要参数及使用时应注意的问题,才能正确的选取和使用它们。意的问题,才能正确的选取和使用它们。第二节第二节 双稳态触发器双稳态触发器 前面讨论的各种门电路有一个共同的特点,前面讨论的各种门电路有一个共同的特点,就是在某一时刻的输出状态只取决于当时的输就是在某一时刻的输出状态只取决于当时的输入状态。在数字电路中,还有另一类逻辑电路,入状态。在数字电路中,还有另一类逻辑电路,其输出状态不仅与当时的输入有关,而且还取其输出状态不仅与当时的输入有关,而且还取决于电路原来的状态

25、,这种逻辑电路称为决于电路原来的状态,这种逻辑电路称为时序时序逻辑电路逻辑电路(sequential logic circuit)。由门电路构成的由门电路构成的双稳态触发器双稳态触发器(bistable flip-flop)是时序逻辑电路的基础。双稳态触是时序逻辑电路的基础。双稳态触发器具有两个稳定状态,并能根据不同的输发器具有两个稳定状态,并能根据不同的输入信号被置成规定的状态。当输入信号撤掉入信号被置成规定的状态。当输入信号撤掉后,它能保持原状态不变,因此具有记忆作后,它能保持原状态不变,因此具有记忆作用。用。一一.RS触发器触发器 1.基本基本RS触发器触发器 由两个与非门交叉连由两个与

26、非门交叉连接就可构成最简单的接就可构成最简单的RS触发器,即基本触发器,即基本RS触发器。触发器。当当 和和 端都为端都为1时,对输出状态无影响,触发时,对输出状态无影响,触发器保持原来状态;器保持原来状态;端的触发信号出现一个负脉冲端的触发信号出现一个负脉冲时,触发器为时,触发器为1状态(状态(Q=1),此过程称为),此过程称为置位置位;端的触发信号出现一个负脉冲时,触发器为端的触发信号出现一个负脉冲时,触发器为0状态状态(Q=0),此过程称为),此过程称为复位复位。SRSR 可见,只有当输入端可见,只有当输入端 或或 为为0时,才能对触时,才能对触发器起控制作用,为发器起控制作用,为1时则

27、不起作用。因此,人们时则不起作用。因此,人们习惯将习惯将 和和 上端划上逻辑非符号上端划上逻辑非符号“一一”,表示该,表示该端靠端靠低电平触发低电平触发。当。当 和和 端同时为端同时为0时,则两个时,则两个输出端同时为输出端同时为1,不再互补。而当两个输入端的低,不再互补。而当两个输入端的低电平同时消失后电平同时消失后(不同时消失的情况除外不同时消失的情况除外),触发器,触发器恢复到恢复到0状态还是状态还是1状态则完全由一些偶然因素决定,状态则完全由一些偶然因素决定,无法预测。因此,这种触发器不允许无法预测。因此,这种触发器不允许 和和 端同时端同时输入负脉冲,除非它们不同时回到输入负脉冲,除

28、非它们不同时回到1。SRSRSRSR 基本基本RS触发器的工作波形见左图。触发器的工作波形见左图。和和 的最后的最后一个负脉冲同时到来,但一个负脉冲同时到来,但 的负脉冲较迟结束,因的负脉冲较迟结束,因此触发器后面的状态由它决定。这种基本此触发器后面的状态由它决定。这种基本RS触发器触发器在医学上常常被应用到一些过程控制的电路中,如在医学上常常被应用到一些过程控制的电路中,如可以通过一个脉冲来控制吸氧或输液控制装置的阀可以通过一个脉冲来控制吸氧或输液控制装置的阀门启闭并保持到下一个脉冲到来。这种电路简单可门启闭并保持到下一个脉冲到来。这种电路简单可靠,完全可以取代分立元件构成的双稳态电路。靠,

29、完全可以取代分立元件构成的双稳态电路。RSS2.时钟控制的时钟控制的RSRS触发器触发器 在数字电路系统中,经常要求各个触发在数字电路系统中,经常要求各个触发器的状态随时间器的状态随时间按同一节奏按同一节奏改变,以便使整改变,以便使整个系统能步调一致地协调工作,即实现同步个系统能步调一致地协调工作,即实现同步操作。这就需要各触发器受同一控制信号的操作。这就需要各触发器受同一控制信号的作用,此控制信号可由一个发出固定频率脉作用,此控制信号可由一个发出固定频率脉冲的振荡器产生,它能像时钟一样准确地控冲的振荡器产生,它能像时钟一样准确地控制触发器的翻转时刻,被称为时钟脉冲制触发器的翻转时刻,被称为时

30、钟脉冲(clock pulse),记作,记作CP。上图是能够实现这种同步操作的上图是能够实现这种同步操作的RS触发器及逻辑触发器及逻辑符号,它比基本符号,它比基本RS触发器增加了两个由时钟脉冲控制触发器增加了两个由时钟脉冲控制的与非门,该触发器称为时钟控制的的与非门,该触发器称为时钟控制的RS触发器。触发器。当当CP=0时,使基本时,使基本RS触发器触发器()=()=1,触,触发器保持原来的状态不变,与输入信号发器保持原来的状态不变,与输入信号R、S无关,无关,触发器被触发器被CP封锁;当封锁;当CP=1时,输入信号时,输入信号R经过经过G3变成变成 ,即,即()=,输入信号输入信号S经过经过

31、G4变成变成 ,即,即()=。与基本。与基本RS触发器同样分析,即当触发器同样分析,即当R=S=0时,触发器保持原来的状态;当时,触发器保持原来的状态;当R=0,S=1时,触时,触发器置位发器置位(1状态状态);当;当R=1,S=0时,触发器复位;时,触发器复位;当当R=S=1时,这种状态不允许出现。时,这种状态不允许出现。SRRRRSSS 右图为时钟控制的右图为时钟控制的RS触发器输入和输出端触发器输入和输出端的脉冲波形图。从图中的脉冲波形图。从图中可以看出,输出脉冲的可以看出,输出脉冲的变化都是在时钟脉冲变化都是在时钟脉冲CP出现时才能发生,即出现时才能发生,即CP脉冲触发。而时钟脉冲脉冲

32、触发。而时钟脉冲结束后,输出脉冲将保结束后,输出脉冲将保持这一状态,一直到在持这一状态,一直到在后面的时钟脉冲期间,后面的时钟脉冲期间,由输入脉冲由输入脉冲R、S变化使变化使之翻转。之翻转。二二.主从式触发器主从式触发器1.触发器的空翻问题触发器的空翻问题 触发器最重要的用途触发器最重要的用途之一是构成计数电路。右之一是构成计数电路。右图是一个计数型触发器,图是一个计数型触发器,它是把时钟控制的它是把时钟控制的RS触触发器的发器的Q端反馈连接到端反馈连接到R端,端,端反馈连接到端反馈连接到S端。端。Q 它的计数原理为:如果该计数型它的计数原理为:如果该计数型触发器的初始状态为触发器的初始状态为

33、0状态,即状态,即R=Q=0,S=Q=1,那么只要此时,那么只要此时CP从从0变到变到1,触发器就要翻转为,触发器就要翻转为1状态;同状态;同样道理,如果当前触发器的初始状态样道理,如果当前触发器的初始状态为为1状态,即状态,即R=Q=1,S=Q=0,此时,此时如果如果CP从从0变到变到1,触发器就要翻转为,触发器就要翻转为0状态。也就是说,状态。也就是说,无论该触发器当前无论该触发器当前处于何种状态,只要处于何种状态,只要CP从从0变到变到1,触,触发器就要翻转一次发器就要翻转一次。因此得出结论,。因此得出结论,在正常情况下,这种触发器每输人一在正常情况下,这种触发器每输人一个时钟脉冲就翻转

34、一次,可用来计数。个时钟脉冲就翻转一次,可用来计数。但是,这种计数型触发器在输入时钟脉冲但是,这种计数型触发器在输入时钟脉冲CP宽宽度过大时,并不能保证在一个时钟脉冲期间只翻转一度过大时,并不能保证在一个时钟脉冲期间只翻转一次。这是因为,时钟脉冲到来时,即次。这是因为,时钟脉冲到来时,即CP从从0变到变到1,触发器从触发器从0状态翻转为状态翻转为1状态。之后,此状态又反馈状态。之后,此状态又反馈回来,使回来,使R=1,S=0,由于,由于CP仍保持为仍保持为1,则触发器,则触发器又将翻转一次,回到又将翻转一次,回到0状态。在状态。在CP没有回到没有回到0电平之电平之前,触发器可以反复进行这种翻转

35、。前,触发器可以反复进行这种翻转。触发器在一个时触发器在一个时钟脉冲期间的两次或两次以上的这种翻转称为空翻钟脉冲期间的两次或两次以上的这种翻转称为空翻,这样就不能用触发器的翻转次数来记录时钟脉冲的个这样就不能用触发器的翻转次数来记录时钟脉冲的个数。为了克服这一现象,便出现了主从式触发器数。为了克服这一现象,便出现了主从式触发器(master-slave flip-flop)。2.主从式触发器主从式触发器 上图是由两个时钟控制的上图是由两个时钟控制的RS触发器和一个触发器和一个非门组成的主从式非门组成的主从式RS触发器的逻辑图,其中信触发器的逻辑图,其中信号由从触发器输出,由主触发器直接输入。号

36、由从触发器输出,由主触发器直接输入。当当CP=1时,主触发器打时,主触发器打开,它的输出端开,它的输出端Q和和Q的状的状态由输入端态由输入端R、S的状态决定。的状态决定。此时此时CP=0,从触发器被封锁,从触发器被封锁,Q和和Q的状态不会影响其输的状态不会影响其输出状态,出状态,Q和和Q的状态不变。的状态不变。当当CP=0时,主触发器被封锁,时,主触发器被封锁,R、S的状态不会影响的状态不会影响Q和和Q的状态。此时的状态。此时 CP=1,从触,从触发器被打开,其输出端发器被打开,其输出端Q和和Q状态由主触发器输出端状态由主触发器输出端Q和和Q的状态决定,也就是由开的状态决定,也就是由开始时的始

37、时的R、S的状态决定。的状态决定。由此可以看出,在由此可以看出,在CP从从1到到0的过程中,的过程中,开始是将开始是将R、S的状态信息存入主触发器,之的状态信息存入主触发器,之后再将该信息送入从触发器,使该主从式触发后再将该信息送入从触发器,使该主从式触发器在一个时钟脉冲期间最多只能发生一次翻转,器在一个时钟脉冲期间最多只能发生一次翻转,克服了空翻现象。克服了空翻现象。由于主从式触发器是在由于主从式触发器是在CP从从1变到变到0时翻时翻转的,因此说触发器是在下降沿触发的。主从转的,因此说触发器是在下降沿触发的。主从式触发器的逻辑符号中,在式触发器的逻辑符号中,在CP引线处方框内引线处方框内部的

38、部的“”和外部的小圆圈表示触发器的状态在和外部的小圆圈表示触发器的状态在CP下降沿时翻转。下降沿时翻转。三三.几种常用触发器几种常用触发器 前面的主从式触发器也有不足之处,前面的主从式触发器也有不足之处,就是当就是当R=S=1时,时,Q和和Q全为全为1,这就破坏,这就破坏了触发器的逻辑关系,于是出现了具有其了触发器的逻辑关系,于是出现了具有其它逻辑功能的触发器。目前应用较多的有它逻辑功能的触发器。目前应用较多的有JK触发器、触发器、D触发器和触发器和T触发器等等。触发器等等。1.JK触发器触发器 JK触发器是一种功能触发器是一种功能比较完善,应用极为广泛比较完善,应用极为广泛的触发器。的触发器

39、。它是将主从式触发器它是将主从式触发器的输出端的输出端Q和和Q分别反馈分别反馈到主触发器的到主触发器的S、R输入端,输入端,再增加两个输入端再增加两个输入端J和和K,就构成了就构成了JK触发器。触发器。该触发器的逻辑功能为:该触发器的逻辑功能为:J=0,K=0:CP脉冲触发后,触发器保持原来状态脉冲触发后,触发器保持原来状态不变。不变。J=0,K=1:无论触发器原来状态如何,当:无论触发器原来状态如何,当CP脉冲脉冲触发后,触发器输出为触发后,触发器输出为0状。状。J=1,K=0:无论触发器原来状态如何,当:无论触发器原来状态如何,当CP脉冲脉冲触发后,触发器输出为触发后,触发器输出为1状。状

40、。J=1,K=1:CP脉冲触发后,触发器状态总是与原脉冲触发后,触发器状态总是与原来相反。在这种情况下,触发器具有计数功能。来相反。在这种情况下,触发器具有计数功能。可见,可见,JK触发器不存在不定状态,其逻辑功触发器不存在不定状态,其逻辑功能比能比RS触发器完善,可用作计数器、寄存器等。触发器完善,可用作计数器、寄存器等。2.D触发器触发器 如果触发器只需一个输入端,可如果触发器只需一个输入端,可以把以把JK触发器的触发器的J端通过一个非门接端通过一个非门接到到K端,即端,即K=J。以。以J端作为信号输端作为信号输入端入端D,构成了,构成了D触发器。触发器。当当D触发器触发器D=0时,相当于

41、时,相当于JK触发器触发器J=0,K=1的情况,的情况,CP脉冲触脉冲触发后,触发器输出为发后,触发器输出为0状态;当状态;当D=1时,相当于时,相当于JK触发器触发器J=1,K=0的情的情况,况,CP脉冲触发后,触发器输出为脉冲触发后,触发器输出为1状态。可见,状态。可见,D触发器只有一个信号触发器只有一个信号输入端,当输入端,当D有信号输入时,在有信号输入时,在CP脉冲触发后,输出端脉冲触发后,输出端Q的状态等于的状态等于D端的状态。端的状态。3.T触发器和触发器和T触发器触发器 如果把如果把JK触发器的触发器的J、K连接在一起连接在一起作为作为T端,称为端,称为T触发器。触发器。当当T=

42、0时,即相当于时,即相当于J=0,K=0的情况,的情况,CP脉冲触发后,触发器保持原来状态不脉冲触发后,触发器保持原来状态不变;当变;当T=1时,即相当于时,即相当于J=1,K=1的情的情况,况,CP脉冲触发后,触发器状态总是与脉冲触发后,触发器状态总是与原来相反。原来相反。由于当由于当T=1时,每来一个时钟脉冲,触时,每来一个时钟脉冲,触发器就翻转一次,所以可以用它来计数。发器就翻转一次,所以可以用它来计数。如果将如果将T端去掉,在计数脉冲端去掉,在计数脉冲(时钟脉冲时钟脉冲)的作用下,触发器的状态随着计数脉冲的作用下,触发器的状态随着计数脉冲的输入而改变状态,即计数脉冲触发后的输入而改变状

43、态,即计数脉冲触发后的状态和触发前的状态相反。一般把这的状态和触发前的状态相反。一般把这种去掉种去掉T端的端的T触发器叫触发器叫T触发器。触发器。第三节第三节 脉冲计数和显示脉冲计数和显示 在医学研究和应用领域,常常需要利在医学研究和应用领域,常常需要利用自动计算脉冲个数的装置。如在核医学用自动计算脉冲个数的装置。如在核医学中自动计算中自动计算射线的脉冲数;临床检验中射线的脉冲数;临床检验中自动计算红细胞数;在很多医学仪器中需自动计算红细胞数;在很多医学仪器中需要计算时间,其实就是计算一个固定频率要计算时间,其实就是计算一个固定频率的振荡器发出的脉冲个数。这种装置就是的振荡器发出的脉冲个数。这

44、种装置就是计数器计数器(counter)。一一.计数制计数制 现在普遍使用的计数法是现在普遍使用的计数法是十进制十进制,这是由人们,这是由人们长期使用屈指计数的方法而形成的。十进制计数的含长期使用屈指计数的方法而形成的。十进制计数的含义是:义是:(1)使用十个符号,即由使用十个符号,即由0逐渐加逐渐加1得到的数:得到的数:09,这,这些数称为数码;些数称为数码;(2)每个数码代表的数值大小与它在数字量中的位置每个数码代表的数值大小与它在数字量中的位置有关,位置决定权重,而权重都是十的整数幂;有关,位置决定权重,而权重都是十的整数幂;(3)整个数字量的数值是每个数码乘以权重后得到的整个数字量的数

45、值是每个数码乘以权重后得到的数值之和。如:数值之和。如:609.75=6102+0101+9100+710-1+510-2这里的这里的“10称为基数。任何自然数都可作为基数,称为基数。任何自然数都可作为基数,以自然数以自然数n为基数称为为基数称为n进制。进制。在逻辑电路中,逻辑值以电势的高和低来代表,在逻辑电路中,逻辑值以电势的高和低来代表,分别对应于逻辑代数中的数码分别对应于逻辑代数中的数码1和和0。因此在数字电。因此在数字电路中很自然都采用路中很自然都采用二进制二进制,它只需要,它只需要0和和1两个数码。两个数码。如十进制中的如十进制中的609.75在二进制中表示为:在二进制中表示为:10

46、01100001.11=129+028+027+126+125+024+023+022+021+120+12-1+12-2 由于人们已经习惯于十进制,在数字电路中也可由于人们已经习惯于十进制,在数字电路中也可以用二进制来表示十进制:以用二进制来表示十进制:每四位二进制数表示一个每四位二进制数表示一个十进制的数码十进制的数码,并且放在十进制计数法的相应位置上,并且放在十进制计数法的相应位置上,称为二称为二-十进制。十进制。如十进制数如十进制数609.75在二在二-十进制中表示为:十进制中表示为:每四位二进制数能够表示一个每四位二进制数能够表示一个015的十进制数,的十进制数,下面为它们的对照表。

47、下面为它们的对照表。一切算术运算规律的基础是两个一位数加法运一切算术运算规律的基础是两个一位数加法运算规律,包括进位规律。在二进制中非常简单:算规律,包括进位规律。在二进制中非常简单:0+0=0,0+1=1,1+0=1,1+1=10最后的算式即最后的算式即逢二进一逢二进一。而在二。而在二-十进制中,加法运十进制中,加法运算的进位规律要复杂一些:在每组四个二进制数码算的进位规律要复杂一些:在每组四个二进制数码内部按着二进制加法进位规律进位,但当加到内部按着二进制加法进位规律进位,但当加到1010时,需向前一组数进位,并同时将本组数码清为时,需向前一组数进位,并同时将本组数码清为0000。由于二进

48、制和二由于二进制和二-十进制都只使用十进制都只使用0、1两个数码,两个数码,这与逻辑代数相同,所以一切数学运算都可用能够这与逻辑代数相同,所以一切数学运算都可用能够进行逻辑代数运算的逻辑电路来完成,也正因如此进行逻辑代数运算的逻辑电路来完成,也正因如此才产生了电子计算机。才产生了电子计算机。二二.二进制计数器二进制计数器 计数器是一种能够计算脉冲个数的计数器是一种能够计算脉冲个数的逻辑电路,是数字电路中最常用的逻辑逻辑电路,是数字电路中最常用的逻辑部件之一。计数器的种类很多,如按其部件之一。计数器的种类很多,如按其计数制来分:有二进制计数器和十进制计数制来分:有二进制计数器和十进制计数器等;按

49、其计数的增减趋势分:有计数器等;按其计数的增减趋势分:有加法计数器、减法计数器和可逆计数器;加法计数器、减法计数器和可逆计数器;按计数脉冲引入的方式来分:有异步计按计数脉冲引入的方式来分:有异步计数器和同步计数器两种。数器和同步计数器两种。计数器的应用很广,可以说在每一计数器的应用很广,可以说在每一种数字设备中,几乎都有计数器。计数种数字设备中,几乎都有计数器。计数器同时也可以作器同时也可以作分频器分频器,其功能是每输,其功能是每输入入n个脉冲就发出一个脉冲个脉冲就发出一个脉冲(n为任何自为任何自然数然数)。频率极低的振荡器不易制作,而。频率极低的振荡器不易制作,而且也不易整形成方波,使用分频

50、器便可且也不易整形成方波,使用分频器便可解决这一问题。如在心脏起搏器和其他解决这一问题。如在心脏起搏器和其他一些医学仪器中,都会使用分频器从较一些医学仪器中,都会使用分频器从较高频率的振荡器中获得低频方波。高频率的振荡器中获得低频方波。1.异步二进制加法计数器异步二进制加法计数器 按照二进制的加法法则,在组成二进按照二进制的加法法则,在组成二进制加法计数器时,构成计数器的各触发器制加法计数器时,构成计数器的各触发器应满足:应满足:每输入一个脉冲,触发器应翻每输入一个脉冲,触发器应翻转一次。转一次。当低位触发器由当低位触发器由1状态变为状态变为0状状态时,应输出一个进位信号加到高位触发态时,应输

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 办公、行业 > 各类PPT课件(模板)
版权提示 | 免责声明

1,本文(数字逻辑电路-课件.ppt)为本站会员(ziliao2023)主动上传,163文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。
2,用户下载本文档,所消耗的文币(积分)将全额增加到上传者的账号。
3, 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(发送邮件至3464097650@qq.com或直接QQ联系客服),我们立即给予删除!


侵权处理QQ:3464097650--上传资料QQ:3464097650

【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。


163文库-Www.163Wenku.Com |网站地图|