1、桂林电子科技大学2015年研究生统一入学考试试题科目代码:824 科目名称:计算机组成原理+计算机网络请注意:答案必须写在答题纸上(写在试题上无效)。“计算机组成原理”试题一、单项选择题(本大题共12小题,每小题2分,共24分。)1. 完整的计算机系统包括( )。 运算器、存储器、控制器 外部设备和主机 主机和实用程序 硬件系统和软件系统2. 用8位二进制(其中最高位为符号位)写出x=-49/64的x补=( )。 0.1100010 1.1100010 0.0011110 1.00111103. 若机器字长为32位,在浮点数据表示时阶符占1位,阶码值占7位,数符占1位,尾数值占23位,阶码用移
2、码表示,尾数用原码表示,则该浮点数格式所能表示的最小负数为( )。 -1 -2-151 (1-2-23)2127 21274. 在Cache存储器的几种地址映像方式中,Cache的空间利用率最高的是( )。 全相联映像 直接映像 组相联映像 段相联映像5. 设存储器的字长为64位,模块数m=8,用交叉方式进行组织,主存储器的存储周期为T=100ns,数据总线宽度为64位,总线传送周期=50ns。若按地址顺序连续读取16个字,则交叉存储器的带宽为( )Mb/s。 1024 1205 2731 35626. 某计算机的Cache共有16块,采用2路组相联映像方式(即每组2块)。每个主存块大小为32
3、字节,按字节编址。主存地址129(十进制)所在主存块应装入到Cache中哪一组( )。 0 2 4 67. 某指令系统中指令字长均为16位,每个操作数的地址码长6位,设系统有双操作数指令 、单操作数指令和无操作数指令三类。若双操作数指令有13条,无操作数指令有192条,问单操作数指令最多可设计( )条。 187 188 189 1928. 保存当前正在执行指令的指令代码的寄存器为( )。 指令寄存器IR 程序计数器PC 地址寄存器AR 程序状态字PSW9. 在微程序控制方式中,机器指令和微指令的关系是( )。 每一条机器指令由一条微指令来解释执行 每一条机器指令由一段(或一个)微程序来解释执行
4、 一条微指令由若干条机器指令组成 一段机器指令组成的工作程序可由一条微指令来解释执行10. 在单机系统中采用的三总线结构是指哪三总线( )。 数据总线、地址总线和控制总线 系统总线、存储总线和I/O总线 局部总线、系统总线和通信总线 电缆式总线、主板式总线和背板式总线11. 某处理机的微指令格式中微命令的编码采用编码表示法(字段直接译码法),若操作控制字段按4位、4位、3位、11位、9位、16位、7位、1位、8位、22位分成10个字段,则该微指令格式中的操作控制字段最多可以表示( )个微命令。 30 32 34 8512. 在以下四种I/O设备数据传送控制方式中,CPU效率最低的是( )。 程
5、序查询方式 程序中断方式 DMA方式 通道方式二、(12分)已知x=0.1011,y=-0.1001,请根据直接补码阵列乘法器的计算步骤求xy。三、(12分)设有一台计算机,其指令长度为16位,有一类RS型指令的格式如下: 其中,OP为操作码,占6位;R为寄存器编号,占2位,可访问4个不同的通用寄存器;MOD为寻址方式,占2位,与形式地址A一起决定源操作数,规定如下: MOD=00,为立即寻址,A为立即数; MOD=01,为相对寻址,A为位移量; MOD=10,为变址寻址,A为位移量。如下图所示,假定要执行的指令为加法指令,存放在1000H单元中,形式地址A的编码为02H,其中H表示十六进制数
6、。该指令执行前存储器和寄存器的存储情况如下图所示,假定此加法指令的两个源操作数中一个来自于形式地址A或者主存,另一个来自于目的寄存器R0,并且加法的结果一定存放在目的寄存器R0中。地址内容1000H指令代码2000H1001H1000H变址寄存器Rx1002H1100H1003H1200H0100HR02001H2000H2002H3000H 在以下几种情况下,该指令执行后,R0和PC的内容为多少? (1)若MOD=00,(R0)= ; (2)若MOD=01,(R0)= ; (3)若MOD=10,(R0)= ;(PC)= 。四、(12分)单总线结构机器的数据通路如下图所示,IR为指令寄存器,P
7、C为程序计数器,MAR为主存地址寄存器,MDR为主存数据缓冲寄存器,R0Rn-1为n个通用寄存器,Y为ALU的输入数据暂存寄存器,Z为ALU的结果暂存寄存器,SR为状态寄存器。“LOAD Rd,mem”指令的功能是执行读存储器数据到Rd,其中mem为内存地址值,画出其指令周期流程图。五、(共15分)某8位机采用单总线结构,地址总线16根(A0-A15,A0为低位),双向数据总线8根(D0-D7),控制总线中与主存有关的有存储器请求信号(低电平有效),读/写信号(高电平为读,低电平为写)。 主存地址空间分配如下:0000H1FFFH为系统程序区,由只读存储器芯片组成;2000H5FFFH为用户程
8、序区;最后(最大地址)4K地址空间为系统程序工作区。存储器按字节编址。现有如下存储器芯片: ROM:8K8位 SRAM:16K1位,2K8位,4K8位,8K8位 请从上述芯片中选择适当芯片设计该计算机主存储器,要求:(1)画出主存地址空间分配图,并从上述芯片中选择适当的芯片及个数设计该计算机的主存储器;(2)写出地址译码方案; (3)画出存储器与CPU的连接图。“计算机网络”试题一、单项选择题(本大题共8小题,每小题3分,共24分。)1Intermet 的基本结构与技术起源于( )A)MICROSOFT B)ARPANET C)NOVELL D)SNA2在数据通信中,传输的对象是( ) A)数
9、据 B)信息 C)信号 D)信号3网络中不同节点的对等层之间的通信需要用到( ) A)服务接口 B)电信号 C)传输媒介 D)对等层协议4. 下面的IP地址中哪一个是B类地址( )A) 10.171.10.192B) 171.168.0.1C) 223.168.0.1D) 202.171.0.15. HDLC是一种( )A)面向比特的同步链路控制协议 B)面向比特的异步链路控制协议 C)面向字符的同步链路控制协议 D)面向比特的异步链路控制协议6. 快速以太网中的100Base-T标准使用的传输媒体为( )A)同轴电缆 B)光纤 C)双绞线 D)微波7. 下面哪个协议运行在传输层?( )A)H
10、TTP B)FTP C)UCP D)IP8. 实现传输层或更高层互连的设备是( )A) repeater B) bridge C) router D) gateway二、填空题(本大题共6小题,每空2分,共12分)1在曼彻斯特码方式中,每一位的中间有一个跳变。位中间的跳变既作为时钟,又作为数据;_的跳变表示1。2IP地址转换到MAC地址由_实现。3在TCP/IP体系结构中,网络层提供的是不可靠的数据传输服务,即它不能保证所传输的分组无错误,不丢失和_。4. 在常用网络设备中,_工作在OSI参考模型中数据链路层的MAC子层。5_WAN技术可提供大于100Mbps的传输速度。6网络操作系统有三种类
11、型,它们是集中式、客户机/服务器模式和_。三、简答题(本大题共2小题,每小题8分,共16分)1 对于带宽为10kHz的信道,若有16种不同的物理状态来表示数据,信噪比为20dB。问:按Nyquist定理和Shannon定理,最大限制的数据速率分别是多少?2 列举TCP/IP与OSI/RM相同的两个方面和不同的两个方面。四、运算题(本大题共2小题,第1小题11分,第2小题12分)1 一个CSMA/CD基带总线网长度为4000米,信号传播速度为2108米秒,假如位于总线两端的两台计算机在发送数据时发生了冲突,试问:(1)两台计算机间的信号传播延迟是多少?(3分)往返传播时间是多少?(2分) (2)
12、每台计算机最多需要多长时间可以检测到冲突? (2分) (3)若建立传输速率为10Mb/s的网络,最短帧长为多少?(4分)2 某一网络地址202.173.64.0中有5台主机A、B、C、D和E,它们的IP地址及子网掩码如下表所示。主机IP地址及子网掩码表主机IP地址子网掩码A202.173.64.10255.255.255.240B202.173.64.168255.255.255.240C202.173.64.145255.255.255.240D202.173.64.158255.255.255.240E202.173.64.161255.255.255.240(1)5台主机A、B、C、D、E分属几个网段?(2分)哪些主机位于同一网段?(4分)(2)主机D的网络地址为多少?(3分)(3)若在该网络地址块中采用VLAN技术划分子网,何种设备能实现VLAN之间的数据转发?(3分)第 5 页 共 5 页