1、单击此处编辑母版标题样式单击此处编辑母版标题样式单击此处编辑母版标题样式单击此处编辑母版标题样式高等职业教育数字化学习中心第4章:时序逻辑电路1.时序逻辑电路的分析步骤所谓分析就是找出给定时序电路的逻辑功能和工作特点,也就是根据所给定的时序电路求出该电路的状态转换表、状态转换图和时序图,然后分析确定该时序电路的逻辑功能。1.时序逻辑电路的分析步骤分析步骤一般按四步进行:(1)写方程式(2)求状态方程,(3)进行计算(4)画状态图、状态表和时序图。1.时序逻辑电路的分析步骤分析过程可归纳为如图4-2所示的示意图。2.同步时序电路的分析 在同步时序电路中,所有触发器都由同一个时钟信号触发,它只控制
2、触发器的翻转时刻,而对触发器翻到何中状态并无影响。因此,在分析同步时序电路时,可以不考虑时钟条件。例4-1 试分析如图4-3所示同步时序电路的逻辑功能。2.同步时序电路的分析 2.同步时序电路的分析 2.同步时序电路的分析(3)由逻辑图直接写出输出方程(4)进行计算,列状态转换表设电路的初始状态 =000,将现态代入状态方程和输出方程,可得次态和新的输出值,而这个次态又作为下一个CP到来之前的现态,这样依次进行,可得状态转换表4.1。n1n2n3QQQ2.同步时序电路的分析2.同步时序电路的分析当然,我们可以不采用状态转换表,而采用状态转换图或时序图来观察其逻辑功能。如图4-4和图4-5所示。
3、3.异步时序电路的分析异步时序电路的工作情况不同于同步时序电路,其各触发器状态的变化不在同一个时钟的控制下,所以状态变化有先有后。其分析方法与同步时序电路基本相同,但是在写状态方程时,必须考虑时钟函数对触发器次态的作用,也就是要把时钟信号CP作为一个逻辑变量写入,状态方程所表示的逻辑功能只有在相应的CP输入信号到来时才成立。3.异步时序电路的分析3.异步时序电路的分析解:该电路由三个JK触发器构成,FF1、FF2的时钟端同时接到时钟信号上,而FF3的时钟信号由 端提供。由此可见,电路中的三个JK触发器的时钟信号不是同时加入,故该电路属于异步时序电路。(1)写出时钟方程和驱动方程3.异步时序电路的分析3.异步时序电路的分析3.异步时序电路的分析(4)画出状态转换图和时序图依照表4.2画出状态转换图4-7和时序图4-8,画时序图时要注意在当 由1变0时FF3才发生触发翻转。3.异步时序电路的分析(5)分析逻辑功能 从状态转换图和时序图可知,图4-6电路是一个异步七进制加法器,且能自启动。