数字电子技术自测练习第5-章课件.ppt

上传人(卖家):晟晟文业 文档编号:4095996 上传时间:2022-11-10 格式:PPT 页数:34 大小:1.86MB
下载 相关 举报
数字电子技术自测练习第5-章课件.ppt_第1页
第1页 / 共34页
数字电子技术自测练习第5-章课件.ppt_第2页
第2页 / 共34页
数字电子技术自测练习第5-章课件.ppt_第3页
第3页 / 共34页
数字电子技术自测练习第5-章课件.ppt_第4页
第4页 / 共34页
数字电子技术自测练习第5-章课件.ppt_第5页
第5页 / 共34页
点击查看更多>>
资源描述

1、第第 1 1 页页1、时序逻辑电路在结构上、时序逻辑电路在结构上 ()。A必须有组合逻辑电路必须有组合逻辑电路 B 必须有存储电路必须有存储电路必有存储电路和组合逻辑电路必有存储电路和组合逻辑电路C D以上均正确以上均正确分分 析析 提提 示示 根据时序逻辑电路任一时刻的输出信号,不仅取决于该时刻根据时序逻辑电路任一时刻的输出信号,不仅取决于该时刻的输入信号,还与输入信号作用前电路所处的状态有关的功能特的输入信号,还与输入信号作用前电路所处的状态有关的功能特点,在结构上必须有存储电路记忆电路以前所处的状态。点,在结构上必须有存储电路记忆电路以前所处的状态。第第 2 2 页页2、同步时序逻辑电路

2、和异步时序逻辑电路的区别在于异步时序逻辑同步时序逻辑电路和异步时序逻辑电路的区别在于异步时序逻辑电路电路 ()。A没有触发器没有触发器 B没有统一的时钟脉冲控制没有统一的时钟脉冲控制 没有稳定状态没有稳定状态 C D输出只与内部状态有关输出只与内部状态有关 分分 析析 提提 示示 异步时序逻辑电路在结构上,各触发器的时钟端不接到同一异步时序逻辑电路在结构上,各触发器的时钟端不接到同一个时钟信号上,没有统一的时钟脉冲控制,状态变化时不和时钟个时钟信号上,没有统一的时钟脉冲控制,状态变化时不和时钟脉冲同步脉冲同步 。第第 3 3 页页3、图示各逻辑电路中,为一位二进制计数器的是、图示各逻辑电路中,

3、为一位二进制计数器的是 ()。ABCD分分 析析 提提 示示 一位二进制计数器的状态方程为一位二进制计数器的状态方程为 n1nQQ每作用每作用1 1个时钟个时钟CP 信号,状态变化信号,状态变化1次。次。按各电路的连接方式,求出驱动方程按各电路的连接方式,求出驱动方程 并代入特性方程并代入特性方程 。第第 4 4 页页4、从、从0开始计数的开始计数的N进制增量计数器,最后一个计数状态为进制增量计数器,最后一个计数状态为 ()。N A N1 B N+1 C 2 N D分分 析析 提提 示示 从从0开始计数的开始计数的N进制增量计数器,其计数状态依次是进制增量计数器,其计数状态依次是0、1、2、N

4、1,共,共 N 个计数状态。个计数状态。第第 5 5 页页5、由、由 n 个触发器构成的计数器,最多计数个数为个触发器构成的计数器,最多计数个数为 ()。n 个个 A n2 B 2n 个个 C 2n 个个 D分分 析析 提提 示示 每个触发器每个触发器 Q 端有端有 0、1 两种可能状态,两种可能状态,n 个触发器有个触发器有 2n 种种可能的状态,最多计数个数为可能的状态,最多计数个数为 2n 个个。第第 6 6 页页6、若构成一个十二进制计数器,所用触发器至少、若构成一个十二进制计数器,所用触发器至少 ()。12 个个 A 3 个个B 4 个个 C 6 个个D分分 析析 提提 示示 进制数

5、进制数 N=12,设触发器的个数为,设触发器的个数为n,按,按 N 2n 关系计算关系计算n,并取最小整数,并取最小整数,n=4。第第 7 7 页页7、3位移位寄存器组成的环形计数器,其进制数为位移位寄存器组成的环形计数器,其进制数为 ()。6 进制进制 A 8 进制进制 B 4 进制进制 C 3 进制进制D分分 析析 提提 示示 n 位环形计数器,由位环形计数器,由 n 个触发器构成,有效状态数个触发器构成,有效状态数=n。计数器的进制数计数器的进制数 =有效状态数有效状态数。第第 8 8 页页8、3位移位寄存器组成的扭环形计数器,其进制数为位移位寄存器组成的扭环形计数器,其进制数为 ()。

6、3 进制进制 A 6 进制进制 B 8 进制进制 C 2 进制进制 D分分 析析 提提 示示 n 位扭环形计数器,由位扭环形计数器,由 n 个触发器构成,有效状态数个触发器构成,有效状态数=2 n。计数器的进制数计数器的进制数 =有效状态数有效状态数。第第 9 9 页页9、4 位环形计数器中,无效状态的个数为位环形计数器中,无效状态的个数为 ()。4 个个 A 12 个个 B 8 个个 C 0 个个 D分分 析析 提提 示示 n 位环形计数器,由位环形计数器,由 n 个触发器构成,共有个触发器构成,共有 2n 个状态,个状态,有效状态数有效状态数=n,无效状态数,无效状态数=2n n。第第 1

7、010 页页10、n 位触发器构成的扭环形计数器,其无效状态位触发器构成的扭环形计数器,其无效状态 的个数为的个数为 ()。2n n A 2n 2n B 2n C 2n 1D分分 析析 提提 示示 n 位扭环形计数器,由位扭环形计数器,由 n 个触发器构成,共有个触发器构成,共有 2n 个状态,个状态,有效状态数有效状态数=2n,无效状态数,无效状态数=2n 2n。第第 1111 页页11、4个触发器构成的个触发器构成的8421BCD码计数器,其无关状态的个数为码计数器,其无关状态的个数为()。6 个个 A 8 个个 B 10 个个 C不定不定D分分 析析 提提 示示 8421BCD码计数器为

8、十进制计数器,有效状态数为码计数器为十进制计数器,有效状态数为10个,个,4个个触发器共有触发器共有 24=16 个状态,无效状态数个状态,无效状态数=1610=6个。个。第第 1212 页页12、下列计数器中,每次状态转换时只有一位触发器的状态发生变化、下列计数器中,每次状态转换时只有一位触发器的状态发生变化的是的是 ()。二进制计数器二进制计数器 A 十进制计数器十进制计数器 B 环形计数器环形计数器 C 扭环形计数器扭环形计数器 D分分 析析 提提 示示 扭环形计数器在状态转换时,每次只有一位触发器的状态发扭环形计数器在状态转换时,每次只有一位触发器的状态发生变化。如生变化。如 3 位扭

9、环形计数器的状态图为:位扭环形计数器的状态图为:Q1 Q2 Q3100110111011001000第第 1313 页页13、下列计数器中,不存在无效状态的是下列计数器中,不存在无效状态的是 ()。二进制计数器二进制计数器 A 十进制计数器十进制计数器 B 环形计数器环形计数器 C 扭环形计数器扭环形计数器 D分分 析析 提提 示示 n 个触发器构成的个触发器构成的n 位二进制计数器,位二进制计数器,2n 个状态全部为有效个状态全部为有效状态,不存在无效状态。状态,不存在无效状态。第第 1414 页页14、下列状态中,不是下列状态中,不是 4 位扭环形计数器输出状态的是位扭环形计数器输出状态的

10、是 ()。0000 A 1000B 0010 C 0001D分分 析析 提提 示示 扭环形计数器在状态转换时,每次只有一位触发器的状态发扭环形计数器在状态转换时,每次只有一位触发器的状态发生变化。生变化。4 位扭环形计数器的状态图为:位扭环形计数器的状态图为:10001100111011110000000100110111Q1 Q2 Q3 Q4第第 1515 页页15、异步计数器如图示,若触发器当前状态、异步计数器如图示,若触发器当前状态Q3 Q2 Q1为为110,则在时,则在时钟作用下,计数器的下一状态为钟作用下,计数器的下一状态为 ()。A101B111C010D 000分分 析析 提提

11、示示 各触发器的状态方程:各触发器的状态方程:,i=1,2,3 ni1niQQ各触发器的时钟条件:各触发器的时钟条件:CP1=CP,CP2=Q1,CP3=Q2 触发器具备时钟条件时按状态方程改变状态,不具备时钟条触发器具备时钟条件时按状态方程改变状态,不具备时钟条件时状态不变。件时状态不变。各触发器的初始状态各触发器的初始状态:110n1n2n3QQQ CP1,使,使 ,Q1 变化变化 为为 0 1,出现上升沿,出现上升沿,10n11n1QQ Q1,使,使 ,Q2 变化变化 为为 1 0,出现下降沿,出现下降沿,01n21n2QQ Q2,使,使 。1n31n3QQ第第 1616 页页16、异步

12、计数器如图示,若触发器当前状态、异步计数器如图示,若触发器当前状态Q3 Q2 Q1为为011,则在时,则在时钟作用下,计数器的下一状态为钟作用下,计数器的下一状态为 ()。A100B110C010D 000分分 析析 提提 示示 各触发器的状态方程:各触发器的状态方程:,i=1,2,3 ni1niQQ各触发器的时钟条件:各触发器的时钟条件:CP1=CP,CP2=Q1,CP3=Q2 触发器具备时钟条件时按状态方程改变状态,不具备时钟条触发器具备时钟条件时按状态方程改变状态,不具备时钟条件时状态不变。件时状态不变。各触发器的初始状态各触发器的初始状态:011n1n2n3QQQ CP1,使,使 ,Q

13、1 变化变化 为为 1 0,出现下降沿,出现下降沿,01n11n1QQ Q1,使,使 ,Q2 变化变化 为为 1 0,出现下降沿,出现下降沿,01n21n2QQ Q2,使,使 。10n31n3QQ第第 1717 页页17、由、由4位二进制计数器位二进制计数器74LS161构成的任意进制计数器电路如图示,构成的任意进制计数器电路如图示,计数时的最小状态是计数时的最小状态是 ()。0000 A 1111B 0110 C 0001 D分分 析析 提提 示示 图示电路,构成任意进制计数器所用的方法为进位输出图示电路,构成任意进制计数器所用的方法为进位输出 C置置于差数法于差数法。计数范围为:。计数范围

14、为:预置数输入端的数值预置数输入端的数值 0110 使进位输出使进位输出 C 为为1时的状态时的状态1111计数时的最小状态是计数时的最小状态是0110。第第 1818 页页18、由、由4位二进制计数器位二进制计数器74LS161构成的任意进制计数器电路如图示,构成的任意进制计数器电路如图示,计数器的有效状态数为计数器的有效状态数为 ()。16 个个 A 8 个个B 10 个个C 12 个个 D分分 析析 提提 示示 图示电路,构成任意进制计数器所用的方法为图示电路,构成任意进制计数器所用的方法为 复位复位 法法。计数范围为:计数范围为:预置数输入端的数值预置数输入端的数值 0000 使使 为

15、为0时的状态时的状态1001共共10个有效状态。个有效状态。LDLD第第 1919 页页19、由、由4位二进制计数器位二进制计数器74LS161构成的任意进制计数器电路如图示,构成的任意进制计数器电路如图示,计数器的最大状态是计数器的最大状态是 ()。0000A 1111B 1001C 0001D分分 析析 提提 示示 图示电路,构成任意进制计数器所用的方法为图示电路,构成任意进制计数器所用的方法为 复位复位 法法。计数范围为:计数范围为:预置数输入端的数值预置数输入端的数值 0000 使使 为为0时的状态时的状态1001共共10个有效状态,计数器的最大状态是个有效状态,计数器的最大状态是10

16、01。LDLD第第 2020 页页20、下列器件中,具有串行下列器件中,具有串行并行数据转换功能的是并行数据转换功能的是 ()。译码器译码器 A 数据比较器数据比较器 B 移位寄存器移位寄存器 C 计数器计数器 D分分 析析 提提 示示 移位寄存器采用串行输入、并行输出的工作方式,可实现串移位寄存器采用串行输入、并行输出的工作方式,可实现串行行并行数据的转换。并行数据的转换。第第 2121 页页21、一个、一个4位串行数据输入的移位寄存器,时钟脉冲频率为位串行数据输入的移位寄存器,时钟脉冲频率为1kHz,完成转换完成转换4位并行数据输出的时间为位并行数据输出的时间为 ()。8 ms A 4 m

17、s B 8s C 4s D分分 析析 提提 示示 移位寄存器采用串行输入、并行输出的方式工作时,每作用移位寄存器采用串行输入、并行输出的方式工作时,每作用1个时钟脉冲个时钟脉冲CP信号输入信号输入1位数据,位数据,4位串行数据输入需作用位串行数据输入需作用4个时个时钟脉冲钟脉冲CP信号。信号。时钟脉冲时钟脉冲CP信号的周期信号的周期 TCP=1/1000=0.001s=1ms 完成完成4位串行数据输入转换并行数据输出的时间为位串行数据输入转换并行数据输出的时间为=41=4ms第第 2222 页页1、时序逻辑电路在任一时刻的稳定输出不仅与当时的输入有关,、时序逻辑电路在任一时刻的稳定输出不仅与当

18、时的输入有关,而且还与而且还与 有关。有关。参参 考考 答答 案案 输入信号作用前电路所处的状态输入信号作用前电路所处的状态分分 析析 提提 示示 时序逻辑电路在结构上,有存储电路记忆电路以前所处的状时序逻辑电路在结构上,有存储电路记忆电路以前所处的状态,从而使任一时刻的输出信号,不仅取决于该时刻的输入信号,态,从而使任一时刻的输出信号,不仅取决于该时刻的输入信号,还与输入信号作用前电路所处的状态有关。还与输入信号作用前电路所处的状态有关。第第 2323 页页2、时序逻辑电路在结构上有两个特点:其一是包含由触发器等构成的、时序逻辑电路在结构上有两个特点:其一是包含由触发器等构成的 电路,其二是

19、内部存在电路,其二是内部存在 通路。通路。参参 考考 答答 案案存储存储 反馈反馈 分分 析析 提提 示示 时序逻辑电路用触发器等存储电路记忆电路以前所处的状态;时序逻辑电路用触发器等存储电路记忆电路以前所处的状态;时序逻辑电路的内部时序逻辑电路的内部反馈将电路的输出状态反馈到组合逻辑电路反馈将电路的输出状态反馈到组合逻辑电路的输入端,与输入信号一起共同决定组合逻辑电路的输出。的输入端,与输入信号一起共同决定组合逻辑电路的输出。第第 2424 页页3、时序逻辑电路的、时序逻辑电路的“现态现态”反映的是反映的是 时刻电路状态变化时刻电路状态变化的结果,而的结果,而“次态次态”则反映的是则反映的是

20、 时刻电路状态变化的结时刻电路状态变化的结果。果。参参 考考 答答 案案以前以前 当前当前分分 析析 提提 示示 当前输入信号当前输入信号 作用后,时序逻辑电路状态变化的结果为新的作用后,时序逻辑电路状态变化的结果为新的状态状态 ,称为,称为“次态次态”;当前输入信号;当前输入信号 作用前,时序逻辑电路所作用前,时序逻辑电路所处的状态处的状态 ,称为,称为“现态现态”,它是以前时刻输入信号作用后电路状,它是以前时刻输入信号作用后电路状态变化的结果。态变化的结果。第第 2525 页页4、时序逻辑电路按其不同的状态改变方式,可分为、时序逻辑电路按其不同的状态改变方式,可分为 时序时序逻辑电路和逻辑

21、电路和 时序逻辑电路两种。前者设置统一的时钟脉时序逻辑电路两种。前者设置统一的时钟脉冲,后者不设置统一的时钟脉冲。冲,后者不设置统一的时钟脉冲。参参 考考 答答 案案同步同步 异步异步分分 析析 提提 示示 同步时序逻辑电路在结构上,各触发器的时钟端接到同一个同步时序逻辑电路在结构上,各触发器的时钟端接到同一个时钟信号上,有统一的时钟脉冲控制,状态变化时和时钟脉冲同时钟信号上,有统一的时钟脉冲控制,状态变化时和时钟脉冲同步步 。异步时序逻辑电路在结构上,各触发器的时钟端不接到同一异步时序逻辑电路在结构上,各触发器的时钟端不接到同一个时钟信号上,没有统一的时钟脉冲控制,状态变化时不和时钟个时钟信

22、号上,没有统一的时钟脉冲控制,状态变化时不和时钟脉冲同步脉冲同步 。第第 2626 页页5、时序逻辑电路的输出不仅是当前输入的函数,同时也是当前状态的、时序逻辑电路的输出不仅是当前输入的函数,同时也是当前状态的函数,这类时序逻辑电路称为函数,这类时序逻辑电路称为 型时序逻辑电路;型时序逻辑电路;时序逻时序逻辑电路的输出仅是当前状态的函数,辑电路的输出仅是当前状态的函数,而与当前输入无关,而与当前输入无关,或者不存在或者不存在独立设置的输出,独立设置的输出,而以电路的状态直接作为输出,而以电路的状态直接作为输出,这类时序逻辑电路这类时序逻辑电路称为称为 型时序逻辑电路。型时序逻辑电路。参参 考考

23、 答答 案案 Mealy Moore 分分 析析 提提 示示 Mealy 型时序逻辑电路,输出信号不仅取决于前输入的函数,型时序逻辑电路,输出信号不仅取决于前输入的函数,同时还是当前状态的函数。同时还是当前状态的函数。Moore型时序逻辑电路,输出信号仅是当前状态的函数。型时序逻辑电路,输出信号仅是当前状态的函数。第第 2727 页页6、根据触发器时钟脉冲作用方式的不同,计数器有、根据触发器时钟脉冲作用方式的不同,计数器有 计数器计数器和和 计数器之分。前者所有触发器在同一个时钟脉冲作用下计数器之分。前者所有触发器在同一个时钟脉冲作用下同时翻转,后者触发器状态的翻转并不按统一的时钟脉冲同时进行

24、。同时翻转,后者触发器状态的翻转并不按统一的时钟脉冲同时进行。参参 考考 答答 案案同步同步 异步异步分分 析析 提提 示示 同步计数器在结构上,各触发器的时钟端接到同一个时钟信同步计数器在结构上,各触发器的时钟端接到同一个时钟信号上,有统一的时钟脉冲控制,状态变化时和时钟脉冲同步号上,有统一的时钟脉冲控制,状态变化时和时钟脉冲同步。异步计数器在结构上,各触发器的时钟端不接到同一个时钟异步计数器在结构上,各触发器的时钟端不接到同一个时钟信号上,没有统一的时钟脉冲控制,状态变化时不和时钟脉冲同信号上,没有统一的时钟脉冲控制,状态变化时不和时钟脉冲同步步。第第 2828 页页7、根据计数过程中,数

25、字增、减规律的不同,计数器可分为、根据计数过程中,数字增、减规律的不同,计数器可分为计数器、计数器、计数器和可逆计数器三种类型。计数器和可逆计数器三种类型。参参 考考 答答 案案加法加法 减法减法 分分 析析 提提 示示 加法加法计数器:在时钟脉冲计数器:在时钟脉冲CP作用下,计数器递增规律计数。作用下,计数器递增规律计数。减法减法计数器:在时钟脉冲计数器:在时钟脉冲CP作用下,计数器递减规律计数。作用下,计数器递减规律计数。可逆可逆计数器:在时钟脉冲计数器:在时钟脉冲CP作用下,计数器可递减规律计数、作用下,计数器可递减规律计数、可递减规律计数。可递减规律计数。第第 2929 页页8、计数器

26、工作时,对、计数器工作时,对 出现的个数进行计数。出现的个数进行计数。参参 考考 答答 案案时钟脉冲时钟脉冲CP分分 析析 提提 示示 计数器,在时钟脉冲计数器,在时钟脉冲CP作用下进行状态转换,并用不同的作用下进行状态转换,并用不同的状态反应时钟脉冲状态反应时钟脉冲CP出现的个数。出现的个数。第第 3030 页页9、构成一个、构成一个2n 进制计数器,共需要进制计数器,共需要 个触发器。个触发器。参参 考考 答答 案案n分分 析析 提提 示示 在二进制在二进制计数器中,计数器中,进制进制数数 N 和触发器个数和触发器个数 n 的关系为的关系为 N=2n第第 3131 页页10、3位环形计数器

27、是位环形计数器是 进制的计数器;进制的计数器;3位扭环形计数器是位扭环形计数器是 进制的计数器。进制的计数器。参参 考考 答答 案案3 6分分 析析 提提 示示 3 位环形计数器,有位环形计数器,有3个有效状态,为个有效状态,为 3 进制计数器;进制计数器;3 位扭位扭环形计数器,有环形计数器,有 2 3=6 个有效状态,为个有效状态,为 6 进制计数器。进制计数器。第第 3232 页页11、8 位移位寄存器,串行输入时需经过位移位寄存器,串行输入时需经过 CP 脉冲作用脉冲作用后,后,8 位数码才能全部移入寄存器中。位数码才能全部移入寄存器中。分分 析析 提提 示示 移位寄存器采用串行方式输

28、入数据,每作用移位寄存器采用串行方式输入数据,每作用1个时钟脉冲个时钟脉冲CP信号输入信号输入1位数据,位数据,8位串行数据输入需作用位串行数据输入需作用8个时钟脉冲个时钟脉冲CP 信号,信号,8 位数码才能全部移入寄存器中。位数码才能全部移入寄存器中。参参 考考 答答 案案8第第 3333 页页12、左移移位寄存器输入为、左移移位寄存器输入为 0 时,在时,在CP 时钟脉冲的作用下,可实现时钟脉冲的作用下,可实现对所存数据的对所存数据的 运算;右移移位寄存器输入为运算;右移移位寄存器输入为 0 时,在时,在CP 时钟脉冲的作用下,可实现对所存数据的时钟脉冲的作用下,可实现对所存数据的 运算。运算。分分 析析 提提 示示 输入为输入为 0 时,数据左移时,数据左移1位扩大位扩大2倍,相当于乘以倍,相当于乘以2,数据左,数据左移移n位相当于乘以位相当于乘以2n;输入为输入为 0 时,数据右移时,数据右移1位缩小位缩小2倍,相当于除以倍,相当于除以2,数据右,数据右移移n位相当于除以位相当于除以2n。参参 考考 答答 案案乘以乘以2n 除以除以2n 祝您成功!祝您成功!

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 办公、行业 > 各类PPT课件(模板)
版权提示 | 免责声明

1,本文(数字电子技术自测练习第5-章课件.ppt)为本站会员(晟晟文业)主动上传,163文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。
2,用户下载本文档,所消耗的文币(积分)将全额增加到上传者的账号。
3, 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(发送邮件至3464097650@qq.com或直接QQ联系客服),我们立即给予删除!


侵权处理QQ:3464097650--上传资料QQ:3464097650

【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。


163文库-Www.163Wenku.Com |网站地图|