第三章集成逻辑门电路课件.ppt

上传人(卖家):晟晟文业 文档编号:4961598 上传时间:2023-01-28 格式:PPT 页数:58 大小:719KB
下载 相关 举报
第三章集成逻辑门电路课件.ppt_第1页
第1页 / 共58页
第三章集成逻辑门电路课件.ppt_第2页
第2页 / 共58页
第三章集成逻辑门电路课件.ppt_第3页
第3页 / 共58页
第三章集成逻辑门电路课件.ppt_第4页
第4页 / 共58页
第三章集成逻辑门电路课件.ppt_第5页
第5页 / 共58页
点击查看更多>>
资源描述

1、第三章第三章 集成集成逻辑门电路逻辑门电路 正逻辑负逻辑正逻辑负逻辑 二极管与三极管的开关特性二极管与三极管的开关特性 基本逻辑门电路基本逻辑门电路 TTL逻辑门电路的逻辑功能和电气特性逻辑门电路的逻辑功能和电气特性 TTL门电路的其他类型门电路的其他类型 CMOS门电路门电路 集成逻辑门电路的应用集成逻辑门电路的应用学习要点学习要点 概概 述述门电路:实现基本逻辑运算和复合逻辑运算的单元电路。门电路:实现基本逻辑运算和复合逻辑运算的单元电路。高、低电平用高、低电平用0、1两种逻辑状态表示。两种逻辑状态表示。正逻辑正逻辑-高电平表示为:高电平表示为:“1”,低电平表示为:,低电平表示为:“0”

2、负逻辑负逻辑-高电平表示为:高电平表示为:“0”,低电平表示为:,低电平表示为:“1”3.13.1二极管与三极管的开关特性二极管与三极管的开关特性 (1)(1)加正向电压加正向电压V VF F时,二极管导通,管压降时,二极管导通,管压降V VD D可忽可忽略。二极管相当于一个闭合的开关。略。二极管相当于一个闭合的开关。3.1.2二极管的开关特性二极管的开关特性 可见,二极管在电路中表现为一个受外加电压可见,二极管在电路中表现为一个受外加电压vi控控制的开关。当外加电压制的开关。当外加电压vi为一脉冲信号时,二极管将随为一脉冲信号时,二极管将随着脉冲电压的变化在着脉冲电压的变化在“开开”态与态与

3、“关关”态之间转换。这态之间转换。这个转换过程就是二极管开关的动态特性。个转换过程就是二极管开关的动态特性。(2)(2)加反向电压加反向电压V VR R时,二极管截止,反向电流时,二极管截止,反向电流I IS S可忽可忽略。二极管相当于一个断开的开关。略。二极管相当于一个断开的开关。3.1.2 三极管三极管的开关特性的开关特性1 1三极管的三种工作状态三极管的三种工作状态 (1 1)截止状态:)截止状态:当当V VI I小于三极管发射结死区电压时,小于三极管发射结死区电压时,I IB BI ICBOCBO00,I IC CI ICEOCEO00,V VCECEV VCCCC,三极管工作在截止,

4、三极管工作在截止区,对应图区,对应图1.4.51.4.5(b b)中的)中的A A点。点。三极管工作在截止状态的条件为:发射结反偏或小三极管工作在截止状态的条件为:发射结反偏或小于死区电压。于死区电压。此时,若调节此时,若调节R Rb b,则,则I IB B,I IC C,V VCECE,工作点沿着,工作点沿着负载线由负载线由A A点点BB点点CC点点DD点向上移动。在此期间,三点向上移动。在此期间,三极管工作在放大区,极管工作在放大区,其特点为其特点为I IC CIIB B。三极管三极管工作在放大状态的条件为:工作在放大状态的条件为:发射结正偏,集电结发射结正偏,集电结反偏反偏 (2 2)放

5、大状态:)放大状态:当当V VI I为正值且大于死区电压时,为正值且大于死区电压时,三极管三极管导通。有导通。有 bIbBEIBRVRVVI 若再减小若再减小R Rb b,I IB B会继续增加,但会继续增加,但I IC C已接近于最大值已接近于最大值 V VCCCC/R RC C,不会再,不会再 增加,增加,三极管三极管进入饱和状态。饱和时进入饱和状态。饱和时 的的V VCECE电压称为饱和压降电压称为饱和压降V VCESCES,其典型值为:,其典型值为:V VCESCES0.30.3V V。三极管三极管工作在饱和状态的电流条件为:工作在饱和状态的电流条件为:I IB B I IBS BS

6、电压条件为:电压条件为:集电结和发射结均正偏集电结和发射结均正偏。(3 3)饱和状态:)饱和状态:保持保持V VI I不变,继续减小不变,继续减小R Rb b,当,当V VCECE 0.70.7V V时,集电结变为零偏,称为临界饱和状态,对应时,集电结变为零偏,称为临界饱和状态,对应图(图(b b)中的)中的E E点。此时的集电极电流称为集电极饱和点。此时的集电极电流称为集电极饱和电流,用电流,用I ICSCS表示表示,基极电流称为基极临界饱和电流,基极电流称为基极临界饱和电流,用用I IBSBS表示表示,有,有:CCCC0.7V-RVRVICCCSCCCCSBSRVII解:解:(1)根据饱和

7、条件)根据饱和条件IBIBS解题。解题。(2)将)将RC改为改为6.8kW W,重复以上计算,重复以上计算。(+12V))mA0.023(1000.7-3BI)mA0.020(106012CCCBSRVIIBIBS 三极管饱和。)mA1.2(1012CCCCSCRVIIV3.0CESO VV(2)IB不变,仍为0.023mA)mA0.029(6.86012CCCBSRVIIBIBS 三极管处在放大状态。)mA1.4(0.02360BIIC)V2.48(6.81.4-12-CCCCCEORIVVV例例1 电路及参数如图电路及参数如图1.4.6所示,设输入电压所示,设输入电压VI=3V,三极管的,

8、三极管的VBE=0.7V。(1 1)若)若6060,试判断,试判断三极管三极管是否饱和,并求出是否饱和,并求出IC和和VO的值的值。由上例可见,由上例可见,Rb、RC、等参数都能决定三极管饱和。等参数都能决定三极管饱和。该电路的则饱和条件可写为:该电路的则饱和条件可写为:即即在在VI一定(要保证发射结正偏)和一定(要保证发射结正偏)和VCC一定的条件一定的条件下,下,Rb越小,越小,越大,越大,RC越大,越大,三极管三极管越容易饱和。越容易饱和。在数字电路中总是合理地选择这几个参数,使三极在数字电路中总是合理地选择这几个参数,使三极管在导通时为饱和导通。管在导通时为饱和导通。)mA0.038(

9、600.7-3BI IBS0.029 mAIBIBS 三极管饱和。)mA1.76(6.812CCCCSRVIICV3.0CESOVVCCCRVbIRV(3)将)将RC改为改为6.8kW W,再将,再将Rb改为改为60kW W,重复以上计算,重复以上计算。与门电路与门电路 3.2 TTL3.2 TTL集成逻辑门集成逻辑门 或门电路或门电路 三极管非门电路三极管非门电路二极管与门和或门电路的缺点二极管与门和或门电路的缺点(1 1)在多个门串接使用时,会出现低电平偏离标准数)在多个门串接使用时,会出现低电平偏离标准数值的情况。值的情况。(2 2)负载能力差)负载能力差解决办法:解决办法:将二极管与门

10、(或门)电路和三极管非门电路组合起来。将二极管与门(或门)电路和三极管非门电路组合起来。+VALT123RRbCCC(+5V)1TTL与非门的基本结构与非门的基本结构BAC+VRPCC(+5V)PPPNNNN+V13(+5V)CCABCTb1R13.2.1 TTL与非门的内部结构及工作原理2 2TTL与非门的逻辑关系与非门的逻辑关系(1 1)输入全为高电平)输入全为高电平3.63.6V时。时。T2 2、T3 3导通,导通,VB1 1=0.7=0.73=2.13=2.1(V ),),由于由于T3 3饱和导通,输出电压为:饱和导通,输出电压为:VO O=VCES3CES30.30.3V这时这时T2

11、 2也饱和导通,也饱和导通,故有故有VC2C2=VE2E2+VCE2CE2=1=1V。使使T4 4和二极管和二极管D都截止。都截止。实现了与非门的逻辑实现了与非门的逻辑功能之一:功能之一:输入全为高电平时,输入全为高电平时,输出为低电平输出为低电平。+VV3.6V13123123123D(+5V)CCRACBTTTRT1KRb11243c2c4e2Ro2.1V1.4V0.7V1V0.3V倒置状态饱和饱和截止截止4k1.6k130(2)输入有低电平)输入有低电平0.3V 时:时:l 该发射结导通,该发射结导通,V VB1=1VB1=1V。所以所以T2T2、T3T3都截止都截止。由于由于T2T2截

12、止截止,流流过RC2RC2的电流较小的电流较小,可以忽略,所以可以忽略,所以V VB4B4V VCC=5VCC=5V,使T4T4和和D D导通,导通,则有:则有:lV VOOV VC CC C-V VBE4-BE4-V VD=5-0.7-D=5-0.7-0.7=3.60.7=3.6(V V)l实现了与非门的逻辑功能的实现了与非门的逻辑功能的另一方面:另一方面:l 输入有低电平时,输入有低电平时,l 输出为高电平。输出为高电平。l综合上述两种情况,综合上述两种情况,l该电路满足与非的该电路满足与非的l逻辑功能,即:逻辑功能,即:CBAL+VV0.3V3.6V13123123123DRo1301c

13、2c43BACCT2RCRRT4b1TT4ke21V5V3.6V饱和截止截止导通导通4.3V1.6k1k3、TTL与非门的电压传输特性与非门的电压传输特性 Vo=f(Vi)(3 3)关门电平电压)关门电平电压V VOFFOFF是指输出电压下降到是指输出电压下降到VOH(min)时时对应的输入电压。对应的输入电压。即即输入低电压的最大值。在产品手册中输入低电压的最大值。在产品手册中常称为常称为输入低电平电压输入低电平电压,用,用VIL(max)表示。产品规定表示。产品规定VIL(max)=0.8=0.8V。(1)输出高电平电压)输出高电平电压VOH在正逻辑体制中代表在正逻辑体制中代表逻辑逻辑“1

14、”的输出电压。的输出电压。VOH的理论值为的理论值为3.6V,产品,产品规定输出高电压的最小值规定输出高电压的最小值VOH(min)=2.4V。(2)输出低电平电压)输出低电平电压VOL在正逻辑体制中代表逻辑在正逻辑体制中代表逻辑“0”的输出电压。的输出电压。VOL的理论值为的理论值为0.3V,产品规定输出,产品规定输出低电压的最大值低电压的最大值VOL(max)=0.4V。(5 5)阈值电压阈值电压V Vthth电压传输特性的过渡区所对应的输入电压传输特性的过渡区所对应的输入电压,即决定电路截止和导通的分界线,也是决定输出高、电压,即决定电路截止和导通的分界线,也是决定输出高、低电压的分界线

15、。低电压的分界线。近似地:近似地:VthVOFFVON 即即ViVth,与非门关门,输出高电平;,与非门关门,输出高电平;ViVth,与非门开门,输出低电平。,与非门开门,输出低电平。Vth又常被形象化地称为又常被形象化地称为门槛电压门槛电压。Vth的值为的值为1.31.3V1.1.V。(4)开门电平电压)开门电平电压VON是指输出电压下降到是指输出电压下降到VOL(max)时对应的输入电压。即输入高电压的最)时对应的输入电压。即输入高电压的最小值。在产品手册中常称为输入高电平电压,用小值。在产品手册中常称为输入高电平电压,用VIH(min)表示。产品规定:)表示。产品规定:VIH(min)=

16、2V。4、输入端的噪声容限、输入端的噪声容限低电平噪声容限低电平噪声容限 VNLVOFF-VOL(max)0.80.8V-0.40.4V0.40.4V高电平噪声容限高电平噪声容限 VNHVOH(min)-VON2.42.4V-2.0-2.0V0.40.4VTTL门电路的输出高低电平不是一个值,而是一个范门电路的输出高低电平不是一个值,而是一个范围。同样,它的输入高低电平也有一个范围,即它的输入围。同样,它的输入高低电平也有一个范围,即它的输入信号允许一定的容差,称为信号允许一定的容差,称为噪声容限噪声容限。3.2.2 TTL与非门的外特性及有关参数与非门的外特性及有关参数TTLTTL与非门输入

17、特性与非门输入特性(1 1)采用多发射极三极管加快了存储电荷的消散过程。)采用多发射极三极管加快了存储电荷的消散过程。+V0.3V3.6VV12313123R1c23BACCT2RCRTb1Te21V1.4V0.7ViB1iB1o4k1.6k1k(mA)14151b1BCCILRVVI1 1输入低电平电流输入低电平电流IIL与输入高电平电流与输入高电平电流IIH(1 1)输入低电平电流输入低电平电流I IILIL是指当门电路的输入端是指当门电路的输入端接低电平时,从门电路输入端流出的电流。接低电平时,从门电路输入端流出的电流。可以算出:可以算出:产品规定产品规定IIL1.61.6mA。&oV&

18、G0G1G2Gn0.3V+V13b1B1TR1iCC4K1VILI(2 2)输入高电平电流输入高电平电流I IIHIH是指当门电路的输入端接高是指当门电路的输入端接高电平时,流入输入端的电流。有两种情况。电平时,流入输入端的电流。有两种情况。寄生三极管效应:如图(寄生三极管效应:如图(a)所示。)所示。这时这时IIH=P PIB1B1,P P为寄生三极管的为寄生三极管的电流放大系数。电流放大系数。由于由于p和和i的值都远小于的值都远小于1 1,所以所以IIH的数值比较小,产品规定:的数值比较小,产品规定:IIH4040uA。倒置的放大状态:如图(倒置的放大状态:如图(b)所示。这时所示。这时I

19、IH=iIB1B1,i为倒置为倒置放大的电流放大系数。放大的电流放大系数。2.TTL2.TTL与非门输出特性与非门输出特性 采用了推拉式输出级,输出阻抗比较小,可迅速给负载采用了推拉式输出级,输出阻抗比较小,可迅速给负载电容充放电。电容充放电。+VV+VV123123D123123D(+5V)CCc4o截止T3T4导通导通R充电CLc4CC(+5V)o导通3T4T截止截止R放电CL(a)(b)(1 1)灌电流负载)灌电流负载ILOLOLIIN2 2带负载能力带负载能力N NOLOL称为输出低电平时的扇出系数。称为输出低电平时的扇出系数。+V+V13D12312313截止3饱和CC(+5V)TT

20、R截止4c4RCC4Kb1b14KR输出低电平IILIILIOLC3I=当驱动门输出低电平时,电流从负载门灌入驱动门。当驱动门输出低电平时,电流从负载门灌入驱动门。当负载门的个数增加,灌电流增大,会使当负载门的个数增加,灌电流增大,会使T T3 3脱离饱和,输脱离饱和,输出低电平升高。因此,把允许灌入输出端的电流定义为出低电平升高。因此,把允许灌入输出端的电流定义为输出低电平电流输出低电平电流I IOLOL,产品规定,产品规定I IOLOL=16mA=16mA。由此可得出。由此可得出:IHOHOHIIN(2 2)拉电流负载。)拉电流负载。NOH称为输出高电平时的扇出系数。产品规定产品规定IOH

21、=0.4=0.4mA。由此可得。由此可得出出:当驱动门输出高电平时,当驱动门输出高电平时,电流从驱动门拉出电流从驱动门拉出,流至负流至负载门的输入端。载门的输入端。拉电流增大时,拉电流增大时,RC4C4上的压上的压降增大,会使输出高电平降增大,会使输出高电平降低。因此,把允许拉出降低。因此,把允许拉出输出端的电流定义为输出端的电流定义为输出输出高电平电流高电平电流I IOHOH。一般一般NOLNOH,常取两者中的较小值作为门电路的扇出系数,常取两者中的较小值作为门电路的扇出系数,用用NO表示。表示。+V+V1231312313DRCCR3导通b14K截止T(+5V)b1Tc4R4CC4K导通输

22、出高电平IIHIIHOHE4=II TTL TTL与非门传输延迟时间与非门传输延迟时间t tpdpd导通延迟时间导通延迟时间tPHL从输入波形上升沿的中点到输出波形下降沿的从输入波形上升沿的中点到输出波形下降沿的中点所经历的时间。中点所经历的时间。截止延迟时间截止延迟时间tPLH从输入波形下降沿的中点到输出波形上升沿的从输入波形下降沿的中点到输出波形上升沿的中点所经历的时间。中点所经历的时间。与非门的传输延迟时间与非门的传输延迟时间tpd是是tPHL和和tPLH的平均值。即的平均值。即 2PHLPLHpdttt一般一般TTL与非门传输延迟时间与非门传输延迟时间tpd的值为几纳秒十几个纳秒。的值

23、为几纳秒十几个纳秒。TTLTTL与非门举例与非门举例7400740074007400是一种典型的是一种典型的TTLTTL与非门器件,内部含有与非门器件,内部含有4 4个个2 2输入端输入端与非门,共有与非门,共有1414个引脚。引脚排列图如图所示。个引脚。引脚排列图如图所示。3.2.3 TTL3.2.3 TTL门电路的其他类型门电路的其他类型1 1非门非门L+V123123D12313ATTT123Re21AL=A(a)(b)Rc2RCCRTc4b142 2或非门或非门 L+V123123D1312312313AL=A+B(a)(b)CC4TR3TT1AT2AT1BT2BR1BR1AR2R43

24、ABB13 3与或非门与或非门+VL12312313D13 123123CC4TR3T1AT2AT1BT2BTR1BR1AR24R3AB11A2B2 在工程实践中,有时需要将几个门的输出端并联使用,以在工程实践中,有时需要将几个门的输出端并联使用,以实现与逻辑,称为实现与逻辑,称为线与线与。普通的普通的TTL门电路不能进行线与。门电路不能进行线与。为此,为此,专门生产了一种可以进行线与的门电路专门生产了一种可以进行线与的门电路集电极开路门集电极开路门。4集电极开路门(集电极开路门(OC门)门)+VL12312313CC(+5V)ABTTRT1.6K4K1KRb1123c2Re2ALB&OCOC

25、门主要有以下几方面的应用:门主要有以下几方面的应用:l(1 1)实现线与。)实现线与。l电路如右图所示,逻辑关电路如右图所示,逻辑关系为系为:(2)实现电平转换。实现电平转换。如图示,可使输出如图示,可使输出(3 3)用做驱动器。)用做驱动器。如图是用来驱动发光二极管的如图是用来驱动发光二极管的电路。电路。+10V&OV+5V&270+VBA&DC&PRCCLLL12(1)当输出高电平时,当输出高电平时,RP不能太大。不能太大。RP为最大值时要保证输出电压为为最大值时要保证输出电压为VOH(min),由由OC门进行线与时,外接上拉电阻门进行线与时,外接上拉电阻RP的选择:的选择:得:得:+V&

26、RCCPVOHIIHIIHIIHnm&(2)当输出低电平时,当输出低电平时,RP不能太小。不能太小。RP为最小值时要保证输出电压为为最小值时要保证输出电压为VOL(max),由由所以:所以:RP(min)RPRP(max)+V&RPCCOLVIILILIn&m&IOL(1 1)三态输出门的结构及工作原理。)三态输出门的结构及工作原理。当当EN=0=0时,时,G输出为输出为1 1,D1 1截止,相当于一个正常的二输入截止,相当于一个正常的二输入端与非门,称为正常工作状态。端与非门,称为正常工作状态。当当EN=1时,时,G输出为输出为0,T4、T3都截止。这时从输出端都截止。这时从输出端L看看进去

27、,呈现高阻,称为高阻态,或禁止态。进去,呈现高阻,称为高阻态,或禁止态。5 5三态输出门三态输出门+VL123123D123D13ABT1b1R3TR4CCTTc2R2VRc2e2c4pEN11G&ENABL&ENABL三态门在计算机总线结构中有着广三态门在计算机总线结构中有着广泛的应用。泛的应用。(a)组成单向总线,)组成单向总线,实现信号的分时单向传送实现信号的分时单向传送.(b)组成双向总线,)组成双向总线,实现信号的分时双向传送。实现信号的分时双向传送。(2 2)三态门的应用)三态门的应用AEN&BAEN&BAEN&BENENEN111222333总线G1G2G3EN1总线DDIO1E

28、N/IDDOGG12EN5 57474LS系列系列为低功耗肖特基系列。为低功耗肖特基系列。6 67474AS系列系列为先进肖特基系列,为先进肖特基系列,它是它是7474S系列的后继产品。系列的后继产品。7 77474ALS系列系列为先进低为先进低功耗肖特基系列,功耗肖特基系列,是是74LS系列的后继产品。系列的后继产品。TTL集成逻辑门电路系列简介集成逻辑门电路系列简介1 17474系列系列为为TTLTTL集成电路的早期产品,属中速集成电路的早期产品,属中速TTLTTL器件。器件。2 274L74L系列系列为低功耗为低功耗TTLTTL系列,又称系列,又称LTTLLTTL系列。系列。3 374H

29、74H系列系列为高速为高速TTLTTL系列。系列。4 474S74S系列系列为肖特基为肖特基TTLTTL系列,进一步提高了速度。如图系列,进一步提高了速度。如图示。示。所以输出为低电平。所以输出为低电平。一、一、NMOS门电路门电路1 1NMOS非门非门3.3 C3.3 CMOS集成门电路集成门电路逻辑关系:(设两管的开启电压为逻辑关系:(设两管的开启电压为VT1T1=VT2T2=4=4V,且,且gm1 1gm2 2)(1 1)当输入)当输入Vi为高电平为高电平8 8V时,时,T1 1导通,导通,T2 2也导通。因为也导通。因为gm1 1gm2 2,所以两管的导通电阻,所以两管的导通电阻RDS

30、1DS1RDS2DS2,输出,输出电压为:电压为:VVVTTDD21(+12V)ioVVV1DD2T(+12V)TioVVDS2DS1R(100200k)DD(+12V)R(310k)o(2 2)当输入)当输入V Vi i为低电平为低电平0V0V时,时,T T1 1截止,截止,T T2 2导通。所以输出导通。所以输出电压为电压为V VOHOH=V VDDDD-V VT T=8V=8V,即输出为高电平。,即输出为高电平。所以电路实现了非逻辑。所以电路实现了非逻辑。2 2NMOS门电路门电路(1 1)与非门)与非门(2)或非门)或非门AL=ABVB1TDD3T(+12V)T2BVL=A+BADD(

31、+12V)3T2TT11 1逻辑关系:逻辑关系:(设(设VDD(VTN+|+|VTP|),且),且VTN=|=|VTP|)(1 1)当)当Vi=0=0V时,时,TN截止,截止,TP导通。输出导通。输出VOVDD。(2 2)当)当Vi=VDD时,时,TN导通,导通,TP截止,输出截止,输出VO00V。二、二、CMOS非门非门1 1、CMOSCMOS逻辑门电路是由逻辑门电路是由N N沟道沟道MOSFETMOSFET和和P P沟道沟道MOSFETMOSFET互补而成。互补而成。VVVVVVDDTPTNDDTPTN(a)(b)iioo(1 1)当)当Vi2 2V,TN截止,截止,TP导通,输出导通,输

32、出VoVDD=10=10V。(2 2)当)当2 2VVi5 5V,TN工作在饱和区,工作在饱和区,TP工作在可工作在可 变电阻区。变电阻区。(3 3)当)当Vi=5=5V,两管都工作在饱和区,两管都工作在饱和区,Vo=(VDD/2/2)=5=5V。(4 4)当)当5 5VVi8 8V,TP工作在饱和区,工作在饱和区,TN工作在可变电阻区。工作在可变电阻区。(5 5)当)当Vi8 8V,TP截止,截止,TN导通,输出导通,输出Vo=0=0V。可见:可见:CMOS门电路的阈值电压门电路的阈值电压 Vth=VDD/2/22电压传输特性电压传输特性:(设:(设:VDD=10V,VTN=|VTP|=2V

33、)3 3工作速度工作速度由于由于CMOS非门电路工作时总有一个管子导通,所以当带非门电路工作时总有一个管子导通,所以当带电容负载时,给电容充电和放电都比较快。电容负载时,给电容充电和放电都比较快。CMOS非门非门的平均传输延迟时间约为的平均传输延迟时间约为1010ns。VVVVVVCCDD(a)PTTN导通截止DDPTNT截止导通(b)i=0i=1O=1O=0LL三、其他的三、其他的CMOS门电路门电路1 1CMOS或非门电路或非门电路LVABP1TDDTN2P2TN1T带缓冲级的门电路带缓冲级的门电路 为了稳定输出高低电平,可在输入输出端分别加反相器为了稳定输出高低电平,可在输入输出端分别加

34、反相器作缓冲级。下图所示为带缓冲级的二输入端与非门电路。作缓冲级。下图所示为带缓冲级的二输入端与非门电路。L L=BABAABLV8T6TT714T3T10T9TDDT2T5TBAXBABABABABAXBAL后级为与或非门,经过逻辑变换,可得:后级为与或非门,经过逻辑变换,可得:2 2CMOS异或门电路异或门电路 由两级组成,前级为或非门,输出为由两级组成,前级为或非门,输出为VL=AABDDXB+当当EN=1=1时,时,TP2 2和和TN2 2同时截止,输出为高阻状态。同时截止,输出为高阻状态。所以,这是一个低电平有效的三态门。所以,这是一个低电平有效的三态门。AL3 3 CMOS三态门三

35、态门工作原理:工作原理:当当EN=0=0时,时,TP2 2和和TN2 2同时导通,同时导通,为为正常的非门,输出正常的非门,输出LVAENDDP2TP1TTN2N1T11ENAL4 CMOS传输门传输门工作原理:(设两管的开启电压工作原理:(设两管的开启电压VTN=|=|VTP|)(1 1)当)当C接高电平接高电平VDD,接低电平接低电平0 0V时,若时,若Vi在在0 0VVDD的范围变化,的范围变化,至少有一管导通,相当于一闭合开关,将输入传到输出,即至少有一管导通,相当于一闭合开关,将输入传到输出,即Vo=Vi。(2 2)当)当C接低电平接低电平0 0V,接高电平接高电平VDD,Vi在在0

36、 0VVDD的范围变化时,的范围变化时,TN和和TP都截止,输出呈高阻状态,相当于开关断开。都截止,输出呈高阻状态,相当于开关断开。CCVVCCV0VDDTNTPi/Voo/ViCCTGVi/VoVoV/i1 1CMOS逻辑门电路的系列逻辑门电路的系列(1 1)基本的)基本的CMOS40004000系列。系列。(2 2)高速的)高速的CMOSHC系列。系列。(3 3)与)与TTL兼容的高速兼容的高速CMOSHCT系列。系列。2 2CMOS逻辑门电路主要参数的特点逻辑门电路主要参数的特点(1 1)VOH(min)=0.9=0.9VDD;VOL(max)=0.01=0.01VDD。所以所以CMOS

37、门电路的逻辑摆幅(即高低电平之差)较大。门电路的逻辑摆幅(即高低电平之差)较大。(2 2)阈值电压)阈值电压Vth约为约为VDD/2/2。(3 3)CMOS非门的关门电平非门的关门电平VOFF为为0.450.45VDD,开门电平,开门电平VON为为0.550.55VDD。因此,其高、低电平噪声容限均达因此,其高、低电平噪声容限均达0.450.45VDD。(4 4)CMOS电路的功耗很小,一般小于电路的功耗很小,一般小于1 mW/门;门;(5 5)因)因CMOS电路有极高的输入阻抗,故其扇出系数很大,可达电路有极高的输入阻抗,故其扇出系数很大,可达5050。四、四、CMOS逻辑门电路的系列及主要

38、参数逻辑门电路的系列及主要参数 两种不同类型的集成电路相互连接,驱动门必须要两种不同类型的集成电路相互连接,驱动门必须要为负载门提供符合要求的高低电平和足够的输入电为负载门提供符合要求的高低电平和足够的输入电流,即要满足下列条件:流,即要满足下列条件:驱动门的驱动门的VOH(min)负载门的负载门的VIH(min)驱动门的驱动门的VOL(max)负载门的负载门的VIL(max)驱动门的驱动门的IOH(max)负载门的负载门的IIH(总)(总)驱动门的驱动门的IOL(max)负载门的负载门的IIL(总)(总)3.4 3.4 逻辑门电路使用中的几个实际问题的应用逻辑门电路使用中的几个实际问题的应用

39、 一、一、TTL与与CMOS器件之间的接口问题器件之间的接口问题(b)用)用TTL门电路驱动门电路驱动5 5V低电低电流继电器,其中二极管流继电器,其中二极管D作保作保护,用以防止过电压。护,用以防止过电压。二、二、TTL和和CMOS电路带负载时的接口问题电路带负载时的接口问题1 1对于电流较小、电平能够匹对于电流较小、电平能够匹配的负载可以直接驱动配的负载可以直接驱动。(a a)用)用TTL门电路驱动发光二极门电路驱动发光二极管管LED,这时只要在电路中串接,这时只要在电路中串接一个约几百一个约几百W W的限流电阻即可。的限流电阻即可。VB&ACC(5V)360LEDV(5V)ABCC&继电

40、器D 2 2带大电流负载带大电流负载(a a)可将同一芯片上的多个门并联作为驱动器,如图()可将同一芯片上的多个门并联作为驱动器,如图(a)所示。)所示。(b b)也可在门电路输出端接三极管,以提高负载能力,如图()也可在门电路输出端接三极管,以提高负载能力,如图(b)所示。所示。VA&B&(a)CC继电器DV123(b)ABCC&负载(2 2)对于或非门及或门,多)对于或非门及或门,多余输入端应接低电平,比余输入端应接低电平,比如直接接地;也可以与有如直接接地;也可以与有用的输入端并联使用。用的输入端并联使用。三、多余输入端的处理三、多余输入端的处理(1 1)对于与非门及与门,多余)对于与非

41、门及与门,多余输入端应接高电平,比如直输入端应接高电平,比如直接接电源正端,或通过一个接接电源正端,或通过一个上拉电阻(上拉电阻(1 13 3kW W)接电源)接电源正端;在前级驱动能力允许正端;在前级驱动能力允许时,也可以与有用的输入端时,也可以与有用的输入端并联使用。并联使用。V&CCBA&AB(a)(b)1ABBA(a)(b)13 3一端消去或加上小圆圈,同时将相应变量取反,其逻辑关系不变。一端消去或加上小圆圈,同时将相应变量取反,其逻辑关系不变。2 2任一条线一端上的小圆圈移到另一端,其逻辑关系不变。任一条线一端上的小圆圈移到另一端,其逻辑关系不变。1 1逻辑图任中一条线的两端同时加上

42、或消去小圆圈,逻辑图任中一条线的两端同时加上或消去小圆圈,其逻辑关系不变。其逻辑关系不变。&BA1C&BA1CLL&BA1C&BA1CLL&BAL&BALB&ALl本章作业本章作业:l2.1 2.4 2.7 2.15 2.21 2.23 1 1最简单的门电路是二极管与门、或门和三极管非门。最简单的门电路是二极管与门、或门和三极管非门。它们是集成逻辑门电路的基础。它们是集成逻辑门电路的基础。2 2目前普遍使用的数字集成电路主要有两大类,一类由目前普遍使用的数字集成电路主要有两大类,一类由NPNNPN型型三极三极管组成,简称管组成,简称TTLTTL集成电路;另一类由集成电路;另一类由MOSFETM

43、OSFET构构成,简称成,简称MOSMOS集成电路。集成电路。3 3TTLTTL集成逻辑门电路的输入级采用多发射极三级管、输集成逻辑门电路的输入级采用多发射极三级管、输出级采用达林顿结构,这不仅提高了门电路的开关速度,出级采用达林顿结构,这不仅提高了门电路的开关速度,也使电路有较强的驱动负载的能力。在也使电路有较强的驱动负载的能力。在TTLTTL系列中,除了有系列中,除了有实现各种基本逻辑功能的门电路以外,还有集电极开路门实现各种基本逻辑功能的门电路以外,还有集电极开路门和三态门。和三态门。本章小结本章小结5 5为了更好地使用数字集成芯片,应熟悉为了更好地使用数字集成芯片,应熟悉TTLTTL和和CMOSCMOS各个系列产品的外部电气特性及主要参各个系列产品的外部电气特性及主要参数,还应能正确处理多余输入端,能正确解决数,还应能正确处理多余输入端,能正确解决不同类型电路间的接口问题及抗干扰问题不同类型电路间的接口问题及抗干扰问题。4MOS集成电路常用的是两种结构。一种是集成电路常用的是两种结构。一种是NMOS门门电路,另一类是电路,另一类是CMOS门电路。与门电路。与TTL门电路相比,它门电路相比,它的优点是功耗低,扇出数大,噪声容限大,开关速度与的优点是功耗低,扇出数大,噪声容限大,开关速度与TTL接近,已成为数字集成电路的发展方向。接近,已成为数字集成电路的发展方向。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 办公、行业 > 各类PPT课件(模板)
版权提示 | 免责声明

1,本文(第三章集成逻辑门电路课件.ppt)为本站会员(晟晟文业)主动上传,163文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。
2,用户下载本文档,所消耗的文币(积分)将全额增加到上传者的账号。
3, 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(发送邮件至3464097650@qq.com或直接QQ联系客服),我们立即给予删除!


侵权处理QQ:3464097650--上传资料QQ:3464097650

【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。


163文库-Www.163Wenku.Com |网站地图|