实验一基本逻辑门电路实验课件.ppt

上传人(卖家):ziliao2023 文档编号:5600515 上传时间:2023-04-26 格式:PPT 页数:32 大小:846.50KB
下载 相关 举报
实验一基本逻辑门电路实验课件.ppt_第1页
第1页 / 共32页
实验一基本逻辑门电路实验课件.ppt_第2页
第2页 / 共32页
实验一基本逻辑门电路实验课件.ppt_第3页
第3页 / 共32页
实验一基本逻辑门电路实验课件.ppt_第4页
第4页 / 共32页
实验一基本逻辑门电路实验课件.ppt_第5页
第5页 / 共32页
点击查看更多>>
资源描述

1、数字电子技术实验内容数字电子技术实验内容实验一实验一 基本逻辑门电路实验基本逻辑门电路实验一、基本逻辑门电路性能(参数)测试(一)实验目的(一)实验目的.掌握TTL与非门、或非门和异或门输入与输出之间的逻辑关系。.熟悉TTL中、小规模集成电路的外型、管脚和使用方法。(二)实验所用器件二)实验所用器件.二输入四与非门74LS00 1片.二输入四或非门74LS02 1片.二输入四异或门74LS86 1片一、基本逻辑门电路性能(参数)测试(三)实验内容测试二输入四与非门74LS00一个与非门的输入和输出之间的逻辑关系。测试二输入四或非门74LS02一个或非门的输入和输出之间的逻辑关系。测试二输入四异

2、或门74LS86一个异或门的输入和输出之间的逻辑关系。一、基本逻辑门电路性能(参数)测试(四)实验提示1.将器件的引脚与实验箱的“地(GND)”连接,将器件的引脚与实验箱的十5连接。2.用实验台的电平开关输出作为被测器件的输入。拨动开关,则改变器件的输入电平。3.将被测器件的输出引脚与实验箱上的电平指示灯(LED)连接。指示灯亮表示输出低电平(逻辑为),指示灯灭表示输出高电平(逻辑为1)。(五)实验接线图及实验结果 7400中包含个二输入与非门,7402中包含个二输入或非门,7486中包含个二输入异或门,它们的引脚分配图见附录。下面各画出测试7400第一个逻辑门逻辑关系的接线图及测试结果。测试

3、其它逻辑门时的接线图与之类似。测试时各器件的引脚接地,引脚接十。图中的1、2接电平开关输出端,LED0是电平指示灯。1、测试74LS00逻辑关系接线图及测试结果输 入输 出引 脚 1引 脚 3引 脚 2K1K2123LED0LHLLLLHHHHHH图 1.1 测 试 74LS00逻 辑 关 系 接 线 图表 1.1 74LS00真 值 表2、测试74LS02逻辑关系接线图及测试结果输 入输 出引 脚 2引 脚 1引 脚 3K1K2123LED0LHLLLLHHHH图 1.2 测 试 74LS28逻 辑 关 系 接 线 图表 1.2 74LS28真 值 表LL3、测试74LS86逻辑关系接线图及

4、测试结果输 入输 出引脚1引脚3引脚2K1K2123LED0LLLLLHHHH图1.3 测试74LS86逻辑关系接线图表1.3 74LS86真值表LHH二、TTL、HC和HCT器件的电压传输特性(一一)、实验目的、实验目的 .掌握TTL、和 HC器件的传输特性。(二二)、实验所用器件、实验所用器件 .二输入与非门0 1片 .二输入与非门0 1片*二、TTL、HC和HCT器件的电压传输特性(五)、实验接线图及实验结果 .实验接线图由于 74LS00、74HC00的逻辑功能相同,因此三个实验的接线图是一样的。下面以第一个逻辑门为例,画出实验接线图(电压表表示电压测试点)如右图vv4.7K12+5V

5、图2.1 实验二接图二、TTL、HC和HCT器件的电压传输特性(三)、实验内容(三)、实验内容.测试TTL器件0一个非门的传输特性。.测试HC器件0一个非门的传输特性。二、TTL、HC器件的电压传输特性(四)、实验提示.注意被测器件的引脚和引脚分别接地和十5。.将实验箱上.电位器RTL的电压输出端连接到被测非门的输入端,RTL的输出端电压作为被测非门的输入电压。旋转电位器改变非门的输入电压值。.按步长0.2调整非门输入电压。首先用万用表监视非门输入电压,调好输入电压后,用万用表测量非门的输出电压,并记录下来。二、TTL、HC器件的电压传输特性输入Vi(V)输出Vo74LS0074HC00 0.

6、00.2 1.21.44.85.0.输出无负载时74LS00、74HC00电压传输特性测试数据二、TTL、HC和HCT器件的电压传输特性 图 2.2 7 4 L S 0 4 电 压 传 输 特 性 曲 线01234512345V o(V)VI(V)01234512345V o(V)VI(V)图 2.3 7 4 H C 0 4 电 压 传 输 特 性 曲 线图 2.4 7 4 H C T 0 4 电 压 传 输 特 性 曲 线01234512345V o(V)VI(V).输出无负载时74LS00、74HC00和 74HCT00电压传输特性曲线。.比较三条电压传输特性曲线的特点。尽管只对三个芯片在

7、输出无负载情况下进行了电压传输特性测试,但是从图.、图.和图.4所示的三条电压传输特性曲线仍可以得出下列观点:(1)74LS芯片的最大输入低电平V低于74HC芯片的最大输入低电平V,74LS芯片的最小输入高电平低于74HC芯片的最小输出高电平。()74LS芯片的最大输入低电平、最小输入高电平与74HCT芯片的最大输入低电平、最小输出高电平相同。()74LS芯片的最大输出低电平高于74HC芯片和74HCT芯片的最大输出低电平。74LS芯片的最小输出高电平低于74HC芯片和74HCT芯片的最小输出高电平。()74HC芯片的最大输出低电平、最小输出高电平 与 74HCT芯片的最大输出低电平、最小输出

8、高电平相同。二、TTL、HC和HCT器件的电压传输特性 5在不考虑输出负载能力的情况下,从上述观点可以得出下面的推论()74H CT芯片和74HC芯片的输出能够作为 74LS芯片的输入使用。()74LS芯片的输出能够作为74HCT芯片的输入使用。实际上,在考虑输出负载能力的情况下,上述的推论也是正确的。应当指出,虽然在教科书中和各种器件资料中,74LS芯片的输出作为74HC芯片的输入使用时,推荐的方法是在74LS 芯片的输出和十5电源之间接一个几千欧的上拉电阻,但是由于对74LS芯片而言,一个74HC输入只是一个很小的负载,74LS芯片的输出高电平一般在.5V4.5V之间,因此在大多数的应用中

9、,74LS芯片的输出也可以直接作为74HC芯片的输入。二、TTL、HC和HCT器件的电压传输特性 三、三态门的逻辑功能测试(一一)、实验目的、实验目的 .掌握三态门的功能及其应用(二二)、实验所用器件、实验所用器件 .三态门125 1片三、三态门的逻辑功能测试及其应用(三三)、器件、器件引脚分配图(74LS125)三态门的逻辑功能测试(四)、实验内容(四)、实验内容(1)三态门的逻辑功能测试三态门的应用 二个三态门输出端并在一起,一个输入端接方波,一个输入端接 1,二个使能端中一个接1,一个接0(不能同时为0),用示波器观察输出波形。(四)、实验内容(四)、实验内容(2)三态门的应用三态门的应

10、用总结 三态门实验中,使能端为0时三态门有输出,若输入端为方波,则输出为与输入同相的方波;若输入端为1,则输出亦为1。但在一根输出线上并接的所有三态门中,仅允许一个门处于开通状态,其余均应处于禁止状态。五、不同逻辑电平接口转换及其应用1.TTL与CMOS2.CMOS与TTL2.TTL与LVTTL3.TTL与LVCMOS4.LVTTL与TTL5LVTTL与CMOS5.LVCMOS与TTL6.LVCMOS与CMOS7.TTL/CMOS与ECL 8.LVTTL/LVCMOS与LVECL9.其它常用的逻辑电平逻辑电平:有TTL、CMOS、LVTTL、ECL、PECL、GTL;RS232、RS422、L

11、VDS等。其中TTL和CMOS的逻辑电平按典型电压可分为四类:5V系列(5V TTL和5V CMOS)、3.3V系列,2.5V系列和1.8V系列。5V TTL和5V CMOS逻辑电平是通用的逻辑电平。3.3V及以下的逻辑电平被称为低电压逻辑电平,常用的为LVTTL电平。低电压的逻辑电平还有2.5V和1.8V两种。ECL/PECL和LVDS是差分输入输出。RS-422/485和RS-232是串口的接口标准,RS-422/485是差分输入输出,RS-232是单端输入输出。不同的逻辑电平之间的互连 3.3V/5V 是指输入是3.3V逻辑电平,但可以忍受5V电压的信号输入。3.3V TTL/CMOS逻

12、辑电平表示不能输入5V信号的逻辑电平,否则会出问题。注意某些5V的CMOS逻辑器件,它也可以工作于3.3V的电压,但它与真正的3.3V器件(是LVTTL逻辑电平)不同,比如其VIH是2.31V(0.73.3V,工作于3.3V)(其实是LVCMOS逻辑输入电平),而不是2.0V,因而与真正的3.3V器件互连时工作不太可靠,使用时要特别注意,在设计时最好不要采用这类工作方式。值得注意的是有些器件有单独的输入或输出电压管脚,此管脚接3.3V的电压时,器件的输入或输出逻辑电平为3.3V的逻辑电平信号,而当它接5V电压时,输入或输出的逻辑电平为5V的逻辑电平信号,此时应该按该管脚上接的电压的值来确定输入

13、和输出的逻辑电平属于哪种分类。对于可编程器件(CPLD和FPGA)的互连也要根据器件本身的特点并参考本章节的内容进行处理。逻辑电平类型之间的驱动关系表 输入 5V TTL 3.3V/5V Tol.3.3V TTL/CMOS 5V CMOS输出 5V TTL?3.3V TTL/CMOS?5V CMOS?OC/OD 上拉 上拉 上拉 上拉 上表中打钩()的表示逻辑电平直接互连没有问题,打星号(?)的表示要做特别处理。对于打星号(?)的逻辑电平的互连情况,具体见后面说明。一般对于高逻辑电平驱动低逻辑电平的情况如简单处理估计可以通过串接101K欧的电阻来实现,具体阻值可以通过试验确定,如为可靠起见,可

14、参考后面推荐的接法。从上表可看出OC/OD输出加上拉电阻可以驱动所有逻辑电平,5V TTL和3.3V/5V Tol.可以被所有逻辑电平驱动。所以如果您的可编程逻辑器件有富裕的管脚,优先使用其OC/OD输出加上拉电阻实现逻辑电平转换;其次才用以下专门的逻辑器件转换。对于其他的不能直接互连的逻辑电平,可用下列逻辑器件进行处理,详细见后面。互连规则与约束TTL、CMOS器件的互连:器件的互连总则 在电子产品的某些单板上,有时需要在某些逻辑电平的器件之间进行互连。在不同逻辑电平器件之间进行互连时主要考虑以下几点:1:电平关系,必须保证在各自的电平范围内工作,否则,不能满足正常逻辑功能,严重时会烧毁芯片

15、。2:驱动能力,必须根据器件的特性参数仔细考虑,计算和试验,否则很可能造成隐患,在电源波动,受到干扰时系统就会崩溃。3:时延特性,在高速信号进行逻辑电平转换时,会带来较大的延时,设计时一定要充分考虑其容限。4:选用电平转换逻辑芯片时应慎重考虑,反复对比。通常逻辑电平转换芯片为通用转换芯片,可靠性高,设计方便,简化了电路,但对于具体的设计电路一定要考虑以上三种情况,合理选用。对于数字电路来说,各种器件所需的输入电流、输出驱动电流不同,为了驱动大电流器件、远距离传输、同时驱动多个器件,都需要审查电流驱动能力:输出电流应大于负载所需输入电流;另一方面,TTL、CMOS、ECL等输入、输出电平标准不一

16、致,同时采用上述多种器件时应考虑电平之间的转换问题。CPLD和FPGA器件的逻辑电平概述 首先在选择可编程逻辑器件时,要找符合你所选用的ASSP的IO标准;其次,你必须考虑的是:目前,随着系统性能的不断提高,传统的TTL、LVTTL、CMOS、LVCMOS等单端接口标准越来越不能满足要求,特别是在背板方面。因为,这些单端信号的信号完整性在系统设计时很难保证,以至于导致系统的不可靠工作。这一点在时钟方面尤为重要,因为,在同步设计的 今天,时钟是系统工作的基础。当然,差分信号是最好的选择,比如:LVDS、LVPECL等。这些信号标准一个通道需要一对IO_PIN。此时,一些比较容易实现阻抗匹配的单端

17、信号标准是较好的选择,比如:GTL、GTL+等。各类可编程器件接口电平要求 在设计中,若同时使用了不同工作电压等级的多个可编程器件,要注意它们之间信号的接口规范。比如,5V的器件驱动3.3V的器件时,可能会出现:当5V的高电平连到3.3V的输入时,由于大部分的CMOS的输入信号管脚都有连到电源Vcc的钳位二极管,大于3.3伏的输入高电平会使该钳位二极管出现问题。事实上,由于有些系列的可编程器件如XILINX的XC4000XL,XC4000XV,Spartan-XL采用了特殊的技术,可以避免这种情况的发生。因此该系列的器件可以在不同工作电压之间互相连接。对于2.5V的器件,由于可以选择相关的输入参考电压和输出的电压基准,因此可以通过相关的电压数值的选取,对照3.3V的器件来使用。对于某类器件,如ALTERA公司的FLEX10K系列器件,可支持多电压I/O接口,FLEX10K,FLEX10KA,FLEX10B都可以接不同电源电压系统。74XX00引脚图74XX20引脚图74XX02引脚图74XX32引脚图74XX86引脚图

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 办公、行业 > 各类PPT课件(模板)
版权提示 | 免责声明

1,本文(实验一基本逻辑门电路实验课件.ppt)为本站会员(ziliao2023)主动上传,163文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。
2,用户下载本文档,所消耗的文币(积分)将全额增加到上传者的账号。
3, 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(发送邮件至3464097650@qq.com或直接QQ联系客服),我们立即给予删除!


侵权处理QQ:3464097650--上传资料QQ:3464097650

【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。


163文库-Www.163Wenku.Com |网站地图|