1、嵌入式系统原理与开发嵌入式系统原理与开发第第04讲讲南京大学计算机系 俞建新主讲第第3章章 嵌入式微处理器技术基础嵌入式微处理器技术基础l本章主要介绍以下内容:l嵌入式处理器的调试技术l边界扫描测试技术JTAG3.3 嵌入式系统调试技术嵌入式系统调试技术l指令集模拟器lROM仿真器l实时在线仿真l片上调试器与背景调试模式l基于Angle的调试方案l边界扫描测试技术和JTAG接口概述lNexus调试标准l半主机调试方式嵌入式系统调试技术概貌嵌入式系统调试技术概貌l嵌入式计算机调试基本结构l主机目标机结构l主机常常是PC平台l原因:l运算能力相对较弱l存储能力和显示能力较小l数据吞吐率较小l很难在
2、目标程序运行的计算设备上直接进行硬件软件调试。嵌入式系统调试技术概貌嵌入式系统调试技术概貌l8051单片机l寻址范围:0000H FFFFH 容量64KB地址长度:16位l片内数据存储器为8位地址,所以最大可寻址的范围为256个单元地址lDPTR是16位地址指针,寻址范围就可达到64KBlkeil C51Keil C51的系统要求的系统要求主机和目标机之间调试信道主机和目标机之间调试信道l主机往往和目标机的体系结构不同。因此,需要有通信转换器对调试信息进行转换。SDT(Software Development Kit,软件开发工具包)介绍,软件开发工具包)介绍lARM SDT包括一套完整的应用
3、软件开发工具 l*armcc ARM的C编译器,具有优化功能,兼容于ANSI C(American National Standards Institute,美国国家标准学会)。l*tcc THUMB的C编译器,同样具有优化功能,兼容于ANSI C。l*armasm 支持ARM和THUMB的汇编器。l*armlink ARM连接器,连接一个和多个目标文件,最终生成ELF(executable and linkable format)格式的可执行映像文件 l*armsd ARM和THUMB的符号调试器。Keil简介简介调试程序界面调试程序界面Keil调试界面Keil生成的生成的hex文件(文件(
4、STC-ISP打打开)开)Hex文件和Elf文件都是程序汇编的产物。3.3.1 指令集模拟器指令集模拟器l指令集模拟器lISS,Instruction Set Simulatorl在一台计算机上模拟另外一台计算机上目标程序(机器指令)运行过程的软件工具l有时也叫做软仿真器l嵌入式系统开发的不可或缺工具 指令集模拟器的结构指令集模拟器的结构l指令集模拟器是一个纯软件系统l内部有一个反映目标处理器硬件的数据结构l以时序状态机的方式工作l可以根据目标机指令集定义执行目标指令l按照实现方法的不同指令集模拟器分为l解释型l编译型解释型和编译型解释型和编译型l编译型语言写的程序执行之前,需要一个专门的编译
5、过程,把程序编译成为机器语言的文件,比如exe文件,翻译只做了一次,运行时不需要翻译,像C/C+、Pascal/Object Pascal(Delphi)等都是编译语言。l解释则不同,解释性语言的程序不需要编译,解释性语言每执行一次就要翻译一次,效率比较低,解释是一句一句的翻译,如Java、JavaScript、VBScript、Perl、Python、Ruby、MATLAB 等等。指令集模拟器的运行指令集模拟器的运行l指令集模拟器的操作界面与IDE(Integrated Development,集成开发环境)类似l模仿目标机的取指、译码和执行操作l将中间执行结果或者最终执行结果存入目标机映像
6、数据结构l调试人员可以观察目标机映像寄存器或者映像存储器的单元,了解目标代码的执行结果l调试程序界面调试程序界面指令集模拟器主要用途指令集模拟器主要用途l指令集模拟器主要用在以下几种场合:l没有目标机开发板l有目标机开发板,但使用目标机开发板成本较高l调试的程序模块不需要在实际开发板上执行,例如学习ARM汇编语言程序l模块代码的先行调试,以加快调试速度流行的流行的ARM指令集模拟器指令集模拟器l有两种比较流行的指令集模拟器:lARMulatorlSkyEyel还有一些研究中的ARM指令集模拟器ARM公司推出的公司推出的ARMulatorlARMulator是业界著名的指令集仿真器l运行在PC平
7、台上lARM体系结构的指令集模拟器l集成在SDT 2.51(软件开发工具包)和ADS 1.2(ARM Developer Suite,全套的实时开发软件工具)上的插件l由四个部分组成:处理器核模型、存储器接口、处理器接口、操作系统接口。指令模拟精度的级别指令模拟精度的级别l指令模拟精度有三个级别l指令级l周期级l时序(节拍)级lARMulator完全实现了指令级和周期级模拟精度,但是没有完全实现时序级精度。指令集模拟器指令集模拟器ARMulator对对ARM程序运行程序运行进行指令周期数统计的结果快照进行指令周期数统计的结果快照Armulator的指令周期统计结果说明的指令周期统计结果说明Sk
8、yEyel一个ARM体系结构的嵌入式仿真和集成开发环境l国内开放源码的自由软件项目l运行环境:Linux平台和Windows的Cygwin(cygwin是一个在windows平台上运行的Unix模拟环境)l能够仿真的CPU包括:l不带MMU(Memory Management Unit,内存管理单元)的Atmel 91x40l带MMU的ARM720T等基于ARM7TDMI的内核lSkyEye还能够模拟其它一些硬件外设,如串口、网络芯片、内存、时钟等指令集模拟器缺点指令集模拟器缺点l部分集成开发环境提供了指令集模拟器,可方便用户在 PC 机上完成一部分简单的调试工作,但是由于指令集模拟器与真实的
9、硬件环境相差很大,因此即使用户使用指令集模拟器调试通过的程序也有可能无法在真实的硬件环境下运行,用户最终必须在硬件平台上完成整个应用的开发。3.3.2 ROM仿真器仿真器l嵌入式系统的程序存储器为ROM(只读存储器)时,如果调试需要修改代码、设置断点及更新程序代码,就需要进行离线编程。l离线编程是一个费时间的工作,用RAM(随机存取存储器)替代ROM可以解决这个问题lROM(只读存储器)仿真器l用RAM(随机存储器)以及附加电路制成的替代ROM进行离线编程的工具lMCS-51单片机研发过程中常常使用ROM仿真工具ROM仿真系统组成和结构框图仿真系统组成和结构框图ROM仿真器原理仿真器原理l仿真
10、器由两组RAM区,RAM1和RAM2区,分别被目标机和仿真器分别操作,隔离电路的动作是由仿真器CUP控制,仿真器CUP是听命于上位机指令。某一时刻仿真器CPU对应于RAM1区,目标机CUP对应于RAM2区,此时上位机可以对RAM1区的数据进行更改,而RAM2区作为目标机的ROM被使用;比如说两个RAM起始数据都为P3=0 xFE,RAM1被上位机指令修改为P3=0 xFF,此时的RAM2仍然被目标机CUP控制,P3口输出为0 xFE;ROM仿真器原理仿真器原理l当上位机发出切换指令,仿真器接受此指令并且进行隔离切换,此时的仿真器CUP对应于RAM2(P3=0 xFE),目标机对应于RAM1(P
11、3=0 xFF),所以目标机输出P3=0 xFF,而ROM2将会继续做修改操作,直到下次切换信号到来。ROM仿真器原理仿真器原理为了避免目标机在取指或参数期间产生切换,采用和 来进行控制。ROM仿真器照片仿真器照片l支持各种51系列芯片的JY-E2300仿真器照片3.3.3 实时在线仿真实时在线仿真l实时在线仿真lICE,In-Circuit Emulatorl目前最为有效的调试嵌入式系统的手段l通过ICE的实际执行,开发者可以排除人们难以发现的隐藏在设计方案中的逻辑错误。lICE的另外一个主要功能是在应用系统中仿真微控制器的实际执行l优点是功能强大,软硬件均可以做到完全实时在线调试;缺点是价
12、格昂贵。在线仿真器在线仿真器l在线仿真器使用仿真头完全取代目标板上的 CPU,可以完全仿真 ARM 芯片的行为,提供更加深入的调试功能。但这类仿真器为了能够全速仿真时钟速度高于 100MHz 的处理器,通常必须采用极其复杂的设计和工艺,因而其价格比较昂贵。在线仿真器通常用在 ARM 的硬件开发中,在软件的开发中较少使用,其价格高昂也是在线仿真器难以普及的因素。3.3.4 片上调试技术片上调试技术l片上调试技术lOCD,On-Chip Debuggingl嵌入式调试技术中运用最广泛的一种l片上调试是在CPU的内部嵌入额外的控制模块,即片上调试器;使得CPU的工作模式分为正常模式和调试模式。常用的
13、片上调试技术常用的片上调试技术l目前常用的片上调试技术主要有三种:l背景调试模式lBDM,Background Debug ModelJTAGlIEEE 1149.1lNexuslIEEE-5001 ISTO背景调试模式背景调试模式l背景调试模式lMotorola(摩托罗拉)公司专有的片上调试器。lMotorola公司是第一个把片上调试器集成在处理器内核中的嵌入式微处理器厂商。lBDM首先在68300系列处理器上实现l现在在其他微控制器上得到应用BDM与与ICE的区别的区别l传统ICE调试时,使用ICE中的CPU来取代目标板中的CPU,目标板和ICE之间使用多芯扁平电缆连接。而ICE在使用时一
14、般还需要与主机(一般是PC)连接。(ICE调试是可以完全取代目标板的CPU)。l在BDM调试方式下嵌入式处理器被停机,各种调试命令可以被发送到处理器中访问内存和寄存器。因此,满足BDM调试的微处理器内部已经包含了用于调试的微码(不是所有的芯片都可以用BDM调试的),调试时仿真器软件和目标板上CPU的调试微码通信,目标板上的CPU无需取出。(不完全取代)。BDM的烧写及在线调试的烧写及在线调试lBDM调试器内部有一个8位的MC9HC08JB16单片机,该单片机有USB接口,可与PC机信息交互。HC08单片机和目标单片机间仅使用一根I/O线通信,这根相连的信号线名为BKGD。HC08单片机将BKG
15、D置为输出,以串行发送命令,发送完成后转为输入,以接收信息。目标单片机收到命令后转为输出,根据调试器发来的命令回送信息,然后立即转入接收态。BDM工具以此方式实现目标单片机的在线调试、内部闪存的烧写等功能BDM接口接口虽然使用的是6引脚接插件,实际上有用引脚只有4个。其中BKGD连接到目标处理器的BKGD引脚,RESET连接到目标处理器的RESET引脚,GND是目标板的地信号,而VDD信号是来自目标板的电源信号。BDM调试器与主机和目标开发板调试器与主机和目标开发板之间的连接之间的连接 3.3.5 基于基于Angel的调试方案的调试方案lAngel是ARM公司的调试监控程序l也称为调试代理l由
16、多个程序部件组成l与传统调试监控程序相类似l驻留在目标机上lAngel接收主机上发送过来的调试命令,执行指定的调试操作,并将调试结果反馈回主机。l适用于各种ARM硬件平台。调试监控程序调试监控程序/驻留监控软件驻留监控软件l驻留监控软件(Resident Monitors)是一段运行在目标板上的程序,集成开发环境中的调试软件通过以太网口、并行端口、串行端口等通讯端口与驻留监控软件进行交互,由调试软件发布命令通知驻留监控软件控制程序的执行、读写存储器、读写寄存器、设置断点等。驻留监控软件是一种比较低廉有效的调试方式,不需要任何其他的硬件调试和仿真设备。调试监控程序调试监控程序/驻留监控软件驻留监
17、控软件lARM 公司的 Angel 就是该类软件,大部分嵌入式实时操作系统也是采用该类软件进行调试,不同的是在嵌入式实时操作系统中,驻留监控软件是作为操作系统的一个任务存在的。驻留监控软件的不便之处在于它对硬件设备的要求比较高,一般在硬件稳定之后才能进行应用软件的开发,同时它占用目标板上的一部分资源,而且不能对程序的全速运行进行完全仿真,所以对一些要求严格的情况不是很适合。3.3.6 边界扫描测试技术边界扫描测试技术l边界扫描测试技术和JTAG接口是嵌入式系统最具特色的技术,一般情况具有两个功能:l1.测试芯片的电气特性,检测芯片是否有问题;l2.一类用于DebugARM处理器的处理器的JTA
18、G调试结构调试结构ARM调试系统说明调试系统说明l调试系统一般包括3部分:l调试主机调试主机是运行软件调试器的计算机l例如ADW,ARM Debugger for Windowsl调试主机允许发出高级命令,如设置断点或检查存储器内容。l协议转换器协议转换器处理调试主机调试主机和ARM7TDMI处理器JTAG接口接口之间的通讯l包括调试主机发出的高级命令以及JTAG接口的低级命令。l一般通过增强型并行口进行连接。ARM调试系统说明(续)调试系统说明(续)l调试目标调试目标lARM CPU主处理器逻辑:对调试有硬件支持。l嵌入式ICE-RT逻辑:这是用于产生调试异常(如断点)的寄存器和比较器的集合
19、。lTAP控制器:用JTAG串行接口控制扫描链的动作。2008年3月14日南京大学计算机系473.4.3 ARM7TDMI扫描链布局扫描链布局2008年3月14日南京大学计算机系48ARM7TDMI内核扫描链结构内核扫描链结构113位38位33位2008年3月14日南京大学计算机系49扫描链编号分配扫描链编号分配扫描链编号功能0宏单元扫描测试1调试2嵌入式ICE-RT逻辑编程3外部边界扫描(由ASIC(集成电路设计)设计者实现)4保留8保留2008年3月14日南京大学计算机系50扫描链扫描链0lScan Chain 0:有113个扫描单元,包括ARM核的所有的I/O、地址数据总线和输入输出控制
20、信号。这条链上的信号复杂,不易控制,但是包含的信息丰富,可以通过这条链得到ARM7TDMI内核的所有信息。l从查询数据输入到输出,扫描链的顺序为:(1)数据总线位0-位31;(2)内核控制信号;(3)地址总线位31-位0;(4)嵌入式ICE-RT控制信号。l嵌入式ICE-RT控制信号(特别是DBGRQI)首先被扫描输出。2008年3月14日南京大学计算机系51扫描链扫描链0单元单元编号信号类型编号信号类型132D0D31输入/输出41BL0输入33BREAKPT输入42BL1输入34NENIN输入43BL2输入35NENOUT输出44BL3输入36LOCK输出45DCTL输出37BIGEND输
21、入46nRW输出38DBE输入47DBGACK输出39MAS0输出48CGENDBGACK输出40MAS1输出49nFIQ输入2008年3月14日南京大学计算机系52扫描链扫描链0单元单元(续续1)编号信号类型编号信号类型50nIRQ输入59nMREQ输出51nRESET输入60SEQ输入52ISYNC输入61nTRANS输入53BRGRQ输入62CPB输入54ABORT输入63nM4输出55CPA输入64nM3输出56nOPC输出65nM2输出57IFEN输入66nM1输出58nCPI输出67nM0输出2008年3月14日南京大学计算机系53扫描链扫描链0单元单元(续续2)编号信号类型编号信
22、号类型68nEXEC输出69ALE输出70ABE输入71APE输入72TBIT输出73nWAIT输入74105A31A0输出106113ICE-RT信号2008年3月14日南京大学计算机系54扫描链扫描链1l扫描链1:有33个扫描单元,包括ARM核的数据总线和一个断点控制信号。这是一条很有用的链,通过控制这条链,可以控制ARM核执行指定的指令,从而实现对ARM的内部寄存器、协处理器以及外部存储器的读写操作。2008年3月14日南京大学计算机系55扫描链扫描链1(续)(续)l扫描链1的前32位用于数据值,加上在BREAKPT内核输入上的扫描单元。第33位有如下4个用途:l在正常INTEST测试条
23、件下,允许将已知值扫描到BREAKPT的输入。l在EXTEST测试条件下,捕获从系统加到BREAKPT输入的值。l在调试期间,第33位的值决定在执行指令之前ARM7TDMI核是否同步回系统速度。lARM7TDMI核进入调试状态后,该位第一次被捕获并被扫描输出。其值告诉调试器内核是否由断点(位33清零)或由观察点(位33置位)进入调试状态。2008年3月14日南京大学计算机系56扫描链扫描链2lScan Chain 2共有38个扫描单元,通过控制EmbeddedICE宏单元,实现对ARM执行指令的断点、观察点的控制。l从TDI到TDO的扫描链次序如下:l读/写;l寄存器地址位4-位0;l数据值位
24、31-位0。ARM处理器的处理器的实时实时JTAG仿真器仿真器与开发板的连线图与开发板的连线图2008年3月14日南京大学计算机系58JTAG信号信号lTMS:测试模式选择(Test Mode Select)l通过TMS信号控制JTAG状态机的状态。lTCK:JTAG的时钟信号lTDI:数据输入信号lTDO:数据输出信号lnTRST:JTAG复位信号,复位JTAG的状态机和内部的宏单元(Macrocell)。2008年3月14日南京大学计算机系593.4.4 TAP控制器控制器lTAP控制器内部有多个寄存器l测试数据寄存器lJTAG控制指令寄存器l旁路寄存器lARM7TDMI器件识别码(ID)
25、寄存器l扫描路径选择寄存器2008年3月14日南京大学计算机系60JTAG的的TAP控制器结构控制器结构扫描链3JTAG状态机TDITCKTMSTDO指令寄存器 4bitID寄存器 32bit扫描路径选择寄存器 4bit旁路寄存器 1bit选择器扫描链3选择器选择器扫描链控制信号2008年3月14日南京大学计算机系61JTAG接口的接口的IC内部结构内部结构含含JTAG接口接口的IC的IC芯片芯片内核逻辑内核逻辑数据寄存器指令寄存器旁路寄存器测试访问端口(TAP)控制器TDITMSTDOTCKGndVcc芯片引脚边界扫描寄存器(扫描单元)2008年3月14日南京大学计算机系623.4.5 JT
26、AG扫描链工作原理扫描链工作原理lJTAG扫描链由扫描单元组成l每一个被测试逻辑电路引出信号线同它的引脚之间配置一个扫描单元l每一个扫描单元的内部由两个D触发器和两个多路选择器组成l分别把逻辑电路输入输出线同引脚之间的穿越扫描单元的电流方向成为横向,沿扫描单元串接线运动的电流方向成为纵向。lJTAG扫描链一共有四种操作:挂起、捕获、移位和更新。2008年3月14日南京大学计算机系63JTAG扫描单元构造扫描单元构造From logic or pinFrom last cellShift/loadTo next cellTo logic or pin11G1ClockUpdateMode1DC1
27、1D C111G1纵向纵向横向横向横向四种操作四种操作:挂起,移挂起,移位,捕获,更新位,捕获,更新2008年3月14日南京大学计算机系64JTAG扫描链的组成扫描链的组成I1I2I3TCKO1O2O3TDI0 X 00 X 00 X 00 X 00 X 00 X 0 待测装置IIIOOO移位寄存器输出数据输入数据扫描前的输入数据扫描后的输出数据1 0 1 0 1 0TDOX X X X X XLogicPinPinPinPinLogicLogicLogicLogic纵向横向PinPinLogic2008年3月14日南京大学计算机系65JTAG处于挂起状态处于挂起状态I1I2I3O1O2O31
28、11 X 11 X 10 X 00 X 00 X 0DUT(测试器件)XTDI1 0 1 0 1 0TDOX X X X X X横向直行横向直行横向直行横向直行如同扫描链如同扫描链不存在不存在2008年3月14日南京大学计算机系66捕获捕获JTAG状态状态当前引脚当前引脚信号的快照信号的快照存入扫描链存入扫描链2008年3月14日南京大学计算机系67移位数据移位数据I1I2I3O1O2O3111 1 11 1 10 1 00 0 00 0 0DUT1TDI0 1 0 1 0 XTDOX X X X X 0纵纵向向直直行行此刻处理此刻处理器的工作器的工作脉冲暂停脉冲暂停2008年3月14日南京大
29、学计算机系68移位结束移位结束I1I2I3O1O2O3111 1 11 0 10 1 00 0 00 1 0DUT0TDIXTDO0 0 0 1 1 1XXXXX纵纵向向直直行行此刻处理此刻处理器的工作器的工作脉冲暂停脉冲暂停2008年3月14日南京大学计算机系69数据更新数据更新JTAG扫描链取扫描链取代系统向处理器代系统向处理器输入信号,并且输入信号,并且替代处理器向系替代处理器向系统输出信号。统输出信号。实时在线仿真(实时在线仿真(ICE)与)与JTAG的区别的区别l实时在线仿真系统的硬件主体是在线仿真器(ICE)。在8位单片机调试过程中,可以用这种ICE仿真器完全取代目标板上的MCU。
30、因而目标系统对开发者来说完全是透明的、可控的。对16和32位的单片机还不能做到完全取代。lJTAG调试在内嵌了IEEE 1149标准电路的CPU上进行,调试时不需要更换CPU。适用于8、16、32位的CPU。英蓓特英蓓特ARM仿真器的主要特征仿真器的主要特征l下载速度达25KB/S;l支持主流开发环境ADS、Embest IDE、SDT;l支持各种ARM系列处理器;l支持标准的14/20针JTAG接口;l支持最多两个硬件断点/两个数据断点/不限数目的软件断点;l支持汇编级调试,支持ARM、THUMB及指令集交叉调试;l支持标准C语言程序调试;l支持Flash在线编程;l通过软件升级方式支持更高
31、版本的ARM核处理器。3.3.7 嵌入追踪宏单元嵌入追踪宏单元ETMl跟踪追踪宏单元ETMl也称为跟踪调试接口lARM公司开发的一种高级实时软件开发调试工具,是ARM片上系统的一个组件。l在CPU运行过程中把现场信息捕捉压缩后输出,然后在PC端就可以对这些数据进行解压分析。ETM嵌入跟踪宏单元嵌入跟踪宏单元本质上ETM相当于一个嵌入芯片的逻辑分析仪JTAG仿真器和仿真器和ETM的功能区别的功能区别l基于JTAG的仿真器debug方法是利用芯片内部的EmbeddedICE模块来控制内核,达到单步/断点等调试目的,这种方法的特点是需要把目标CPU停住后才能观察现场情况。在真正的实时系统中,停止CP
32、U运行往往导致现场失真,ETM就能够在CPU运行过程中把现场信息捕捉压缩进行输出,然后在PC端就可以对这些数据进行解压分析;用户还可以对ETM设置很多过滤及触发条件,对一些随即出现的异常进行捕捉(还能得到异常前后一段时间内的系统信息)。本质上ETM相当于一个嵌入芯片内部的逻辑分析仪。3.3.8 Nexus调试标准调试标准lNexus 5001论坛l飞思卡尔公司、福特汽车公司和风河公司等世界领先的嵌入式系统开发厂商于1998年成立了该论坛。l官方网址是:http:/www.nexus5001.orgl属于IEEE工业标准和技术组织(IEEE-ISTO)的一个项目l目前已经有24个团体会员l 该论
33、坛提出的调试标准称为Nexus 调试标准Nexus 5001论坛目标论坛目标lNexus 5001论坛追求提高实时可视性和多嵌入式处理器内核的可控性l致力于提出一个在JTAG之上的全球范围适用的开放性嵌入式处理器调试标准l该技术标准被称为Nexus 5001标准,简称为Nexus标准3.3.9 半主机调试方式半主机调试方式l半主机的英文原文是“semihosting”l也称为半主机机制、半主机方式、半主机调试或者半主机调试方式。l目前的几种ARM调试器都支持的半主机调试功能。l半主机的实质是让不支持ANSI C函数库功能的目标系统使用调试主机提供的C函数库功能。l以下给出两张ADS集成开发环境
34、的调试界面ADS1.2 IDE的半主机方式界面的半主机方式界面ADS1.2 IDE的主要工具窗口的主要工具窗口英蓓特公司的英蓓特公司的ARM仿真器照片仿真器照片lJTAG实时在线协议转换器通常称为JTAG调试器(或JTAG仿真器),由于ARM处理器广泛使用,通常也把ARM处理器的JTAG实时在线协议转换器称为ARM仿真器。右面给出了深圳市英蓓特公司的ARM仿真器照片。JTAG仿真器连接仿真器连接lJTAG仿真器连接比较方便,通过现有的JTAG边界扫描口与ARM CPU 核通信,属于完全非插入式(即不使用片上资源)调试,它无需目标存储器,不占用目标系统的任何端口,而这些是驻留监控软件所必需的。另外,由于JTAG调试的目标程序是在目标板上执行,仿真更接近于目标硬件,因此,许多接口问题,如高频操作限制、AC和DC参数不匹配,电线长度的限制等被最小化了。l使用集成开发环境配合JTAG仿真器进行开发是目前采用最多的一种调试方式。l可用于开发和调试包含JTAG接口的ARM电路板。重点重点l指令集模拟器l实时在线仿真l片上调试器与背景调试模式l基于Angle的调试方案l边界扫描测试技术和JTAG接口概述l跟踪接口ETMl半主机调试方式总结总结l不论什么调试方式,最后目的只有一个:尽量模拟整个系统在工作时的状态。Thank you特别鸣谢:赵武老师,俞建新老师,孙德禄同学。