国家开放大学-计算机组成原理-形考任务-2017全部答案.docx

上传人(卖家):最好的沉淀 文档编号:5902279 上传时间:2023-05-15 格式:DOCX 页数:38 大小:164.66KB
下载 相关 举报
国家开放大学-计算机组成原理-形考任务-2017全部答案.docx_第1页
第1页 / 共38页
国家开放大学-计算机组成原理-形考任务-2017全部答案.docx_第2页
第2页 / 共38页
国家开放大学-计算机组成原理-形考任务-2017全部答案.docx_第3页
第3页 / 共38页
国家开放大学-计算机组成原理-形考任务-2017全部答案.docx_第4页
第4页 / 共38页
国家开放大学-计算机组成原理-形考任务-2017全部答案.docx_第5页
第5页 / 共38页
点击查看更多>>
资源描述

1、一、单项选择题(每小题一、单项选择题(每小题 6 分,共分,共 36 分)分)题目题目1、下列数中最小的数是(B)。选择一项:A.(1010011)2B.(42)8 正确C.(10011000)BCDD.(5A)16题目2、某计算机字长16位,采用补码定点小数表示,符号位为1位,数值位为15位,则可表示的最大正小数为_,最小负小数为_。(C)选择一项:题目题目3、两个补码数相加,在符号位相同时有可能产生溢出,符号位不同时。选择一项:A.会产生溢出B.也有可能产生溢出C.不一定会产生溢出D.一定不会产生溢出 正确题目题目4、已知X原=010100,X反=。选择一项:A.010100 正确B.00

2、1011C.101011D.101100题目题目5、已知X原=110100,X补=。选择一项:A.110100B.001011C.101011D.101100 正确题目题目6、已知X原=110100,X移=。选择一项:A.101100B.001100 正确C.101011D.011011二、多项选择题(每小题二、多项选择题(每小题 9 分,共分,共 36 分)分)题目7、机器数中,零的表示形式不唯一的是_。选择一项或多项:A.原码 正确B.补码C.移码 正确D.反码 正确题目题目8、ASCII编码_。选择一项或多项:A.是8位的编码B.是7位的编码 正确C.共有128个字符 正确D.共有256

3、个字符E.有64个控制字符题目题目9、相对补码而言,移码_。选择一项或多项:A.仅用于表示小数B.仅用于浮点数的阶码部分C.仅用于浮点数的尾数部分D.1表示正号,0表示负号 正确题目题目10、当码距d=4时,海明校验码具有_。选择一项或多项:A.检错能力 正确B.纠错能力 正确C.只能发现1位错,但不能纠错D.能发现1位错,并纠正1位错E.能发现2位错,并纠正1位错F.能发现2位错,并纠正2位错 正确三、判断题(每小题三、判断题(每小题 7 分,共分,共 28 分)分)题目题目11、定点数的表示范围有限,如果运算结果超出表示范围,称为溢出。选择一项:对 正确错题目题目12、浮点数数的表示范围取

4、决于尾数的位数,精度取决于阶码的位数。选择一项:对错 正确题目题目13、奇偶校验码可以检测出奇数个位的错误,但不能确定出错的位置。选择一项:对 正确错题目题目14、两补码相加,采用1位符号位,当最高位有进位时表示结果产生溢出。选择一项:对错 正确B B 变址寻址方式中,操作数的有效变址寻址方式中,操作数的有效地址等于(C)。A.基址寄存器内容加上形式地址(位移量)B.堆栈指示器内容加上形式地址C.变址寄存器内容加上形式地址 D.程序计数器内容加上形式地址CCPUCCPU 正在处理优先级低正在处理优先级低的一个中断的过程中又可以响应更高优先级中断的解决中断优先级别问题的办法被称为(A)。A.中断

5、嵌套B.中断请求C.中断响应D.中断处理C C 采用虚拟存储器的目的是为采用虚拟存储器的目的是为了(B)。A.给用户提供比主存容量大得多的物理编程空间B.给用户提供比主存容量大得多的逻辑编程空间C.提高主存的速度D.扩大辅存的存取空间C C 存取周期是指存取周期是指(D D)。A存储器的写入时间B存储器的读出时间C.存储器进行一次读操作和一次写操作之间所需要的最短时间D存储器进行一次完整的读写操作所需要的全部时间C C CPUCPU 通过指令访问通过指令访问 CacCache 所用的程序地址叫做(A)。A.逻辑地址B.物理地址C.虚拟地址D.真实地址CCPUCCPU 通过指令访问主存通过指令访

6、问主存所用的程序地址叫做(A)。A.逻辑地址B.物理地址C.虚拟地址D.真实地址C C 程序计数器程序计数器 PCPC 的位数取决于的位数取决于,指令寄存器 IR 的位数取决于。(B)A.机器字长,存储器的容量B.存储器的容量,指令字长C.指令字长,机器字长D.地址总线宽度,存储器的容量C C 长度相同但格式不同的长度相同但格式不同的 2 2 种浮点种浮点数,假设前者阶码长、尾数短,后者阶码短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为(B)。A两者可表示的数的范围和精度相同B.前者可表示的数的范围大但精度低C.后者可表示的数的范围大但精度高D前者可表示的数的范围大且精度高C C

7、长度相同但格式不同的长度相同但格式不同的 2 2 种浮点数,假种浮点数,假设前者阶码短、尾数长,后者阶码长、尾数短,其他规定均相同,则它们可表示的数的范围和精度为(C)。A两者可表示的数的范围和精度相同B.前者可表示的数的范围大但精度低C.后者可表示的数的范围大但精度低D前者可表示的数的范围大且精度高CCPUCCPU 中通用寄存器中通用寄存器(C)。A只能存储数据,不能存储地址B只能存储地址,不能存储数据C.可以存储数据和地址D不仅存储数据和地址,还可以代替指令寄存器CCPUCCPU 输出数据的速度远远高于打输出数据的速度远远高于打印机的打印速度,为解决这一矛盾,可采用(C)。A.并行技术B.

8、通信技术C.缓冲技术D.虚存技术D D 对磁盘进行格式化,在一个记录面上要对磁盘进行格式化,在一个记录面上要将磁盘划分为若干,在这基础上,又要将划分为若干。(A)A.磁道,磁道,扇区B.扇区,扇区,磁道C.扇区,磁道,扇区D.磁道,扇区,磁道D D 当在采用(当在采用(B B)输入数据时,)输入数据时,除非 CPU 等待否则无法传送数据给计算机。A.直接存储器访问方式B.程序查询方式C.程序中断方式D.I/O 通道方式D D 定点数补码加法具有两个特点定点数补码加法具有两个特点:一是符号位(B);二是相加后最高位上的进位要舍去。A.与数值位分别进行运算B.与数值位一起参与运算C.要舍去D.表示

9、溢出D D 定点数补码加法具有两个特点定点数补码加法具有两个特点:一是符号位与数值位一起参与运算;二是相加后最高位上的进位(C)。A.与数值位分别进行运算B.与数值位一起参与运算C.要舍去D.表示溢出D D 堆栈寻址的原则是堆栈寻址的原则是(B B)。A.随意进出B.后进先出C.先进先出D.后进后出D D 定点数补码减法可以直接用加定点数补码减法可以直接用加法器完成,此时,符号位参与运算;并把补码形式的减数诸位求反发送至加法器,再向最低位给出进位信号。(B)A.与数值位分别进行运算,0B与数值位起参与运算,1C.与数值位分别进行运算,1D与数值位起参与运算,0D D 在定点二进制运算器中,减法

10、运算在定点二进制运算器中,减法运算一般通过(D)来实现。A.原码运算的二进制减法器B.补码运算的二进制减法器C.补码运算的十进制加法器D.补码运算的二进制加法器F F 冯冯诺依曼机工作方式的基本诺依曼机工作方式的基本特点是(B)。A.多指令流单数据流B.按地址访问并执行指令C.堆栈操作D.存贮器按内部选择地址G G 关于操作数的来源和去处关于操作数的来源和去处,表述不正确的是(D)。A.第一个来源和去处是 CPU 寄存器B.第二个来源和去处是外设中的寄存器C.第三个来源和去处是内存中的存贮器D.第四个来源和去处是外存贮器H H 汇编语言要经过汇编语言要经过(C)的翻译才能在计算机中执行。A.编

11、译程序B.数据库管理程序C.汇编程序D.文字处理程J J 计算机硬件能直接识别计算机硬件能直接识别和运行的只能是(A)程序。A.机器语言B.汇编语言C.高级语言D.VHDLJ J 计算机系统的输入输计算机系统的输入输出接口是(B)之间的交接界面。A.CPU 与存储器B.主机与外围设备C.存储器与外围设备D.CPU 与系统总线J J 间接寻址是指间接寻址是指(D D)。A.指令中直接给出操作数地址B.指令中直接给出操作数C.指令中间接给出操作数D.指令中间接给出操作数地址J J 寄存器间接寻址方式中,操作数在寄存器间接寻址方式中,操作数在(C C)中。A.通用寄存器B.堆栈C.主存单元D.外存储

12、器J J 基址寻址方式中,操作数基址寻址方式中,操作数的有效地址等于(A)。A.基址寄存器内容加上形式地址B.堆栈指示器内容加上形式地址C.变址寄存器内容加上形式地址D.程序计数器内容加上形式地址J J 加法器采用并行进位的加法器采用并行进位的目的是(A)。A.提高加法器的速度B.快速传递进位信号C.优化加法器结构D.增强加法器功能J J 计算机系统中的存储器计算机系统中的存储器系统是指,没有外部存储器的计算机监控程序可以存放在中(D)。A.RAM,CPUBROM,RAMC.主存储器,RAM 和 ROMD主存储器和外存储器,ROML L 两个补码数相加,只有在两个补码数相加,只有在(A)时有可

13、能产生溢出。A.符号位相同B符号位不同C.两个正数相加结果为正D数值位产生向符号位的进位,符号位也向更高位产生进位L L 两个补码数相加,只有在两个补码数相加,只有在时有可能产生溢出,在时一定不会产生溢出。(A)A.符号位相同,符号位不同B.符号位不同,符号位相同C.符号位都是 0,符号位都是 1D.符号位都是 1,符号位都是 0L L 立即寻址是指立即寻址是指(B B)。A.指令中直接给出操作数地址B.指令中直接给出操作数C.指令中间接给出操作数D.指令中间接给出操作数地址L L 两个补码数相减,只有在两个补码数相减,只有在时有可能产生溢出,在时一定不会产生溢出。(B)A.符号位相同,符号位

14、不同B.符号位不同,符号位相同C.符号位都是 0,符号位都是 1D.符号位都是 1,符号位都是 0L L 两个补码数相加,只有在最高位两个补码数相加,只有在最高位相同时会有可能产生溢出,在最高位不同时(C)。A.有可能产生溢出B.会产生溢出C.一定不会产生溢出D.不一定会产生溢出L L 两个补码数相减,在符号相同时不两个补码数相减,在符号相同时不会产生溢出,符号不同时(A)产生溢出。A.有可能B.没有可能C.一定会D.一定不会M M 某计算机的字长是某计算机的字长是 8 8 位,位,它的存储容量是 64KB,若按字编址,那么它的寻址范围应该是(B)。A0128KB.064KC.032KD016

15、KM M 某计算机的字长是某计算机的字长是 1616 位位,它的存储容量是 64KB,若按字编址,那么它的寻址范围应该是(B)。A064KB.032KC.064KBD032KBM M 某机字长某机字长 1616 位,采用定点小位,采用定点小数表示,符号位为 1 位,尾数为 15 位,则可表示的最大正小数为,最小负小数为_。(C)A.+(216-1),-(1-2-15)B.+(215-1),-(1-2-16)C.+(1-2-15),-(1-2-15)D.+(215-1),-(1-2-15)M M 某机字长某机字长 1616 位,采用定位,采用定点整数表示,符号位为 1 位,尾数为 15 位,则可

16、表示的最大正整数为,最小负整数为_。(A)A.+(215-1),-(215-1)B.+(215-1),-(216-1)C.+(216-1),-(215-1)D.+(215-1),-(1-215)M M 某机字长某机字长 3232 位,采用定点整数位,采用定点整数表示,符号位为 1 位,尾数为 31 位,则可表示的最大正整数为,最小负整数为_。(A)A.+(231-1),-(231-1)B.+(231-1),-(232-1)C.+(232-1),-(231-1)D.+(231-1),-(1-231)M M 某机字某机字长长 3 32 2 位位,采用定点整数表示采用定点整数表示,符号位为1 位,尾

17、数为31 位,则原码表示法可表示的最大正整数为,最小负整数为_。(A)A.+(231-1),-(231-1)B.+(231-1),-(232-1)C.+(230-1),-(230-1)D.+(231-1),-(1-2-31)M M 某存储器容量为某存储器容量为 32K32K1616 位,则位,则(C C)。A地址线为 32 根,数据线为 16 根B地址线为 16 根,数据线为 32 根C.地址线为 15 根,数据线为 16 根D地址线为 16 根,数据线为 15 根M M 每一条指令执行时通常每一条指令执行时通常有读取指令、执行指令、分析指令等几个步骤,他们的执行顺序应该是(B)。A.读取指令

18、、执行指令、分析指令B.读取指令、分析指令、执行指令C.分析指令、执行指令、读取指令D.执行指令、读取指令、分析指令M M 每一条指令执行时通常有每一条指令执行时通常有分析分析指令、读取指令、执行指令等几个步骤,他们的执行顺序应该是(D)。A.分析指令、读取指令、执行指令B.分析指令、执行指令、读取指令C.执行指令、读取指令、分析指令D.读取指令、分析指令、执行指令PPUSHPPUSH 指令,按操作数的个数是分属于指令,按操作数的个数是分属于(A),使用的寻址方式是(E)和(G)。A.单操作数B双操作数C.无操作数D.多操作数E.寄存器寻址方式F寄存器间接寻址方式G堆栈寻址方式H.相对寻址方式

19、Q Q 迄今为止迄今为止,计算机中计算机中的所有信息仍以二进制方式表示的原因是,计算机硬件能直接执行的只有。(C)A.节约元件,符号语言B.运算速度快,机器语言和汇编语言C.物理器件性能所致,机器语言D.信息处理方便,汇编语言序R R 若主存每个存储单元存若主存每个存储单元存 8 8 位数据位数据,则(B)。A.其地址线也为 8 位B.其地址线与 8 位无关C.其地址线为 16 位D.其地址线与 8 位有关R R 若主存每个存储器单元为若主存每个存储器单元为 1616 位位,则(B)。A其地址线也为 16 位B其地址(线)与 16 无关C.其地址线为 8 位D其地址(线)与 16 有关R R

20、若一若一 RAMRAM 芯片芯片,其容量其容量 1010248 位,除电源端和接地端外,连同片选和读/写信号,该芯片引出脚的最小数目应为(B)。A.23B.20C.17D.19RRAMRRAM 芯片串联的目的是芯片串联的目的是,并联的目的是。(B)A.增加存储器字长,提高存储器速度B.增加存储单元数量,增加存储器字长C.提高存储器速度,增加存储单元数量D.降低存储器的平均价格,增加存储器字长S S 输入输出指令的功能输入输出指令的功能是(C)。A.进行算术运算和逻辑运算B.进行主存与 CPU 之间的数据传送C.进行 CPU 和 I/O 设备之间的数据传送D.改变程序执行的顺序W W 完美的计算

21、机系统应该包完美的计算机系统应该包括(D)。A.运算器、存储器和控制器B.外部设备和主机C.主机和实用程序D.配套的硬件设备和软件系统W W 为了便于检查加减法运算是否发生溢为了便于检查加减法运算是否发生溢出,定点运算器采用双符号位的数值表示,在寄存器和主存中是采用(B)的数值表示。A.双符号位B单符号位C.上述两种方法D无符号位W W 微程序控制器中,机器指微程序控制器中,机器指令与微指令的关系是(B)。A.每一条机器指令由一条微指令来执行B.每一条机器指令由一段用微指令编成的微程序来解释执行C.一段机器指令组成的程序可由一条微指令来执行D.一条微指令由若干条机器指令组成X X 相对指令流水

22、线方案和多指令相对指令流水线方案和多指令周期方案,单指令方案的资源利用率和性能价格比(A)。A.最低B.居中C.最高D.都差不多X X 下列数中最大的数是下列数中最大的数是(D D)。A.(1010011)2B.(512)8C.(00101000)BCDD.(235)16X X 下列数中最大的数是下列数中最大的数是(D D)。A.(101001)2B.(52)8C.(00111001)BCDD.(2C)16X X 下列数中最小的数是下列数中最小的数是(C)。A.(101001)2B.(512)8C.(00101000)BCDD.(235)16X X 下列数中最小的数是下列数中最小的数是(C C

23、)。A.(101001)2B.(52)8C.(00101001)BCDD.(233)16X X 下列数中最小的数是下列数中最小的数是(D D)。A.(1010011)2B.(42)8C.(10101000)BCDD.(25)10X X 相对寻址方式中,求有效相对寻址方式中,求有效地址使用(D)加上偏移量。A.基址寄存器内容B.栈指示器内容C.变址寄存器内容D.程序计数器内容X X 虚拟存储器管理系统的基础虚拟存储器管理系统的基础是局部性原理,因此虚存的目的是为了给每个用户提供比主存容量(B)编程空间。A.小得多的逻辑B.大得多的逻辑C.小得多的物理D.大得多的物理X X 下列说法中下列说法中(

24、B B)是正确的。是正确的。A半导体 ROM 信息可读可写,且断电后仍能保持记忆B.半导体 ROM 是非易失性的,断电后仍然能保持记忆C.半导体 ROM 是易失性的,断电后不能保持记忆DEPROM 是可改写的,因而也是随机存储器的一种X X 下列数中最大的数是下列数中最大的数是(C C)。A.(1010011)2B.(42)8C.(10011000)BCDD.(5A)16Y Y 运算器由运算器由 ALUALU 完成运算后,除了运算完成运算后,除了运算结果外,下面所列(C)不是运算器给出的结果特征信息。A.是否溢出B.有无进位C.结果是否为零D.时钟信号Y Y 硬连线控制器中,使用硬连线控制器中

25、,使用(B B)来区来区分指令不同的执行步骤。A.节拍发生器B.程序计数器C.指令寄存器D.控制信号形成部件Y1946Y1946 年研制成功的第一台计算年研制成功的第一台计算机称为,1949 年研制成功的第一台程序内存的计算机称为。(B)A.EDVAC,MARKIB.ENIAC,EDSACC.ENIAC,MARKID.ENIAC,UNIVACIY Y 运算器由许多部件组成,运算器由许多部件组成,但核心部分是(B)。A.数据总线B.算术逻辑运算单元C.多路开关D.累加寄存器Y Y 运算器的主要功能是进行运算器的主要功能是进行(C C)。A.逻辑运算B.算术运算C.逻辑运算和算术运算D.只作加法Z

26、 Z 组一个运算器需要多个部件,组一个运算器需要多个部件,但下面所列(B)不是组成运算器的部件。A.状态寄存器B.数据总线C.ALUD.通用寄存器Z Z 在定点运算器中,无论采用在定点运算器中,无论采用双符号位还是采用单符号位,都必须要有溢出判断电路,它一般用(C)来实现。A.与非门B.或非门C.异或门D.与或非门Z Z 在定点运算器中,必须要有溢出在定点运算器中,必须要有溢出判断电路,它一般用(C)来实现。A.与非门B.或非门C.异或门D.与或非门Z Z 在定点数运算中产生溢出的原在定点数运算中产生溢出的原因是(C)。A运算过程中最高位产生了进位或借位B.参加运算的操作数超出了机器的表示范围

27、C.运算的结果的操作数超出了机器表示范围D寄存器的位数太少,不得不舍弃最低有效位Z Z 在定点二进制运算器中在定点二进制运算器中,加法运算一般通过(D)来实现。A.原码运算的二进制加法器B.反码运算的二进制加法器C.补码运算的十进制加法器D.补码运算的二进制加法器Z Z 在定点运算器用来进行在定点运算器用来进行(B)。A.十进制加法运算B.定点运算C.浮点运算D.既进行定点运算也进行浮点运算Z Z 直接寻址是指直接寻址是指(A A)。A.指令中直接给出操作数地址B.指令中直接给出操作数C.指令中间接给出操作数D.指令中间接给出操作数地址Z Z 在指令的寻址方式中,寄存器寻在指令的寻址方式中,寄

28、存器寻址,操作数在(A)中,指令中的操作数地址是(B)。A.通用寄存器B.寄存器编号C.内存单元D.操作数的地址E.操作数地址的地址F.操作数本身G.指令Z Z 指令系统中采用不同的寻址方式指令系统中采用不同的寻址方式的目的是(D)。A.降低指令译码的难度B.提高指令读取的速度C.实现程序控制D.缩短指令字长,扩大寻址空间,提高编程灵活性Z Z 在独立编址方式下,存储单元和在独立编址方式下,存储单元和 I/O 设备是靠(A)来区分的。A.不同的地址和指令代码B.不同的数据和指令代码C.不同的数据和地址D.不同的地址Z Z 在独立编址方式下,存储单元和在独立编址方式下,存储单元和 I/O 设备是

29、靠(C)来区分的。A.不同的地址代码B.不同的地址总线C.不同的指令和不同的控制信号D.上述都不对Z Z 在统一编址方式下,存储单元和在统一编址方式下,存储单元和 I/O 设备是靠指令中的(A)来区分的。A.不同的地址B.不同的数据C.不同的数据和地址D.上述都不对Z Z 在控制器中,必须有一个部件,能提供指在控制器中,必须有一个部件,能提供指令在内存中的地址,服务于读取指令,并接收下条将被执行的指令的地址,这个部件是(C)。A.IPB.IRC.PCD.ARZ Z 在控制器中在控制器中,部件部件(C C)用于接收并用于接收并保存从内存读出的指令内容,在执行本条指令的过程中提供本条指令的主要信息

30、。A.指令指针 IPB.地址寄存器 ARC.指令寄存器 IRD.程序计数器 PCZ Z 在控制器中在控制器中,部件部件(D D)能能提供指令在内存中的地址,服务于读取指令,并接收下条将被执行的指令的地址。A.指令指针 IPB.地址寄存器 ARC.指令寄存器 IRD.程序计数器 PCZ Z 在控制器中,部件在控制器中,部件(D D)用于存放下一条指令的地址。用于存放下一条指令的地址。A.指令指针 IPB.地址寄存器 ARC.指令寄存器 IRD.程序计数器 PCZ Z 组成硬连线控制器的主组成硬连线控制器的主要部件有(B)。A.PC、IPB.PC、IRC.IR、IPD.AR、IPZ Z 指令流水线

31、需要处理好指令流水线需要处理好(A A)3 3 个方面问题。个方面问题。A.结构相关、数据相关、控制相关B.结构相关、数据相关、逻辑相关C.结构相关、逻辑相关、控制相关D.逻辑相关、数据相关、控制相关Z Z 在在 CPUCPU 与主存之间加入与主存之间加入 Cache,能够提高 CPU 访问存储器的速度,一般情况下 Cache 的容量命中率,因此 Cache 容量。(C)A越大,越高,与主存越接近越好B越小,越高,与主存越差异大越好C.越大,越高,只要几百 K 就可达 90以上D越小,越高,只要几 K 就可达 90以上Z Z 在主存和在主存和 CPUCPU 之间增加之间增加 CachCache

32、 的目的是(C)。A.扩大主存的容量B.增加 CPU 中通用寄存器的数量C.解决 CPU 和主存之间的速度匹配D.代替 CPU 中的寄存器工作Z Z 在在 CPUCPU 和主存之间加入和主存之间加入 CaCache 的目的是(D)。A.扩大主存的容量B.提高存取速度C.既扩大主存容量又提高存取速度D.解决 CPU 和主存之间的速度匹配Z Z 在采用在采用 DMADMA 方式的方式的 I/OI/O 系统中,其基本思想是在系统中,其基本思想是在(B B)之间建立直接的数据通路。之间建立直接的数据通路。A.CPU 与外围设备B.主存与外围设备C.外设与外设D.CPU 与主存Z Z 在计算机在计算机

33、I/OI/O 系统中,系统中,在用 DMA 方式传送数据时,DMA 控制器应控制(D)。A.地址总线B.数据总线C.控制总线D.以上都是Z Z 在采用在采用 DMADMA 方式高速传送数据时方式高速传送数据时,数据传送是通过计算机的(D)传输的。A.控制总线B.专为 DMA 设的数据总线C.地址总线D.数据总线Z Z 在采用在采用 DMADMA 方式高速传送方式高速传送数据时,数据传送是(B)。A.在总线控制器发出的控制信号控制下完成的B.在 DMA 控制器本身发出的控制信号控制下完成的C.由 CPU 执行的程序完成的D.由 CPU 响应硬中断处理序完成的Z Z 在计算机总线结构的单机系在计算

34、机总线结构的单机系统中,三总线结构的计算机的总线系统有(B)组成。A.总线系统、内存总线和 I/O 总线B.数据总线、地址总线和控制总线C.内部总线、系统总线和控制总线D.ISA 总线、VESA 总线和 PCI 总线Z Z 在单级中断系统中在单级中断系统中,CPUCPU 一旦一旦响应中断,则立即关闭(C)标志,以防止中断服务结束前同级的其他中断源产生另一次中断进行干扰。A中断允许B.中断请求C.中断屏蔽D中断响应Z Z 中断允许触发器用来中断允许触发器用来(D D)。A.表示外设是否提出了中断请求B.CPU 是否响应了中断请求C.CPU 是否正在进行中断处理D.开放或关闭可屏蔽硬中断Z Z 在

35、中断源设置一个中断屏蔽触发器在中断源设置一个中断屏蔽触发器,CPU 可以根据需要对某执行置 1或清 0操作,便可实现对该中断源的(B)管理。A.中断嵌套B.中断请求C.中断响应D.中断处理Z Z 在数据传送过程中。数据由在数据传送过程中。数据由串行变成并行或并行变成串行,这种转换是由接口电路中(B)实现的。A锁存器B移位寄存器C.数据寄存器D状态寄存器Z Z 周期挪用方式常用于周期挪用方式常用于(A A)的输入输出中。A直接存储器访问方式锁存器B程序查询方式C.程序中断方式DI/O 通道方式单选题题目题目 1获得 7.00 分中的 7.00 分加法器采用并行进位的目的是_B_。选择一项:A.提

36、高加法器的速度B.快速传递进位信号C.优化加法器结构D.增强加法器功能题目题目 2获得 7.00 分中的 7.00 分组成一个运算器需要多个部件,但下面所列_D_不是组成运算器的部件。选择一项:A.状态寄存器B.数据总线C.算术逻辑运算单元D.地址寄存器题目题目 3获得 7.00 分中的 7.00 分运算器的主要功能是进行C。选择一项:A.逻辑运算B.算术运算C.逻辑运算和算术运算D.只作加法题目题目 4获得 7.00 分中的 7.00 分浮点数范围和精度取决于A。选择一项:A.阶码的位数和尾数的位数B.阶码采用的编码和尾数的位数C.阶码和尾数采用的编码D.阶码采用的位数和尾数的编码题目题目

37、5获得 7.00 分中的 7.00 分逻辑运算中的“逻辑加”是指B。选择一项:A.与运算B.或运算C.非运算D.异或运算题目题目 6获得 7.00 分中的 7.00 分下列说法正确的是D。选择一项:A.采用双符号位补码进行加减运算可以避免溢出B.只有定点数运算才有可能溢出,浮点数运算不会产生溢出C.只有将两个正数相加时才有可能产生溢出D.只有带符号数的运算才有可能产生溢出多选题题目题目 7获得 11.00 分中的 11.00 分请从下面表示浮点运算器的描述中选出描述正确的句子是_AC_。选择一项或多项:A.浮点运算器可用两个定点运算器部件来实现B.阶码部件可实现加、减、乘、除四种运算C.阶码部

38、件只进行阶码相加、相减和比较操作D.尾数部件只进行乘法和除法运算题目题目 8获得 11.00 分中的 11.00 分对于阶码和尾数都用补码表示的浮点数,判断运算结果是否为规格化,错误的方法是 ABC_。选择一项或多项:A.阶符和数符相同B.阶符和数符相异C.数符与尾数小数点后第一位数字相同D.数符与尾数小数点后第一位数字相异判断题题目题目 9获得 9.00 分中的 9.00 分运算器内部寄存器的个数与系统运行的速度无关。(x)选择一项:对错题目题目 10获得 9.00 分中的 9.00 分MIPS 计算机的运算器部件,主要由 128 个寄存器组成的寄存器堆和一个执行数据运算的 ALU组成。(V

39、)选择一项:对错题目题目 11获得 9.00 分中的 9.00 分运算器芯片 Am2901 包含三组三位控制信号,分别用来控制 8 种运算功能,8 个数据来源和选择运算结果并输出的功能。(V)选择一项:对错题目题目 12获得 9.00 分中的 9.00 分浮点数数的表示范围取决于尾数的位数,精度取决于阶码的位数。(x)选择一项:对错计算机组成原理期末复习指导计算机组成原理期末复习指导期末考试题型举例期末考试题型举例题型包括选择题(单选)、判断题、简答题和计算题。下面给每种题型列举 1-2 道样题,以及相应的参考答案及评分标准。1选择题(每小题 3 分,共 36 分)(1)在定点二进制运算器中,

40、加法运算一般通过来实现。A原码运算的二进制加法器 B反码运算的二进制加法器C补码运算的十进制加法器 D补码运算的二进制加法器答案:D(2)变址寻址方式中,操作数的有效地址等于加形式地址。A基址寄存器内容 B堆栈指示器内容C变址寄存器内容 D程序计数器内容答案:C(3)将 RAM 芯片的数据线、地址线和读写控制线分别接在一起,而将片选信号线单独连接,其目的是。A增加存储器字长 B增加存储单元数量C提高存储器速度 D降低存储器的平均价格答案:B2判断题(每小题 3 分,共 15 分)(1)输入输出指令的功能是进行 CPU 和 I/O 设备之间的数据传送。()答案:(2)半导体 ROM 信息可读可写

41、,且断电后仍能保持记忆。()答案:(3)在采用 DMA 方式传输数据时,数据传送是在 DMA 控制器本身发出的控制信号控制下完成的。答案:3简答题(每小题 7-8 分,共 29 分)(1)简述计算机运算器部件的主要功能。答:主要功能包括(1)由其内部的算术与逻辑运算部件 ALU 完成对数据的算术和逻辑运算;(2)由其内部的一组寄存器承担对将参加运算的数据和中间结果的暂存;(3)作为处理机内部的数据传送通路。(2)确定一台计算机的指令系统并评价其优劣,通常应从哪几个方面考虑?答:主要从以下四个方面进行考虑:a指令系统的完备性,以常用指令齐全、编程方便为优;b指令系统的高效性,以程序占内存空间少、

42、运行速度快为优;c指令系统的规整性,以指令和数据使用规则统一简单、易学易记为优;d指令系统的兼容性,以同一系列的低档机的程序能在新的高档机上直接运行为优。(3)相对主存来说,高速缓冲存储器 CACHE 具有什么特点?它在计算机系统中是如何发挥它的作用的?答:CACHE 具有容量很小但读写速度非常快的特点。由于少量的一些数据和指令是 CPU 重复用到的,若将它们从主存复制到 CACHE 中,CPU 就不必在下次使用这些信息时访问慢速的主存,而是从快速 CACHE 中直接得到。所以,CACHE 起到了缓解主存速度跟不上 CPU 读写速度要求的矛盾,提高了 CPU 的运行效率。4计算题(每小题 10

43、 分,共 20 分)1将十进制数(0.71)10 变换成 BCD 码、二进制数和 16 进制数,将(1AB)16 变换成二进制数和十进制数。二进制需要小数点后保留 8 位。答案:(0.71)10(0.01110001)BCD(0.10110101)2(0.B5)16(1AB)16(000110101011)2(427)10注:以上括弧外的数字均是下角标。2已知 X0.1101,Y0.0001,分别计算 X 和 Y 的原码、补码、X 和Y 的补码、XY 的补码、YX 的补码。答案:X原(1.1101)、X补(1.0011)、X补(0.1101)Y原(0.0001)、Y补(0.0001)、Y补(1

44、.1111)XY补(1.0100)YX补(0.1110)注:以上括弧外的原、补二字均是下角标。张晓红:回复:期末考试题型举例谢谢提供形考作业指导形考作业指导 1计算题:1将十六进制数据 14.4CH 表示成二进制数,然后表示成八进制数和十进制数。说明:十进制数(Decimal number)用后缀 D 表示或无后缀二进制数(Binary number)用后缀 B 表示八进制数(Octal number)用后缀 Q 表示十六进制数(Hexadecimal number)用后缀 H 表示14.4CH=(14.4C)162对下列十进制数表示成 8 位(含一位符号位)二进制数原码和补码编码。(1)17

45、;(2)-17提示:(17)10=(10001)28 位二进制数原码:(0 0010001)原8 位二进制数补码:(0 0010001)补若完成有困难,建议阅读教材第 20 页3写出 X10111101,Y00101011 的双符号位原码、反码、补码表示,并用双符号补码计算两个数的差。提示:阅读教材第 38 页,注意:双符号位、模 4、判别溢出等概念形考作业指导形考作业指导 2选择题:加法器采用并行进位的目的是_。A提高加法器的速度 B快速传递进位信号C优化加法器结构D增强加法器功能提示:二进制并行加法器是一种能并行产生两个二进制数算术和的组合逻辑部件按其进位方式的不同,可分为串行进位二进制并

46、行加法器和并行(超前、先行)进位二进制并行加法器两种类型为了提高加法器的运算速度,必须设法减小或去除由于进位信号逐级传送所花的时间,使各位的进位直接由加数和被加数来决定,不需依赖低位进位,而是由逻辑电路根据输入信号同时形成各位向高位的进位代价:增加一些处理进位信号的逻辑器件位数再多些的话,还可采用分层 分组的并行进位方式简答题:假定 X=0.0110011*211(11 是指数),Y=0.1101101*2-10(10 是指数)(此处的数均为二进制),在不使用隐藏位的情况下,回答下列问题:(1)浮点数阶码用 4 位移码、尾数用 8 位原码表示(含符号位),写出该浮点数能表示的绝对值最大、最小的

47、(正数和负数)数值;提示:教材第 27 页,第 2 章的内容本题 4 位的移码是 23+X,其表示范围-23X 23(注:3 是 2 的指数)。所以该浮点数的阶码的几个典型值:X=(7)10=(111)2,X移=1 111;X=(+1)10=(001)2,X移=1 001;X=(+0)10=(000)2,X移=1 000;X=(-0)10=-(000)2,X移=1 000;X=(-1)10=-(001)2,X移=0 111;X=(-8)10=-(1000)2,X移=0 000注意:浮点数还有许多约定和标准,本题若改阶码和尾数用补码表示,规格化,IEEE754 标准,结果是不一样的形考作业指导形

48、考作业指导 3选择题:在设计指令操作码时要做到_(可多选)。A能区别一套指令系统中的所有指令B能表明操作数的地址C长度随意确定D长度适当规范统一提示:操作码用于指明本条指令的功能。在一套指令系统中必须具有唯一性操作数的地址是指令中独立于操作码外另外的部分教材第 67 页:“指令字的长度,多数情况下就确定为计算机的字长,即一条指令占用计算机的一个字,由几个字节组成,例如 2、4、6、8 个字节,但并不一定要求所有的指令的字长都相同,例如,一个计算机字中,可以存放几条很短的指令,长的指令也可能占用多个计算机字,目的在于提高资源利用率。”组织方案:定长、变长两种判断题:计算机的指令越多,功能越强越好

49、。提示:教材第 75 页,指令系统问题RISC 和 CISC 的对比P=I CPI TP表示执行一段程序所用的时间I表示该程序中包含的指令的总条数CPI为执行一条指令所需要的机器周期数T为每个机器周期长度请对照完成作业。形考作业指导形考作业指导 4判断题:程序计数器 PC 主要用于解决指令的执行次序问题。提示:阅读教材第 91、92 页,控制器的功能和组成要求对控制器的 4 个子部件很熟悉(1)程序计数器(PC):存放下一条指令的地址(2)指令寄存器(IR):接收并保存从内存中读来的指令内容(3)指令执行步骤的标记线路:标记每条指令的各个执行步骤的相对次序关系(4)全部控制信号的产生部件:形成

50、并提供当前执行步骤各部件要用到的控制信号这一章类似这些概念是必考的内容。形考作业指导形考作业指导 5选择题:某 SRAM 芯片容量为 1K8 位,除电源和接地端外,连同片选和读/写信号该芯片引出线的最少数目应为_。A23B25C50D20提示:阅读教材第 118 页,图 6.5 及相关文字说明判断题:CPU 访问存储器的时间是由存储器的容量决定的,存储器容量越大,访问存储器所需的时间越长。提示:阅读教材第 115 页,主存储器的技术指标。存储容量存储字数字长存取时间:从启动一次存储器操作到完成该操作所经历的时间存储周期:存储器进行一次完整地读写操作所需的全部时间,比存取时间大存储器带宽:单位时

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 办公、行业 > 待归类文档
版权提示 | 免责声明

1,本文(国家开放大学-计算机组成原理-形考任务-2017全部答案.docx)为本站会员(最好的沉淀)主动上传,163文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。
2,用户下载本文档,所消耗的文币(积分)将全额增加到上传者的账号。
3, 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(发送邮件至3464097650@qq.com或直接QQ联系客服),我们立即给予删除!


侵权处理QQ:3464097650--上传资料QQ:3464097650

【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。


163文库-Www.163Wenku.Com |网站地图|