第六章数字电路基础第一节数字电路概述第二节数制与编码第三节基本逻辑关系及其门电路第四节TTL集成门电路第五节MOS门电路第六节电平转换及接口电路第七节逻辑代数的基本公式和定律第八节逻辑代数的标准形式和化简方法习题目录第一节数字电路概述数字电路与模拟电路数字集成电路的简介数字电路的脉冲信号晶体管的开关
数字电路Tag内容描述:
1、OS管的开关作用,返 回,0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1,0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1,0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1,0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1,0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1,0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1,0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1,0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1,0 1 0 。
2、90069006数字电路数字电路 第一次作业 填空题 叫数制。
参考答案:把多位数码中每一位的构成方法以及从低位到高位的进位规则 论述题 1、 将下列二进制数转换为等值的八进制数和十六进制数。
(1) (1110.0111)2;(2) (1001.1101)2 参考答案: (1)(1634) 8 和(E7) 16 (2)(1164) 8 和(9D) 16 填空题 叫二进制算术运算。
参考答案:当两。
3、第 1 页共 8 页第2页共 8 页 数字电路试卷 时,它相当于十进制数。
2. 三态门电路的输出有高电平低电平和3 种状态。
3. TTL 与非门多余的输入端应接。
4. TTL 集成 JK 触发器正常工作时,其Rd 和 Sd 端应接电平。
4、1.在数字电路系统中,为了简化运算电路,减法运算用 来实现。
A.反码相加B.补码相加C.加法和移位D.减法和移位 该题正确选项是: B 2.对于变量的任一组取值,任意两个最小项 结果为 A.相加B.相减C.相乘D.相除 该题正确选项。
5、数字电路模块全册配套最完整数字电路模块全册配套最完整 精品课件精品课件 2 晶体管开关电路晶体管开关电路 3 一模拟电路和数字电路模拟电路和数字电路 模拟信号:在时间上和数值上连续的信 号。
数字信号:在时间上和数值上不连续的 即离散的信号。
6、数字电路模块全册配套最完整数字电路模块全册配套最完整 精品课件精品课件3 2 晶体管开关电路晶体管开关电路 3 一模拟电路和数字电路模拟电路和数字电路 模拟信号:在时间上和数值上连续的信 号。
数字信号:在时间上和数值上不连续的 即离散的信。
7、21世纪是信息数字化的时代,世纪是信息数字化的时代,数字逻辑设计数字逻辑设计是数字技是数字技术的基础,是电子信息类各专业的主要技术基础课程之一。
术的基础,是电子信息类各专业的主要技术基础课程之一。
脉冲与数字电子技术的应用非常广泛。
脉冲与数字。
8、时序逻辑电路时序逻辑电路任何时刻的输出不仅取决于当时的输入信号,任何时刻的输出不仅取决于当时的输入信号,而且还取决于电路原先的工作状态,即与以前的输入信号及输而且还取决于电路原先的工作状态,即与以前的输入信号及输出也有关系。
出也有关系。
6.。
9、2.2逻辑函数的简化逻辑函数的简化2.2.2公式化简法代数法公式化简法代数法2.2.3图解法卡诺图法图解法卡诺图法2.2.4逻辑函数的系统简化法逻辑函数的系统简化法2.2.1简化的意义和目标简化的意义和目标2.2.1 简化的意义和目标简化的。
10、3.1晶体管的开关特性3.1.13.1.1晶体二极管开关特性晶体二极管开关特性3.1.23.1.2晶体三极管开关特性晶体三极管开关特性SRV图3 1 1 理想开关3.1.13.1.1晶体二极管开关特性晶体二极管开关特性理想开关的特性:理想开。
11、3.3发射极耦合逻辑门与集成注入逻辑电路3.3.13.3.1发射极耦合逻辑发射极耦合逻辑ECL门门3.3.23.3.2集成注入逻辑集成注入逻辑I2L门门RCT4CT3BT2AT1T0RET6R5QRCR1T5MR3R2R4P VEE5V5V。
12、3.4MOS逻辑门3.4.13.4.1MOS晶体管晶体管3.4.23.4.2MOS反相器和门电路反相器和门电路图341 N沟道增强型MOS管NNSGDSiO2P Sia 结构示意图结构示意图b 符号符号SGD3.4.13.4.1MOS晶体管。
13、4.1.2全加器全加器4.1.3编码器编码器4.1.4译码器译码器4.1.5数值比较器数值比较器4.1.6数据选择器数据选择器4.1.7奇偶产生奇偶产生校验电路校验电路4.1组合逻辑电路分析4.1.1组合逻辑电路分析方法组合逻辑电路分析方法。
14、2.1逻辑代数逻辑代数2.1.1基本逻辑基本逻辑2.1.2基本逻辑运算基本逻辑运算2.1.3真值表与逻辑函数真值表与逻辑函数2.1.4逻辑代数的基本定律逻辑代数的基本定律2.1.5三个规则三个规则2.1.6常用公式常用公式2.1.7逻辑函数。
15、4.2.2采用中规模集成器件实现组合逻辑函数采用中规模集成器件实现组合逻辑函数4.2组合逻辑电路设计4.2.1采用小规模集成器件的组合逻辑电路设计采用小规模集成器件的组合逻辑电路设计说明说明:有时由于输入变量的条件如只有原变量输入,没:有时。
16、5.1基本触发器5.1.2基本触发器功能的描述基本触发器功能的描述5.1.1基本触发器电路组成和工作原理基本触发器电路组成和工作原理11G2G1QQQQSDRDab图5 1 1 基本触发器电路SDRD5.1.1基本触发器电路组成和工作原理基。
17、5.2 钟控触发器5.2.2钟控钟控D触发器触发器5.2.1钟控钟控R S触发器触发器5.2.3钟控钟控J K触发器触发器5.2.4钟控钟控T触发器触发器5.2.5电位触发方式的工作特性电位触发方式的工作特性G1G2QQRDSD图521 钟。
18、5.4.2下降沿触发的边沿触发器下降沿触发的边沿触发器5.4.3CMOS传输门构成的边沿触发器传输门构成的边沿触发器5.4.1维持阻塞触发器维持阻塞触发器5.4边沿触发器置0阻塞线置0维持线置1阻塞线置1维持线图54 1 维持阻塞R S触发。
19、3.2TTL集成逻辑门R6AVCCT4T3DR4T2R5R3T1BCR1R2Y图321 DTL与非与非门早期的双极型集成逻辑早期的双极型集成逻辑门采用的是二极管三极管门采用的是二极管三极管DTL形式。
由于速度较形式。
由于速度较低,发展成晶体。
20、时序逻辑电路时序逻辑电路任何时刻的输出不仅取决于当时的输入信号,任何时刻的输出不仅取决于当时的输入信号,而且还取决于电路原先的工作状态,即与以前的输入信号及输而且还取决于电路原先的工作状态,即与以前的输入信号及输出也有关系。
出也有关系。
6.。