1、机密第 1 页,共 6 页浙浙 江江 科科 技技 学学 院院20212021 年硕士研究生招生入学考试试题年硕士研究生招生入学考试试题 A A 卷卷考试科目:数字电子技术考试科目:数字电子技术代码:代码:819819(请考生在答题纸上答题,在此试题纸上答题无效)(请考生在答题纸上答题,在此试题纸上答题无效)一一、填空题(本题共填空题(本题共 9 9 小题小题,每空每空 2 2 分,共分,共 3030 分)分)1.(158.5)10=()B=()H=()8421BCD2.若两个逻辑函数恒等,则它们必须具有唯一的(真值表/逻辑表达式)。3.在不影响逻辑功能的前提下,CMOS 与非门多余的输入端可接
2、电平。4.竞争冒险现象是指。函数式DAABCY在时有可能产生竞争冒险,增加可以消除竞争冒险。5.优 先 编 码 器 CD4532 正 常 接 入 电 源 和 地,待 编 码 信 号 输 入17520IIII,输 入 使 能 端 EI=1,其 余 输 入 皆 为 0,其 输 出012YYY。6.T 触发器的特性方程为,当 T=1 时,T 触发器的特性方程为,这时触发器可以用来做。7.AAAAAAAF=。8.构造一个十进制同步计数器需要个触发器。9.某 D/A 转换器正常工作,当输入数字量为二进制数 10101010 时,输出3.4V,当输入数字量为二进制数为 10101111 时,其输出电压为V
3、。机密第 2 页,共 6 页二、化简下列逻辑函数(本题共二、化简下列逻辑函数(本题共 2 2 小题,共小题,共 1515 分)分)1.用公式法化简下列逻辑函数为最简与-或式。(5 分)BDCBBEACDBADY)(2.)13,12,11,0(d)14,9,6,5,4,1(m),(DCBAY(10 分)(1)用卡诺图将逻辑函数化简为最简与-或式;(2)仅使用二输入或非门实现该逻辑函数。三、三、分析题(本题共分析题(本题共 5 5 小题,共小题,共 5555 分)分)1.分析下列各逻辑电路,写出它们的输出函数表达式,74LS153 为 4 选 1的数据选择器。(10 分)机密第 3 页,共 6 页
4、2.分析下图用 555 定时器构成的逻辑电路的功能,如果输入信号iU为右图所示信号,对应画出oU的波形图。555 定时器的内部结构见附录。(5 分)3.三态门与总线的连接方式如下图所示,试分析该电路的逻辑功能。(5 分)机密第 4 页,共 6 页4.分析下图所示的逻辑电路的功能,74LS138 为 3-8 译码器。(20 分)要求:(1)写出各触发器的时钟方程、输入方程、状态方程和状态转换表;(2)画出状态转换图。5.分析下图所示的逻辑电路,要求:(15 分)(1)说明 74LS161 组成的逻辑电路的功能,并画出其状态转换图;(2)写出 8 选 1 数据选择器 74LS151 输出端口 Y
5、的输出信号序列。机密第 5 页,共 6 页四、设计题(本题共四、设计题(本题共 3 3 小题,共小题,共 5050 分)分)1.设计一个奇偶检测电路,输入为 3 位二进制数 A、B、C,输出为位 Y。输入代码中有奇数个 1 时输出位 1,而当输入代码中有偶数个 1 或者没有 1 时输出位 0。(15 分)(1)写出奇偶检测电路的真值表,并用逻辑门实现该电路;(2)用 74LS138 实现该奇偶检测电路。2.试用 8 选 1 数据选择器 74LS151 和必要的门电路设计逻辑函数,并画出逻辑电路图。(10 分)3.按照要求完成下列各题:(25 分)(1)使用集成定时器 555 及规格为 10K,100K,200K的电阻,0.01f,1f,6f 电容器,选择合适的电阻和电容,设计一个频率为 8Hz 的多谐振荡器。(2)将上述多谐振荡器的输出 VO作为 74LS161 的 CP 脉冲输入,若要在 Q3处得到 1Hz 的波形,请设计相应的逻辑电路(基本门电路任用),并画出 74LS161 的状态转换图。(3)画出 Q3的时序图。(至少画出 9 个时钟周期的波形)机密第 6 页,共 6 页附录:555 定时器