计算机组成原理课程相关资料003—第二章计算机硬件系统基础—2课件.ppt

上传人(卖家):晟晟文业 文档编号:4531785 上传时间:2022-12-17 格式:PPT 页数:28 大小:1.02MB
下载 相关 举报
计算机组成原理课程相关资料003—第二章计算机硬件系统基础—2课件.ppt_第1页
第1页 / 共28页
计算机组成原理课程相关资料003—第二章计算机硬件系统基础—2课件.ppt_第2页
第2页 / 共28页
计算机组成原理课程相关资料003—第二章计算机硬件系统基础—2课件.ppt_第3页
第3页 / 共28页
计算机组成原理课程相关资料003—第二章计算机硬件系统基础—2课件.ppt_第4页
第4页 / 共28页
计算机组成原理课程相关资料003—第二章计算机硬件系统基础—2课件.ppt_第5页
第5页 / 共28页
点击查看更多>>
资源描述

1、第二章 计算机硬件基础(2)本章主要分两个部分讲解:2.3 时序逻辑电路及部件 基本概念 一、触发器 二、寄存器 三、移位寄存器 四、计数器时序逻辑电路基本概念 时序逻辑电路的输出不仅与当时的输入状态有关,而且还与电路在此以前的输入/输出状态有关,因此时序电路内必须要有能存储信息的记忆元件触发器。触发器是构成时序电路的基础,它可以储存一位二进制信息。时钟(clock)信号:决定了时序逻辑电路的状态改变发生在什么时刻。时钟信号是不受其它任何输入信号或电路状态的影响,一般为周期性信号。时钟周期:指时钟信号某一上升沿(或下降沿)到下一上升沿(或下降沿)的时间,即时钟周期等于时钟频率的倒数。一、触发器

2、 1、电平触发方式的触发器 2、边沿触发方式的触发器1、电平触发方式的触发器 特点:触发器只在时钟信号C为触发约定电平高电平(或低电平)时,才接收输入数据D(至Q端),否则,触发器状态保持不变。在时钟信号C为触发约定电平时,输出Q端的状态随着输入端D的变化而变化;电平触发方式触发器又称为D锁存器,主要用作存储器的地址锁存器,以使CPU发出的地址在整个存储器读或写周期保持稳定不变。1、电平触发方式的触发器2、边沿触发方式的触发器 特点:触发器只在时钟脉冲CP的约定边沿(上升沿或下降沿)来到时,才接收输入数据D(至Q端),否则,触发器状态保持不变。在时钟信号C为高电平或者低电平时,输出Q端的状态不

3、会随着输入端D的变化而变化;常用的正边沿触发器之一就是D触发器,由于它在CP上升沿以外时间出现在D端的数据变化和干扰信号不会被接收,因此具有很强的抗干扰能力而得到广泛应用。它一般可用来组成寄存器、计数器和移位寄存器等。2、边沿触发方式的触发器二、寄存器 功能:存储二进制信息。组成:由一组触发器组成,所有触发器采用同一个时钟信号或其他控制信号,以便进行统一的打入或其他控制操作。由n位触发器构成的寄存器称为n位寄存器,它可以存储n位二进制信息。按照功能的不同,可将寄存器分为基本寄存器和移位寄存器两大类带清零端的4位寄存器工作原理:当时钟脉冲CP到来时,寄存器的输入数据(D3D0)同时打入寄存器,即

4、输入存放输出到寄存器的输出端(Q3Q0)。CLR:寄存器清零信号,为低电平时,寄存器的输出端清为零。带清零端的8D触发器74LS273芯片MR:清零信号,当为低电平时,无论输入D是什么,输出Q均为0。CP:寄存器打入脉冲信号,当CP来一上升沿,则将输入端D数据打到输出端Q,并在下一上升沿来到之前,Q端保持不变。三、移位寄存器 功能:对数据进行移位。组成:由多个触发器组成,一个触发器的输出接到另一个触发器的输入,当公共时钟信号CP上升沿时,所有触发器的输出均写入相邻的下一个触发器中,从而实现移位。通常,移位寄存器同时具备置数、左移、右移等功能。1234ABCD4321DCBA210QQQDRCP

5、210QQDC 1FD 2QQDC 1FD 2QQDC 1FD 2DR是数据输入端,它在是数据输入端,它在CP脉冲(移位脉冲:上升沿)的脉冲(移位脉冲:上升沿)的作用下,输入数据逐个地输入寄存器作用下,输入数据逐个地输入寄存器状态方程为:R1n0DQn01n1QQn11n2QQ三、移位寄存器1234ABCD4321DCBADRCP120QQQ123456R1n0DQn01n1QQn11n2QQ1 0 1 0 0 01 0 1 0 0 01 0 1 0 0 1 0 1 0 上升沿有效DR端称为串行输入端,Q2端称为串行输出端移位过程:移位过程:移位脉冲串行输入并行输出串行输出移位过程,Q0、Q1

6、、Q2的波形相同,依次滞后一个CP的周期在CP上升沿时,DR端数据依次移入寄存器、数据依次右移三、移位寄存器 74LS299移位寄存器芯片:三、移位寄存器 74LS299信号:S1S0:功能选择 MR:清零 OE1OE2:输出使能,内部触发器的输出Q送到外部数据线I/O I/O0I/O7:数据线,当“并行置数”时,为输入信号线,其他功能下,均为输出信号线(即为触发器的输出Q)。DS0:右移时,将其移入最高位Q0。Q7:右移时,最低位从Q7移出。DS7:左移时,将其移入最低位Q7。Q0:左移时,最高位从Q0移出。四、计数器 功能:对某个信号计数。通常将该信号作为计数器的时钟信号;每来一个时钟信号

7、,计数器就加1(或者减1)。分类:按时钟作用方式来分:同步计数器:各触发器使用同一时钟信号,结构较为复杂,速度快 异步计数器:高位触发器的时钟信号是由低一位触发器的输出来提供的,又称为行波进位计数器,结构简单,速度慢。同步计数器:计数器中各触发器的时钟信号由同一脉冲提供,各触发器的翻转同步进行。四、计数器 异步计数器:高位触发器的时钟信号是由低一位触发器的输出来提供。由由 JK 触发器组成的触发器组成的 4 位异位异步二进制加法计数器步二进制加法计数器四、计数器由由 JK 触发器组成的触发器组成的 4 位异步二进制加法计数器位异步二进制加法计数器四、计数器按功能分:加法计数器:1计数 减法计数

8、器:1计数 可逆计数器:即可1计数又可1计数按进位制分:二进制计数器:低位触发器逢2进1。十进制计数器:采用BCD码计数。在计算机中使用的大多是同步二进制计数器,用来作为程序计数器PC。74LS161 4位二进制计数器 特性:4位二进制、同步、带进位输出的加法计数器 功能:置数、清零、加1计数、保持 信号:CLR:异步清零信号 LOAD:置数控制信号,为低电平时,在时钟脉冲CLK上跳沿,将输入信号DA打入计数器QDQA ENP、ENT:计数使能信号,都为高电平时,1计数 RCO:进位输出信号,当计数器加1计数到1111(即15)时,下一个时钟上升沿则使计数器输出QDQA变为0000,此时RCO

9、输出一个时钟周期的高电平,用于芯片串联时提供进位;两片74LS161串连为8位计数器74LS161 4位二进制计数器作业 思考题:如何使用74LS181芯片和74LS273寄存器构成一个8位的运算器?本章小结 逻辑代数:是用来描述、分析、简化数字电路的数学工具。逻辑代数有三种基本逻辑操作,即“与”、“或”和“非”,有了这三种基本逻辑操作,就可以构造出任何逻辑函数。逻辑代数化简的目的是减少逻辑电路器件,其化简方法有代数法和卡诺图法两种。计算机中常用的组合逻辑电路有加法器、算术逻辑运算单元ALU、译码器、多路选择器等。时序逻辑电路的基本部件是触发器,其输出不仅与当时的输入状态有关,而且还与先前的状态有关。计算机中常用的时序逻辑电路有寄存器、移位寄存器、计数器等。

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 办公、行业 > 各类PPT课件(模板)
版权提示 | 免责声明

1,本文(计算机组成原理课程相关资料003—第二章计算机硬件系统基础—2课件.ppt)为本站会员(晟晟文业)主动上传,163文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。
2,用户下载本文档,所消耗的文币(积分)将全额增加到上传者的账号。
3, 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(发送邮件至3464097650@qq.com或直接QQ联系客服),我们立即给予删除!


侵权处理QQ:3464097650--上传资料QQ:3464097650

【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。


163文库-Www.163Wenku.Com |网站地图|